源极驱动器的制作方法

文档序号:2583097阅读:154来源:国知局
专利名称:源极驱动器的制作方法
技术领域
本发明涉及液晶显示技术,特指一种可提供多种不同信号极性转换型样的源极驱 动器。
背景技术
液晶显示器(Liquid Crystal Display,LCD)由于具有全平面,轻薄且低耗电的特 性,因此相当受到市场上的欢迎,现已成为目前的主流显示技术。而液晶显示器的操作原理 主要通过将外在电场施加于液晶分子的两极,致使液晶分子进行不同程度的扭转,进而控 制光通量。最后,由于不同的光通量可产生不同的灰阶效果,再通过不同光原色间的调和, 进而显示出影像。然而,若是长期对液晶分子施加某一个特定方向的电场,将会导致液晶分 子的结构被破坏,所以在实际驱动液晶分子时,都会于一定周期内交替地改变驱动电压的 极性,也就是所谓的极性反转(polarity inversion)。而为了达到极性反转的驱动效果,一 般来说,用于产生驱动电压的源极驱动器的电路架构会经过特殊的设计,关于这类具备极 性反转功能的源极驱动器的电路架构请见以下说明。请参考图1,其为公知源极驱动器的简化后功能方块示意图。如图所示,源极驱动 器10包含有移位寄存器11_1 11_2、主栓锁电路12_1 12_2、次栓锁电路13_1 13_2、 电位转换电路14_1 14_2、数字至模拟转换电路15_1 15_2、输出缓冲电路16_1 16_2、 输出电路17_1 17_2。其中,移位寄存器11_1、主栓锁电路12_1、次栓锁电路13_1、电位转 换电路14_1、数字至模拟转换电路15_1、输出缓冲电路16_1、输出电路17_1形成所谓的信 号通道10A,经信号通道所生成的源极驱动信号最后会通过信号线而输出至像素,同理,其 他电路亦形成另一信号通道10B。对每一信号通道来说,数字至模拟转换电路15_1或15_2 可根据极性控制信号POL的控制,来改变各自信号通道的输出信号的极性。举例来说,若数 字输入像素数据经过数字至模拟转换电路转换后所形成的模拟电压为20V,则随着极性控 制信号POL的不同,数字至模拟转换电路15_1或15_2可能输出+20V或-20V的电压至输 出电路17_1或17_2来驱动像素。然而,若需实现兼具输出正极性或负极性电压的功能,则 数字至模拟转换电路15_1 15_2的电路结构会相较仅输出单一极性的电压的数字至模拟 转换电路来得更为复杂。如此一来,源极转换电路10的整体电路面积也随之增加。因此,公知技术中存在一种改良后的源极驱动器架构。请参考图2,其为一改良 后的源极驱动器的功能方块示意图。如图所示,源极驱动器20包含有移位寄存器21_1 21_2、主栓锁电路22_1 22_2、次栓锁电路23_1 23_2、电位转换电路24_1 24_2、数字 至模拟转换电路25_1 25_2、输出缓冲电路 沈_2、输出电路27_1 27_2。其中, 每一信号通道20A与20B中的数字至模拟转换电路25_1 25_2仅能输出单一极性的电压 (正或负),而通过切换装置2A与切换装置2B的辅助,仍可使源极驱动器20达到交替改变 源极驱动电压的信号极性效果,然而,这种架构仅交换相邻的信号通道20A与20B所输出 的驱动信号的信号极性,因此,最后能达到的信号极性反转型样有限,其所拥有的变化性反 而不如传统的源极转换电路10。原因在于源极驱动器10可任意地反转每个信号通道的输出信号极性,而源极驱动器20却必须凭借与相邻的信号通道进行信号路径切换,来达成信 号极性反转的效果,因此,源极驱动器20仅能输出如”正、负、正、负....”以及”负、正、负、 正....”等极性规律变化的驱动信号序列,而无法提供更进一步的变化。承上可知,传统的 源极驱动器架构仍存有诸多极待改进的地方。

发明内容
有鉴于此,本发明的目的在于提供一种妥善运用多路复用装置与切换装置以于不 同信号通道间建立信号传输路径的源极驱动器。通过多路复用装置与切换装置的辅助,本 发明的源极驱动器仅凭单一信号输出极性的数字至模拟转换电路便可达成信号极性反转 的效果。此外,相较于公知技术,本发明的多路复用装置与切换装置同时控制更多个信号通 道间的信号传输路径,因此可以提供更多种的驱动信号的极性反转型样。本发明的一实施例提供一种源极驱动器,该源极驱动器包含N个主拴锁电路、一 多路复用装置、N个数字至模拟转换电路、一切换装置以及N个输出电路。该N个主拴锁电 路分别用以接收N个像素数据。该多路复用装置耦接于该N个主拴锁电路,并且用以控制 该N个主拴锁电路的信号传输路径。该N个数字至模拟转换电路分别具有正极性或负极性 的信号输出,而相邻的数字至模拟转换电路具有不同信号输出极性,并且用以依据该N个 像素数据来分别产生N个驱动电压信号。该切换装置耦接于该N个数字至模拟转换电路, 用以控制该N个数字至模拟转换电路的信号传输路径。该N个输出电路用以接收该N个驱 动电压信号,并依此输出N个源极驱动信号予至少N个像素。其中,该多路复用装置与该切 换装置分别依据一极性转换信号来交替地转换该N个输出电路中相邻的多个输出电路所 分别输出的多个特定源极驱动信号的极性。而于一第一时间间隔内,这些特定源极驱动信 号的极性分别为正、负、负以及正,并且,在一第二时间间隔内这些特定源极驱动信号的极 性分别为负、正、正以及负。较佳地,于该第一时间间隔内,该多路复用装置建立以下的信号传输路径一第一 主拴锁电路与一第一个数字至模拟转换电路之间、一第二主拴锁电路与一第二数字至模拟 转换电路之间、一第三主拴锁电路与一第四数字至模拟转换电路之间以及一第四主拴锁电 路与一第三数字至模拟转换电路之间;以及该切换装置建立以下的信号传输路径该第一 数字至模拟转换电路与该第一输出电路之间、该第二数字至模拟转换电路与该第二输出电 路之间、该第三数字至模拟转换电路与该第四输出电路之间以及该第四数字至模拟转换电 路与该第三输出电路之间。其中,该第一至第四主拴锁电路、该第一至该第四数字至模拟转 换电路以及该第一至该第四输出电路分别为相邻,且该第一至该第四输出电路输出该多个 特定源极驱动信号。较佳地,在该第二时间间隔内,该多路复用装置建立以下的信号传输路径该第一 主拴锁电路与该第二数字至模拟转换电路之间、该第二主拴锁电路与该第一数字至模拟转 换电路之间、该第三主拴锁电路与该第三数字至模拟转换电路之间以及该第四主拴锁电路 与该第四数字至模拟转换电路之间;以及该切换装置建立以下的信号传输路径该第一数 字至模拟转换电路与该第二输出电路之间、该第二数字至模拟转换电路与该第一输出电路 之间、该第三数字至模拟转换电路与该第三输出电路之间以及该第四数字至模拟转换电路 与该第四输出电路之间。
本发明的另一实施例提供一种源极驱动器,该源极驱动器,包含N个主拴锁电 路、一多路复用装置、N个数字至模拟转换电路、一切换装置以及N个输出电路。该N个主 拴锁电路分别用以接收N个像素数据。该多路复用装置耦接于该N个主拴锁电路,且用以 控制该N个主拴锁电路的信号传输路径。该N个数字至模拟转换电路,分别具有正极性或 负极性的信号输出,而相邻的数字至模拟转换电路具有不同信号输出极性,并且用以依据 该N个像素数据来分别产生N个驱动电压信号。该切换装置耦接于该N个数字至模拟转 换电路,并且用以控制该N个数字至模拟转换电路的信号传输路径。该N个输出电路系用 以接收该N个驱动电压讯号信号,并依此输出N个源极驱动讯号信号予N个画素像素。其 中,该多工多路复用装置与该切换装置分别依据一极性转换讯号信号来交替地转换该N个 输出电路中相邻之的复数多个输出电路所分别输出的复数多个特定源极驱动讯号信号的 极性。而于一第一时间间隔内,该些这些特定源极驱动讯号信号之的极性分别为正、正、负 以及负。以及于一第二时间间隔内该些这些特定源极驱动讯号信号之的极性分别为负、负、 正以较佳地,于该第一时间间隔内,该多路复用装置建立以下的信号传输路径一第一主 拴锁电路与一第一数字至模拟转换电路之间、一第二主拴锁电路与一第三数字至模拟转换 电路之间、一第三主拴锁电路与一第二数字至模拟转换电路之间以及一第四主拴锁电路与 一第四数字至模拟转换电路之间;以及该切换装置建立以下的信号传输路径该第一数字 至模拟转换电路与该第一输出电路之间、该第二数字至模拟转换电路与该第三输出电路之 间、该第三数字至模拟转换电路与该第二输出电路之间以及该第四数字至模拟转换电路与 该第四输出电路之间。其中,该第一至第四主拴锁电路、该第一至该第四数字至模拟转换电 路以及该第一至该第四输出电路分别为相邻,且该第一至该第四输出电路输出该多个特定 源极驱动信号。较佳地,在该第二时间间隔内,该多路复用装置建立以下的信号传输路径该第一 主拴锁电路与该第四数字至模拟转换电路之间、该第二主拴锁电路与该第二数字至模拟转 换电路之间、该第三主拴锁电路与该第三数字至模拟转换电路之间以及该第四主拴锁电路 与该第一数字至模拟转换电路之间;以及该切换装置建立以下的信号传输路径该第一数 字至模拟转换电路与该第四输出电路之间、该第二数字至模拟转换电路与该第二输出电路 之间、该第三数字至模拟转换电路与该第三输出电路之间以及该第四数字至模拟转换电路 与该第一输出电路之间。


图1为公知源极驱动器的功能方块示意图;图2为公知改良后源极驱动器的功能方块示意图;图3为本发明源极驱动器的一第一实施例的功能方块示意图;图4A 图4B说明本发明源极驱动器的第一实施例所能达成的信号极性反转型 样;图5A 图5B说明本发明源极驱动器的第一实施例所能达成的信号极性反转型 样;图6A 图6B说明本发明源极驱动器的第一实施例所能达成的信号极性反转型样。
其中,附图标记
10、20、100、200源极驱动器
IOA ‘10B、20A -20B、100_1 100_N信号通道
11_1 ‘ 11__2、21_.1 21__2、101__1 101—_N移位寄存器
12_1 ‘ 12__2、22_.1 22__2、102_ 102—_N主栓锁电路
103,203多路复用装置
108、208、2A、2B切换装置
13_1 ‘ 13__2、23_.1 23__2、104_ 104—_N次栓锁电路
14_1 ‘ 14__2、24_1 24__2、105_ 105—_N电位转换电路
15_1 ‘ 15_2,251 252、.106_1 106_N数字至模拟转换电路
16_1 ‘ 16__2、26_.1 26__2、107_ 107—_N输出缓冲电路
17_1 ‘ 17_2,27 _.1 27__2、109__1 109—_N输出电路
具体实施例方式请参考图3,其为本发明源极驱动器的第一实施例的功能方块示意图。如图所示, 源极驱动器100包含有(但不限定于)N个移位寄存器101_1 101_N、N个主栓锁电路 102_1 102_N、一多路复用装置103、N个次栓锁电路104_1 104_N、N个电位转换电路 105_1 105_N、N个数字至模拟转换电路106_1 106_N、N个输出缓冲电路107_1 107_ N、一切换装置108以及N个输出电路109_1 109_N。这些电路分别形成信号通道100_1 100_N,进而提供N个源极驱动信号予N个像素。其中,移位寄存器101_1 101_N用以依据一控制信号SP_in以控制N个主栓锁 电路102_1 102_N自一影像数据Data中分别取得并接收N个像素数据。多路复用装置 103耦接于主拴锁电路102_1 102_N,以控制主拴锁电路102_1 102_N的信号传输路 径。次栓锁电路104_1 104_N耦接于多路复用装置103,用以接收该N个像素数据。电 位转换电路105_1 105_N分别耦接于次栓锁电路104_1 104_N,用以对该N个像素数 据进行信号电位的转换。再者,数字至模拟转换电路106_1 106_N分别具有如附图般正 极性或负极性的信号输出,且相邻信号通道中的数字至模拟转换电路具有不同信号输出极 性,数字至模拟转换电路106_1 106_N用以依据该N个像素数据来分别产生N个驱动电 压信号,而输出缓冲电路107_1 107_N用以缓冲数字至模拟转换电路106_1 106_N的 输出。切换装置108耦接于输出缓冲电路107_1 107_N,用以控制输出缓冲电路107_1 107_N的信号传输路径以决定该N个驱动电压信号将被输入至输出电路109_1 109_N中 的何者,输出电路109_1 109_N将用以接收该N个驱动电压信号,并依此输出N个源极驱 动信号予N个像素。其中,多路复用装置103与切换装置108分别依据一极性转换信号POL 来交替地转换该N个输出电路中相邻的多个输出电路所分别输出的多个特定源极驱动信 号的极性,经多路复用装置103与切换装置108建立不同的信号传输路径,源极驱动器100 可以产生不同的驱动信号极性反转型样。应当注意的是,以上所提及的电路元件并非本发 明源极驱动器的实施限制,事实上,在一实施例中,一信号通道可能仅包含有主拴锁电路、 多路复用装置、数字至模拟转换电路、切换装置以及输出电路。以下的内容将说明本实施例的源极驱动器100所能达成的信号的不同极性反转型样。首先,请参考图4A与图4B,其分别解释本发明源极驱动器100在一实施例中所提 供的信号极性反转型样,与反转前后多路复用装置103与切换装置108所建立的信号传输 路径。此一实施例可使由相邻的信号通道100_k 100_k+3(其可能为信号通道100_1 100_N中的任意相邻四者)所输出的源极驱动信号的极性在一第一时间间隔分别为正、负、 负以及正,并且于一第二时间间隔分别为负、正、正以及负。此处的第一时间间隔与第二时 间间隔分别对应至不同的同步信号(可能为水平同步信号Hsync或垂直同步信号Vsync)。 举例来说,若第一时间间隔与第二时间间隔对应至不同的水平同步信号Hsync,则第一时间 间隔与第二时间间隔分别代表不同的扫描线周期(scanline period),而若第一时间间隔 与第二时间间隔对应至不同的垂直同步信号Vsync,则第一时间间隔与第二时间间隔分别 代表不同的画面周期(fram印eriod)。再者,应当注意的是,此处所谓相邻的信号通道,其所 输出的源极驱动信号分别对应于相邻的像素。换言之,相邻信号通道之间拥有像素数据上 的相邻性,而并不一定为电路布线层级中的物理位置上的相邻性。于图4A中的多路复用装置103内部的连线代表多路复用装置103在第一时间间 隔所建立的信号传输路径,而切换装置108内部的连线则代表切换装置108在第一时间间 隔所建立的信号传输路径。当中,多路复用装置103会建立以下的信号传输路径主拴锁 电路102_1^与数字至模拟转换电路106_k之间、主拴锁电路102_k+l与数字至模拟转换电 路106_k+l之间、主拴锁电路102_k+2与数字至模拟转换电路106_k+3之间以及主拴锁电 路102_k+3与数字至模拟转换电路106_k+2之间。再者,同样在第一时间间隔内,切换装置 108会建立以下的信号传输路径数字至模拟转换电路106_k与输出电路109_k之间、数字 至模拟转换电路106_k+l与输出电路109_k+l之间、数字至模拟转换电路106_k+2与输出 电路109_k+3之间以及数字至模拟转换电路106_k+3与输出电路之间109_k+2。再者,在图4B中的多路复用装置103内部的连线代表多路复用装置103于第二时 间间隔所建立的信号传输路径,而切换装置108内部的连线代表多路复用装置108在第二 时间间隔所建立的信号传输路径。当中,多路复用装置103会建立以下的信号传输路径主 拴锁电路102_k与数字至模拟转换电路106_k+l之间、主拴锁电路102_k+l与数字至模拟 转换电路106_k之间、主拴锁电路102_k+2与数字至模拟转换电路106_k+2之间以及主拴 锁电路102_k+3与数字至模拟转换电路106_k+3之间。再者,同样在第二时间间隔内,切换 装置108会建立以下的信号传输路径数字至模拟转换电路106_k与输出电路109_k+l之 间、数字至模拟转换电路106_k+l与输出电路109_k之间、数字至模拟转换电路106_k+2与 输出电路109_k+2之间以及数字至模拟转换电路106_k+3与输出电路之间109_k+3。通过以上的信号传输路径的切换,本实施例可提供将该N个源极驱动信号中的多 个特定源极驱动信号的极性由正、负、负以及正,转换至负、正、正以及负的极性反转型样。接着,请再参考图5A与图5B,其分别绘示本发明源极驱动器100的于另一实施例 中所提供的信号极性反转型样,与细部操作,此一实施例可使由相邻的信号通道100_k 100_k+3所输出的源极驱动信号的极性于一第一时间间隔分别为正、正、负以及负,并且于 一第二时间间隔分别为负、负、正以及正。此处的第一时间间隔与第二时间间隔分别对应至 不同的同步信号(可能为水平同步信号Hsync或垂直同步信号Vsync)。举例来说,若第一 时间间隔与第二时间间隔对应至不同的水平同步信号Hsync,则第一时间间隔与第二时间间隔分别代表不同的扫描线周期(scan line period),而若第一时间间隔与第二时间间隔 对应至不同的垂直同步信号Vsync,则第一时间间隔与第二时间间隔分别代表不同的画面 周期(frame period)。再者,应当注意的是,此处所谓相邻的信号通道,其所输出的源极驱 动信号分别对应于相邻的像素。换言之,相邻信号通道之间拥有像素数据上的相邻性,而并 不一定为电路布线层级中的物理位置上的相邻性。请见图5A,于第一时间间隔内,多路复用装置103建立以下的信号传输路径主拴 锁电路102_k与数字至模拟转换电路106_k之间、主拴锁电路102_k+l与数字至模拟转换 电路106_k+2之间、主拴锁电路102_k+2与数字至模拟转换电路106_k+l之间以及主拴锁 电路102_k+3与数字至模拟转换电路106_k+3之间。再者,同样于第一时间间隔内,切换装 置108建立以下的信号传输路径数字至模拟转换电路106_k与输出电路109_k之间、数字 至模拟转换电路106_k+l与输出电路109_k+2之间、数字至模拟转换电路106_k+2与输出 电路109_k+l之间以及数字至模拟转换电路106_k+3与输出电路之间109_k+3。再者,在图5B中,在第二时间间隔内,多路复用装置103建立以下的信号传输路 径主拴锁电路102_1^与数字至模拟转换电路106_k+3之间、主拴锁电路102_k+l与数字至 模拟转换电路106_k+l之间、主拴锁电路102_k+2与数字至模拟转换电路106_k+2之间以 及主拴锁电路102_k+3与数字至模拟转换电路106_k之间。再者,同样于第二时间间隔内, 切换装置108建立以下的信号传输路径数字至模拟转换电路106_k与输出电路109_k+3 之间、数字至模拟转换电路106_k+l与输出电路109_k+l之间、数字至模拟转换电路106_ k+2与输出电路109_k+2之间以及数字至模拟转换电路106_k+3与输出电路之间109_k。本发明的源极驱动器100除了可以提供以上两种信号极性反转的型样之外,亦可 提供传统的点反转型式(dot inversion)。请参考图6A与图6B所示的细部操作。其中在 一第一时间间隔内,由相邻的信号通道100_k 100k+3所输出的源极驱动信号的极性分别 为正、负、正以及负,并且于一第二时间间隔内分别为负、正、负以及正。接着,请见图6A。在第一时间间隔内,多路复用装置103建立以下的信号传输路 径主拴锁电路102_1^与数字至模拟转换电路106_k之间、主拴锁电路102_k+l与数字至模 拟转换电路106_k+l之间、主拴锁电路102_k+2与数字至模拟转换电路106_k+2之间以及 主拴锁电路102_k+3与数字至模拟转换电路106_k+3之间。再者,同样于第一时间间隔内, 切换装置108建立以下的信号传输路径数字至模拟转换电路106_k与输出电路109_k之 间、数字至模拟转换电路106_k+l与输出电路109_k+l之间、数字至模拟转换电路106_k+2 与输出电路109_k+2之间以及数字至模拟转换电路106_k+3与输出电路之间109_k+3。再者,在图6B中,在第二时间间隔内,多路复用装置103建立以下的信号传输路 径主拴锁电路102_1^与数字至模拟转换电路106_k+l之间、主拴锁电路102_k+l与数字至 模拟转换电路106_k之间、主拴锁电路102_k+2与数字至模拟转换电路106_k+3之间以及 主拴锁电路102_k+3与数字至模拟转换电路106_2之间。再者,同样于第二时间间隔内,切 换装置108建立以下的信号传输路径数字至模拟转换电路106_k与输出电路109_k+l之 间、数字至模拟转换电路106_k+l与输出电路109_k之间、数字至模拟转换电路106_k+2与 输出电路109_k+3之间以及数字至模拟转换电路106_k+3与输出电路之间109_k+2。应当注意的是,在本发明的合理范畴内,以上公开的三种极性反转型样可毫无窒 碍的实现于本发明的一特定实施例中,原因在于本发明的多路复用装置103与切换装置108所建立的信号传输路径相当有弹性,可以灵活的切换不同信号通道间的信号传输路径。 再者,不同于公知技术,本发明的多路复用装置103与切换装置108更可于不相邻的信号 通道间建立信号传输路径(如图5A与图5B中,主拴锁电路102_k与数字至模拟转换电路 106_k+3之间或是数字至模拟转换电路106_k+3与输出电路之间109_k之间的信号传输路 径)。总结来说,本发明通过多路复用装置与切换装置的运用,有效地于不同架构的源 极驱动器(如第一实施例)上,建立信号传输路径,以提供多样性的信号极性反转型样。当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟 悉本领域的技术人员当可根据本发明作出各种相应的改变和变形,但这些相应的改变和变 形都应属于本发明所附的权利要求的保护范围。
权利要求
1.一种源极驱动器,其特征在于,包含N个主拴锁电路,分别用以接收N个像素数据;一多路复用装置,耦接于该N个主拴锁电路,用以控制该N个主拴锁电路的信号传输路径;N个数字至模拟转换电路,分别具有正极性或负极性的信号输出,且相邻的数字至模 拟转换电路具有不同信号输出极性,用以依据该N个像素数据来分别产生N个驱动电压信 号;一切换装置,耦接于该N个数字至模拟转换电路,用以控制该N个数字至模拟转换电路 的信号传输路径;以及N个输出电路,用以接收该N个驱动电压信号,并依此输出N个源极驱动信号至N个像素;其中,该多路复用装置与该切换装置分别依据一极性转换信号来交替地转换该N个输 出电路中相邻的多个输出电路所分别输出的多个特定源极驱动信号的极性,其中于一第 一时间间隔内这些特定源极驱动信号的极性分别为正、负、负以及正;以及于一第二时间间 隔内这些特定源极驱动信号的极性分别为负、正、正以及负。
2.根据权利要求1所述的源极驱动器,其特征在于,在该第一时间间隔内,该多路复用 装置与该切换装置建立以下信号传输路径该多路复用装置建立以下的信号传输路径一第一主拴锁电路与一第一个数字至模拟 转换电路之间、一第二主拴锁电路与一第二数字至模拟转换电路之间、一第三主拴锁电路 与一第四数字至模拟转换电路之间以及一第四主拴锁电路与一第三数字至模拟转换电路 之间;以及该切换装置建立以下的信号传输路径该第一数字至模拟转换电路与该第一输出电路 之间、该第二数字至模拟转换电路与该第二输出电路之间、该第三数字至模拟转换电路与 该第四输出电路之间以及该第四数字至模拟转换电路与该第三输出电路之间;其中,该第一至第四主拴锁电路、该第一至该第四数字至模拟转换电路以及该第一至 该第四输出电路分别为相邻,且该第一至该第四输出电路输出该多个特定源极驱动信号。
3.根据权利要求2所述的源极驱动器,其特征在于,在该第二时间间隔内该多路复用装置建立以下的信号传输路径该第一主拴锁电路与该第二数字至模拟转 换电路之间、该第二主拴锁电路与该第一数字至模拟转换电路之间、该第三主拴锁电路与 该第三数字至模拟转换电路之间以及该第四主拴锁电路与该第四数字至模拟转换电路之 间;以及该切换装置建立以下的信号传输路径该第一数字至模拟转换电路与该第二输出电路 之间、该第二数字至模拟转换电路与该第一输出电路之间、该第三数字至模拟转换电路与 该第三输出电路之间以及该第四数字至模拟转换电路与该第四输出电路之间。
4.根据权利要求1所述的源极驱动器,其特征在于,另包含有N个移位寄存器,分别耦接于该N个主拴锁电路,并且控制该N个主拴锁电路依据一画 面数据来接收该N个像素数据;N个次拴锁电路,分别耦接于该多路复用装置;N个电位转换器,分别耦接于该N个次主拴锁电路与该N个数字至模拟转换电路之间;以及N个输出缓冲器,分别耦接于该N个数字至模拟转换电路与该N个输出电路之间。
5.一种源极驱动器,其特征在于,包含N个主拴锁电路,分别用以接收N个像素数据;一多路复用装置,耦接于该N个主拴锁电路,用以控制该N个主拴锁电路的信号传输路径;N个数字至模拟转换电路,分别具有正极性或负极性的信号输出,且相邻的数字至模 拟转换电路具有不同信号输出极性,用以依据该N个像素数据来分别产生N个驱动电压信 号;一切换装置,耦接于该N个数字至模拟转换电路,用以控制该N个数字至模拟转换电路 的信号传输路径;以及N个输出电路,用以接收该N个驱动电压信号,并依此输出N个源极驱动信号至N个像素;其中,该多路复用装置与该切换装置分别依据一极性转换信号来交替地转换该N个输 出电路中相邻的多个输出电路所分别输出的多个特定源极驱动信号的极性,其中于一第 一时间间隔内这些特定源极驱动信号的极性分别为正、正、负以及负;以及于一第二时间间 隔内这些特定源极驱动信号的极性分别为负、负、正以及正。
6.根据权利要求5所述的源极驱动器,其特征在于,于该第一时间间隔内该多路复用装置建立以下的信号传输路径一第一主拴锁电路与一第一数字至模拟转 换电路之间、一第二主拴锁电路与一第三数字至模拟转换电路之间、一第三主拴锁电路与 一第二数字至模拟转换电路之间以及一第四主拴锁电路与一第四数字至模拟转换电路之 间;以及该切换装置建立以下的信号传输路径该第一数字至模拟转换电路与该第一输出电路 之间、该第二数字至模拟转换电路与该第三输出电路之间、该第三数字至模拟转换电路与 该第二输出电路之间以及该第四数字至模拟转换电路与该第四输出电路之间;其中,该第一至第四主拴锁电路、该第一至该第四数字至模拟转换电路以及该第一至 该第四输出电路分别为相邻,且该第一至该第四输出电路输出该多个特定源极驱动信号。
7.根据权利要求6所述的源极驱动器,其中,于该第二时间间隔内该多路复用装置建立以下的信号传输路径该第一主拴锁电路与该第四数字至模拟转 换电路之间、该第二主拴锁电路与该第二数字至模拟转换电路之间、该第三主拴锁电路与 该第三数字至模拟转换电路之间以及该第四主拴锁电路与该第一数字至模拟转换电路之 间;以及该切换装置建立以下的信号传输路径该第一数字至模拟转换电路与该第四输出电路 之间、该第二数字至模拟转换电路与该第二输出电路之间、该第三数字至模拟转换电路与 该第三输出电路之间以及该第四数字至模拟转换电路与该第一输出电路之间。
8.根据权利要求5所述的源极驱动器,其特征在于,另包含有N个移位寄存器,分别耦接于该N个主拴锁电路,并且控制该N个主拴锁电路依据一画 面数据来接收该N个像素数据;N个次拴锁电路,分别耦接于该多路复用装置;N个电位转换器,分别耦接于该N个次主拴锁电路与该N个数字至模拟转换电路之间;以及N个输出缓冲器,分别耦接于该N个数字至模拟转换电路与该N个输出电路之间。
全文摘要
本发明公开一种源极驱动器,其可提供多种不同源极驱动信号的极性反转型样。由于本发明于源极驱动器中额外设置多路复用装置与切换装置,并妥善地运用多路复用装置与切换装置,所以本发明的源极驱动器的电路架构并未较公知源极驱动器复杂。因此,本发明的源极驱动器在不增加硬件成本与电路复杂度的情形下,可比公知源极驱动器有着更好的效能。
文档编号G09G3/20GK102087825SQ20111005235
公开日2011年6月8日 申请日期2011年3月2日 优先权日2010年12月31日
发明者林勇旭, 钟竣帆 申请人:友达光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1