栅极驱动电路及液晶显示装置的制作方法

文档序号:11097470阅读:490来源:国知局
栅极驱动电路及液晶显示装置的制造方法

本发明涉及显示技术领域,尤其涉及一种栅极驱动电路及液晶显示装置。



背景技术:

随着平板显示技术的发展,高分辨率、高对比度、高刷新速率、窄边框、薄型化已成为平板显示发展趋势。目前液晶显示仍为平板显示的主流产品。为了实现液晶面板的窄边框、薄型化和低成本,栅极驱动电路(Gate Driver On Array,简称GOA)的开发与应用已相对成熟。

如图1所示为现有技术中8时钟驱动GOA电路架构。其中GOA单元电路如图2所示,包括:上拉控制模块a、上拉模块b、下拉模块c、下拉维持模块d和下拉维持模块e。当G(N-5)为高电位时,Q(N)被充电拉高,此时T21被打开,CLK高电位将G(N)上拉输出高电位扫描信号,当G(N+5)为高电位时,下拉模块将G(N)和Q(N)同时拉低,下拉维持模块的工作点电位为Q(N)低电位和LC1(或LC2)高电位,其中LC1和LC2的周期为2倍帧周期,占空比为1/2的低频信号,LC1和LC2相位相差1/2周期,GOA控制时序如图3所示。

为了进一步简化GOA电路驱动控制信号,降低驱动成本及面板逻辑功耗,亟需一种栅极驱动电路来实现上述目标。



技术实现要素:

本发明提供一种栅极驱动电路及液晶显示装置,用以解决现有技术中GOA电路驱动控制信号较多,驱动成本较大的技术问题。

本发明一方面提供一种栅极驱动电路,包括:GOA信号驱动模块、选择模块以及GOA单元,其中,GOA信号驱动模块用于产生N路原始驱动信号,并将N路原始驱动信号传送给选择模块,选择模块用于接收GOA信号驱动模块传送的N路原始驱动信号,并对N路原始驱动信号进行处理,以获得M路GOA驱动信号,再将M路GOA驱动信号传送给GOA单元;M大于N。

进一步的,GOA信号驱动模块包括用于发出第一控制信号的第一控制信号产生器、用于发出第二控制信号的第二控制信号产生器以及用于发出N路原始驱动信号的原始驱动信号产生器。

进一步的,选择模块包括第一MOS管、第二MOS管、第三MOS管、第四MOS管、用于输出GOA驱动信号的第一信号输出子模块和第二信号输出子模块,其中,第一MOS管的栅极与第二MOS管的栅极均与第一控制信号产生器连接;第三MOS管的栅极与第四MOS管的栅极均与第二控制信号产生器电连接;第一MOS管的源极、第二MOS管的源极、第三MOS管的源极和第四MOS管的源极均与原始驱动信号产生器连接;第一MOS管的漏极和第四MOS管的漏极均与第一信号输出子模块相连;第二MOS管的漏极和第三MOS管的漏极均与第二信号输出子模块相连。

进一步的,M的值为N值的两倍。

进一步的,原始驱动信号产生器用于产生4路原始驱动信号,第一信号输出子模块和第二信号输出子模块分别输出4路GOA驱动信号。

进一步的,第一信号输出子模块和第二信号输出子模块分别与4个GOA单元连接,以将4路GOA驱动信号传送给与其连接的GOA单元,其中,每一个GOA单元接收一路GOA驱动信号。

进一步的,第一MOS管和第三MOS管为P型MOS管,第二MOS管和第四MOS管为N型MOS管。

本发明另一方面提供一种液晶显示装置,包括上述栅极驱动电路,以及与栅极驱动电路连接的显示面板。

上述栅极驱动电路及液晶显示装置,通过选择模块将N路原始驱动信号处理后,输出M路GOA驱动信号,由于M大于N,可在不影响驱动效果的前提下减少原始驱动信号,从而简化栅极驱动电路的硬件配置,降低驱动成本和面板逻辑功耗。

附图说明

在下文中将基于实施例并参考附图来对本发明进行更详细的描述。其中:

图1为现有技术中的8时钟驱动GOA电路架构;

图2为与图1对应的GOA单元电路图;

图3为与图2对应的GOA单元的控制时序图;

图4为本发明一实施例提供的栅极驱动电路结构示意图;

图5为本发明另一实施例提供的栅极驱动电路结构示意图;

图6为本发明又一实施例提供的栅极驱动电路结构示意图;

图7为本发明一实施例提供的GOA信号驱动模块产生的各信号的时序图;

图8为本发明一实施例提供的选择模块输出的各信号的时序图。

在附图中,相同的部件使用相同的附图标记。附图并未按照实际的比例绘制。

具体实施方式

下面将结合附图对本发明作进一步说明。

请参考图4,本发明实施例提供一种栅极驱动电路,包括:GOA信号驱动模块1、选择模块2以及GOA单元3。其中,GOA信号驱动模块1用于产生N路原始驱动信号,并将N路原始驱动信号传送给选择模块2,选择模块2用于接收GOA信号驱动模块1传送的N路原始驱动信号,并对N路原始驱动信号进行处理,以获得M路GOA驱动信号,再将M路GOA驱动信号传送给GOA单元3,M大于N。优选的,M的值为N值的两倍,即M=2N。

上述栅极驱动电路,通过选择模块2将N路原始驱动信号处理后,输出M路GOA驱动信号,M大于N,可在不影响驱动效果的前提下减少原始驱动信号,从而简化栅极驱动电路的硬件配置,降低驱动成本和面板逻辑功耗。

在本发明一个具体实施例中,GOA信号驱动模块1包括用于发出第一控制信号的第一控制信号产生器11、用于发出第二控制信号的第二控制信号产生器12以及用于发出N路原始驱动信号的原始驱动信号产生器13。

请参考图5,在本发明另一个具体实施例中,选择模块2包括第一MOS管MOS1、第二MOS管MOS2、第三MOS管MOS3、第四MOS管MOS4、用于输出GOA驱动信号的第一信号输出子模块21和第二信号输出子模块22,其中,第一MOS管MOS1的栅极与第二MOS管MOS2的栅极均与第一控制信号产生器11连接;第三MOS管MOS3的栅极与第四MOS管MOS4的栅极均与第二控制信号产生器12电连接;第一MOS管MOS1的源极、第二MOS管MOS2的源极、第三MOS管MOS3的源极和第四MOS管MOS4的源极均与原始驱动信号产生器13连接;第一MOS管MOS1的漏极和第四MOS管MOS4的漏极均与第一信号输出子模块21相连;第二MOS管MOS2的漏极和第三MOS管MOS3的漏极均与第二信号输出子模块22相连。第一MOS管和第三MOS管为P型MOS管,第二MOS管和第四MOS管为N型MOS管。MOS管即为在集成电路中绝缘性场效应管。

在本发明一个具体实施例中,原始驱动信号产生器13用于产生4路原始驱动信号,第一信号输出子模块21和第二信号输出子模块22分别输出4路GOA驱动信号。具体的,如图6、图7所示。原始驱动信号产生器13产生4路信号,分别为CLK_a、CLK_b、CLK_c、CLK_d,当第一控制信号产生器11产生的第一控制信号CTL1为高电位,第二控制信号产生器12产生的第二控制信号CTL2为低电位时,第一信号输出子模块21依次输出CLK_a、CLK_b、CLK_c、CLK_d的时钟高电位,即信号CLK1、CLK2、CLK3和CLK4。当第一控制信号产生器11产生的第一控制信号CTL1为低电位,第二控制信号产生器12产生的第二控制信号CTL2为高电位时,第二信号输出子模块22依次输出CLK_a、CLK_b、CLK_c、CLK_d的时钟高电位,即信号CLK5、CLK6、CLK7和CLK8。输出波形如图8所示。

第一信号输出子模块21和第二信号输出子模块22分别与4个GOA单元3连接,以将4路GOA驱动信号传送给与其连接的GOA单元3,其中,每一个GOA单元3接收一路GOA驱动信号。具体的,第一信号输出子模块21和第二信号输出子模块22分别连接4个不同的GOA单元3,以使每个GOA单元3只接收一路GOA驱动信号。

本发明实施例还提供一种液晶显示装置,包括上述实施例中的栅极驱动电路,以及与栅极驱动电路连接的显示面板。

虽然已经参考优选实施例对本发明进行了描述,但在不脱离本发明的范围的情况下,可以对其进行各种改进并且可以用等效物替换其中的部件。尤其是,只要不存在结构冲突,各个实施例中所提到的各项技术特征均可以任意方式组合起来。本发明并不局限于文中公开的特定实施例,而是包括落入权利要求的范围内的所有技术方案。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1