移位寄存器及驱动方法、阵列基板栅极驱动装置、显示面板的制作方法

文档序号:8413584阅读:352来源:国知局
移位寄存器及驱动方法、阵列基板栅极驱动装置、显示面板的制作方法
【技术领域】
[0001]本发明涉及液晶显示驱动技术领域,尤其涉及一种移位寄存器及驱动方法、阵列基板栅极驱动装置、显示面板。
【背景技术】
[0002]在多数平板显示中都要用到移位寄存器,通过将栅极驱动装置整合于液晶面板中实现的移位寄存器。近年来,移位寄存器(Gate on Array, GOA)技术被广泛应用于液晶显示面板中,所以人们对GOA的使用寿命、GOA工作消耗以及GOA工作的稳定性的要求越来越尚O
[0003]现有技术中,一个移位寄存器是由多个移位寄存器中每个GOA单元的电路结构参见图1所示,VDD是一直流高压电,所以因为VDD的高电压使得第八薄膜晶体管M8 —直处于导通状态,从而使得下拉节点ro点处于高电平,所以当ro处于高电平状态,则第六薄膜晶体管M6和第四薄膜晶体管M4处于导通状态。只有当上拉结点点处于高电平时,经过第九薄膜晶体管M9的导通,引入H)点为低电平,从而使得连接在下拉节点的第六薄膜晶体管M6和第四薄膜晶体管M4关闭。因为ro节点处于高电平的时间远远大于ro节点为低电平的时间,从而使得连接在下拉节点的第六薄膜晶体管M6和第四薄膜晶体管M4的栅极长期处于高电平,即为高占空比的状态,从而影响薄膜晶体管的使用寿命。
[0004]综上所示,现有技术提供的移位寄存器,连接在下拉节点的薄膜晶体管(ThinFilm Transistor,TFT)处于高占空比状态,使得薄膜晶体管迅速老化,从而降低了薄膜晶体管的使用寿命。

【发明内容】

[0005]本发明实施例提供了一种移位寄存器及驱动方法、阵列基板栅极驱动装置、显示面板,用以降低连接在第一下拉节点的薄膜晶体管和连接在第二下拉节点的薄膜晶体管的占空比,从而防止薄膜晶体管的老化,增加薄膜晶体管的使用寿命。
[0006]本发明实施例提供了一种移位寄存器,包括多个级联的移位寄存器单元,每一所述移位寄存器单元包括:输入模块、输出模块、复位模块、功能模块、第一下拉模块和第二下拉模块,第一下拉模块的控制端与第一下拉节点相连,第一输入端与第一方波信号相连,第二输入端与第二方波信号相连,第一输出端与上拉节点相连,第二输出端与输出端子相连;第二下拉模块的控制端与第二下拉节点相连,第一输入端与第二方波信号相连,第二输入端与第一方波信号相连,第一输出端与所述上拉节点相连,第二输出端与所述输出端子相连;其中,第一下拉节点为功能模块的第一输出节点,第二下拉节点为功能模块的第二输出节点,上拉节点为输入模块的输出节点;
[0007]第一下拉模块,响应于第一方波信号的高电平和第一下拉节点的高电平信号,用于将第二方波信号的低电平提供给上拉节点和输出端子;
[0008]第二下拉模块,响应于第二方波信号的高电平和第二下拉节点的高电平信号,用于将第一方波信号的低电平提供给上拉节点和输出端子;
[0009]其中,当第一方波信号为高电平时,则第二方波信号为低电平,当第一方波信号为低电平时,则第二方波信号为高电平。
[0010]由于本发明实施例提供的移位寄存器,当第一下拉模块响应于第一方波信号的高电平和第一下拉节点的高电平信号,连接在第一下拉节点的薄膜晶体管导通,从而降低了连接在第二下拉节点的薄膜晶体管的占空比;当第二下拉模块响应于第二方波信号的高电平和第二下拉节点的高电平信号时,连接在第二下拉节点的薄膜晶体管导通,从而降低了连接在第一下拉节点的薄膜晶体管的占空比。通过连接在第一下拉节点的薄膜晶体管和连接在第二下拉节点的薄膜晶体管交替工作,从而降低了连接在第一下拉节点的薄膜晶体管和连接在第二下拉节点的薄膜晶体管的占空比,从而防止薄膜晶体管的老化,增加薄膜晶体管的使用寿命。
[0011]较佳地,所述输入模块的输入端和控制端与输入信号相连,输出端为上拉节点;
[0012]输入模块,响应于输入信号,用于将输入信号提供给上拉节点。
[0013]较佳地,所述输出模块的控制端与所述输入模块的输出端相连,输入端与时钟信号相连,输出端与输出端子相连;
[0014]输出模块,响应于上拉节点电压信号,用于将时钟信号电压提供给输出端子。
[0015]较佳地,所述复位模块的控制端与复位信号相连,输入端与电源负极相连,第一输出端与所述上拉节点相连,第二输出端与所述输出端子相连;
[0016]复位模块,响应于复位信号,用于将电源负极电压提供给上拉节点和输出端子。
[0017]较佳地,所述功能模块的控制端与所述上拉节点相连,输入端与所述电源负极相连,第一输出端与第一下拉节点相连,第二输出端与第二下拉节点相连;
[0018]功能模块,响应于上拉节点电压信号,用于将电源负极电压提供给第一下拉节点和第二下拉节点。
[0019]较佳地,所述输入模块,包括:
[0020]第一薄膜晶体管,其栅极和源极连接输入信号端,漏极作为输入模块的输出节点,即作为上拉节点。
[0021]较佳地,所述输出模块,包括:
[0022]第二薄膜晶体管,其栅极连接上拉节点,源极连接时钟信号输入端,漏极连接输出端子;
[0023]第一电容,连接于上拉节点和输出端子之间。
[0024]较佳地,所述复位模块,包括:
[0025]第三薄膜晶体管,其栅极连接复位信号输入端,源极连接电源负极电压端,漏极连接上拉节点;
[0026]第四薄膜晶体管,其栅极连接复位信号输入端,源极连接电源负极电压端,漏极连接输出端子。
[0027]较佳地,所述功能模块,包括:
[0028]第五薄膜晶体管,其栅极连接上拉节点,源极连接电源负极电压端,漏极作为功能模块的第一输出节点,即第一下拉节点;
[0029]第六薄膜晶体管,其栅极连接上拉节点,源极连接第一下拉节点,漏极作为功能模块的第二输出节点,即第二下拉节点。
[0030]较佳地,所述第一下拉模块,包括:
[0031]第七薄膜晶体管,是栅极和源极连接第一方波信号输入端,漏极连接第一下拉节占.V,
[0032]第八薄膜晶体管,其栅极连接第一下拉节点,源极连接第二方波信号输入端,漏极连接输出端子;
[0033]第九薄膜晶体管,其栅极连接第一下拉节点,源极连接第二方波信号输入端,漏极连接上拉节点;
[0034]第二电容,连接于第一下拉节点与第二方波信号输入端之间;
[0035]第三电容与所述第二电容并联。
[0036]较佳地,所述第二下拉模块,包括:
[0037]第十薄膜晶体管,是栅极和源极连接第二方波信号输入端,漏极连接第二下拉节占.V,
[0038]第十一薄膜晶体管,其栅极连接第二下拉节点,源极连接第一方波信号输入端,漏极连接输出端子;
[0039]第十二薄膜晶体管,其栅极连接第二下拉节点,源极连接第一方波信号输入端,漏极连接上拉节点;
[0040]第四电容,连接于第二下拉节点与第一方波信号输入端之间;
[0041]第五电容与所述第四电容并联。
[0042]通过本发明实施例中提供的第一下拉模块和第二下拉模块,使得在同一时刻,第一下拉模块工作,第二下拉模块停止工作,从而降低第二下拉模块中连接在第二下拉节点的薄膜晶体管的占空比,或者,第二下拉模块工作,第一下拉模块停止工作,从而降低第一下拉模块中连接在第一下拉节点的薄膜晶体管的占空比。因为第一下拉模块和第二下拉模块的交替工作,使得连接在第一下拉节点的薄膜晶体管和连接在第二下拉节点的薄膜晶体管交替导通,从而降低了连接在第一下拉节点的薄膜晶体管和连接第二下拉节点的薄膜晶体管的占空比,防止薄膜晶体管的老化,增加薄膜晶体管的使用寿命。
[0043]本发明实施例提供的一种移位寄存器的驱动方法,该方法包括:
[0044]输入模块在接收到输入信号时,将所述输入信号电压提供给上拉节点;
[0045]输出模块在接收到上拉节点的电压信号后,将时钟信号电压提供给输出端子;
[0046]复位模块在接收到复位信号时,将电源负极电压提供给上拉节点和输出端子;
[0047]功能模块在接收到上拉节点的电压信号后,将电源负极电压提供给第一下拉节点和第二下拉节点;
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1