Usb时钟电路的制作方法

文档序号:6740585阅读:350来源:国知局
专利名称:Usb时钟电路的制作方法
技术领域
本实用新型涉及电子电路领域,特别是涉及一种USB时钟电路。
背景技术
随着半导体集成电路的制造工艺的微细化,可同时安装的晶体管数量急剧增多。由此,能够通过电路的多功能化减少零件数量,实现成本的下降。为了减少设计工时要再次安装已有设计电路。还要安装需要符合统一规格以特定频率进行动作的电路。进而,从通过以更低的低速进行动作来减少功耗等目的来看,必须实现安装有以各种频率进行动作的电路的半导体集成电路。USB(Universial Serial Bus)是一种通用串行总线,由于它具有支持热插拔,数据传输快速、可靠、性价比高等优点,USB已经逐渐成为应用最为广泛的PC机外设扩展接口之一,因而它是实现电子系统和PC机之间进行数据传输的理想接口,电子系统和PC机之间的数据传输也使得电子系统可以通过PC机方便的将升级后的软件包下 载到电子系统中实现系统的的升级,同时还可以使产品的终端用户可以根据自己的需要从厂商提供的可配置功能软件包中选择合适的软件包下载到产品中实现产品的个性化,人性化。而现有的USB接口电路存在着很多都不支持高速传输模式,传输速率小,USB接口的微控制器进行数学运算、信号处理的能力有限等问题。

实用新型内容本实用新型主要解决的技术问题是提供一种USB时钟电路,能够提高传输速率,并且代码量小,结构简单、新颖。为解决上述技术问题,本实用新型采用的一个技术方案是提供一种USB时钟电路,包括=USB接口并口转换电路和时钟发生电路,所述USB接口并口转换电路和时钟发生电路电性连接,所述时钟发生电路包括振荡电路、电流电压控制电路、分频电路和处理电路,所述电流电压控制电路、振荡电路与分频电路依次电性连接,所述处理电路连接在分频电路和电流电压控制电路之间,所述振荡电路上连接有补正电路。在本实用新型一个较佳实施例中,所述电流电压控制电路包括鉴频鉴相电路、电荷泵电路、电压偏置电路和电流偏置电路,所述鉴频鉴相电路与电荷泵电路电性连接,所述电压偏置电路和电流偏置电路连接在电荷泵电路和振荡电路之间。在本实用新型一个较佳实施例中,所述处理电路包括嵌入式DSP处理器。在本实用新型一个较佳实施例中,所述振荡电路包括压控振荡器。在本实用新型一个较佳实施例中,所述分频电路包括8位分频器。本实用新型的有益效果是本实用新型USB时钟电路能够提高传输速率,并且代码量小,结构简单、新颖。

图I是本实用新型USB时钟电路一较佳实施例的结构示意图;[0011]附图中各部件的标记如下1、USB接口并口转换电路,2、时钟发生电路,3、振荡电路,4、电流电压控制电路,5、分频电路,6、处理电路,7、补正电路,8、鉴频鉴相电路,9、电荷泵电路,10、电压偏置电路,11、电流偏置电路。
具体实施方式
以下结合附图对本实用新型的较佳实施例进行详细阐述,以使本实用新型的优点和特征能更易于被本领域技术人员理解,从而对本实用新型的保护范围做出更为清楚明确的界定。请参阅图1,一种USB时钟电路,包括USB接口并口转换电路I和时钟发生电路2,所述USB接口并口转换电路I和时钟发生电路2电性连接,所述时钟发生电路I包括振荡电路3、电流电压控制电路4、分频电路5和处理电路6,所述电流电压控制电路4、振荡电路3与分频电路5依次电性连接,所述处理电路6连接在分频电路5和电流电压控制4电
路之间,所述振荡电路3上连接有补正电路7。另外,所述电流电压控制电路4包括鉴频鉴相电路8、电荷泵电路9、电压偏置电路10和电流偏置电路11,所述鉴频鉴相电路8与电荷泵电路9电性连接,所述电压偏置电路10和电流偏置电路11连接在电荷泵电路9和振荡电路3之间,本电路将基准偏置电流复制转换为两路电流电压偏置充放电回路,使得充放电电流完全匹配。另外,所述处理电路6包括嵌入式DSP处理器。另外,所述振荡电路3包括压控振荡器。另外,所述分频电路5包括8位分频器。区别于现有技术,本实用新型USB时钟电路,能够提高传输速率,并且代码量小,结构简单、新颖。以上所述仅为本实用新型的实施例,并非因此限制本实用新型的专利范围,凡是利用本实用新型说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本实用新型的专利保护范围内。
权利要求1.一种USB时钟电路,其特征在于,包括USB接口并口转换电路和时钟发生电路,所述USB接口并口转换电路和时钟发生电路电性连接,所述时钟发生电路包括振荡电路、电流电压控制电路、分频电路和处理电路,所述电流电压控制电路、振荡电路与分频电路依次电性连接,所述处理电路连接在分频电路和电流电压控制电路之间,所述振荡电路上连接有补正电路。
2.根据权利要求I所述的USB时钟电路,其特征在于,所述电流电压控制电路包括鉴频鉴相电路、电荷泵电路、电压偏置电路和电流偏置电路,所述鉴频鉴相电路与电荷泵电路电性连接,所述电压偏置电路和电流偏置电路连接在电荷泵电路和振荡电路之间。
3.根据权利要求I所述的USB时钟电路,其特征在于,所述处理电路包括嵌入式DSP处理器。
4.根据权利要求I所述的USB时钟电路,其特征在于,所述振荡电路包括压控振荡器。
5.根据权利要求I所述的USB时钟电路,其特征在于,所述分频电路包括8位分频器。
专利摘要本实用新型公开了一种USB时钟电路,包括USB接口并口转换电路和时钟发生电路,所述USB接口并口转换电路和时钟发生电路电性连接,所述时钟发生电路包括振荡电路、电流电压控制电路、分频电路和处理电路,所述电流电压控制电路、振荡电路与分频电路依次电性连接,所述处理电路连接在分频电路和电流电压控制电路之间,所述振荡电路上连接有补正电路。通过上述方式,本实用新型USB时钟电路能够提高传输速率,并且代码量小,结构简单、新颖。
文档编号G11C7/10GK202650540SQ20122023338
公开日2013年1月2日 申请日期2012年5月23日 优先权日2012年5月23日
发明者陈 峰 申请人:常州芯奇微电子科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1