半导体芯片及具有堆叠芯片结构的半导体封装的制作方法

文档序号:7002207阅读:90来源:国知局
专利名称:半导体芯片及具有堆叠芯片结构的半导体封装的制作方法
技术领域
本发明的示范实施例涉及一种半导体封装,更具体地,涉及一种半导体芯片,其可适用于一种堆叠芯片封装,以及具有堆叠芯片结构的半导体封装。
背景技术
近期随着小型、高效能及移动电子产品的需求增加,超小型、高容量半导体存储器装置的需求渐增。一般而言,半导体存储器装置的储存容量可通过增加半导体芯片的集成度的方法或将多个半导体芯片安装及装配在单一半导体封装中的方法来增加。前者需要许多的精力、资本及时间,后者则可通过改变封装方法来轻易增加半导体存储器的储存容量。 此外,相较于前者,就所需资本、研发精力及开发时间而言,后者较为有利。因此,半导体存储器制造厂商正努力于通过在单一半导体封装中安装多个半导体芯片的多芯片封装来增加半导体存储器装置的储存容量。在该单一半导体封装中安装该多个半导体芯片的方法的实例包括垂直安装半导体芯片的方法及平行安装半导体芯片的方法。然而,因为电子产品的特征追求小型化,大多数半导体存储器制造厂商较偏好半导体芯片被垂直堆叠的堆叠型多芯片封装。堆叠型芯片封装技术可因为简化的工艺而减少封装的造价且有利于大规模生产。 然而,该堆叠芯片封装技术可能会有因堆叠的芯片数量及尺寸增加造成的用于封装的内部电连接的互连空间不足的缺点。即,在多个芯片被附接到基板的芯片附接区域的状态下,在其中每一芯片的接合线与基板的传导电路图案通过电线而电连接的结构中制造了已知的堆叠芯片封装。因此,需要用于电线接合的空间,且需要用于电线连接的电路图案区域。结果,半导体封装的尺寸会增加。考量到这些问题点,一种使用硅贯通孔(TSV)的封装结构已被提出作为堆叠封装的实例。该种封装通过以晶片级在芯片中形成TSV且通过TSV将芯片在垂直方向实体地且电性地耦接而制成。下文将描述已知的制造方法。图1图解形成TSV的工艺。参照图1,垂直孔洞5在晶片(1)级被形成于邻接每一芯片的接合垫3的区域,且绝缘层(未图示)被形成于垂直孔洞5的表面上。其次,籽晶金属层被形成于该绝缘层上。通过电镀工艺以电解材料(即,导电金属7)填充垂直孔洞5来形成TSV。在该晶片的背侧上执行晶背研磨工艺(back grinding process)以使填充TSV的该导电金属7暴露。该晶片被分割成个体芯片。两个以上的芯片被垂直堆叠在基板上,使得信号可通过TSV的该导电金属7传送及接收。该基板的上表面(包括堆叠的芯片)被塑模,且焊球被安装在该基板的下表面。由此,可制成该堆叠封装。当具有TSV的芯片被堆叠在该基板上,个体芯片通过例如具有吸附工具(suction tool)的制造设备而被移到该基板上。因此,TSV的对准精度会变低。若该基板发生扭曲, 则更难以准确地对准TSV。若在这些TSV之间发生未对准或发生该基板的扭曲,则用于传送及接收信号的导电金属可能被破坏或电性短路。结果,芯片可能无法正常运作。

发明内容
本发明的实施例有关于半导体芯片以及具有堆叠芯片结构的半导体封装,其可通过减小/最小化堆叠多个半导体芯片时芯片之间的未对准的发生来提高器件的可靠性。在示范实施例中,一种半导体芯片,包括具有第一表面和第二表面的半导体基板,其中诸如接合垫的电路图案形成在该第一表面上;以及形成在该半导体基板的该第一表面上的第一对准图案,其中该第一对准图案由磁性材料形成。在另一示范实施例中,一种半导体封装,包括多个堆叠半导体芯片;以及填充半导体芯片之间的间隙的填充料。多个堆叠半导体芯片的每个包括具有第一表面和第二表面的半导体基板,其中包括接合垫的电路图案形成在该第一表面上;以及形成在该半导体基板的该第一表面上的第一对准图案,其中该第一对准图案由磁性材料形成。在另一示范实施例中,一种半导体封装,包括包括互连结构的基板;多个堆叠半导体芯片;填充半导体芯片之间的间隙的填充料;以及形成在该基板上以覆盖该多个半导体芯片的成型剂。该多个堆叠半导体芯片的每个包括具有第一表面及第二表面的半导体基板,其中包括接合垫的电路图案形成在该第一表面上;形成在该第一表面上的第一对准图案,其中该第一对准图案由磁性材料形成;第二对准图案,形成在该第二表面上与该第一对准图案对应且具有与该第一对准图案相反的极性,其中该第二对准图案由磁性材料形成;以及穿过该半导体基板的硅贯通孔。


通过下文结合附图的详细描述,上述和其它方面、特性和其他优点将被更加清楚的理解,附图中图1图解形成已知的TSV的工艺;第2A至2D为图解根据本发明示范实施例的包括对准图案的半导体芯片的剖视图;图3为图解根据本发明另一示范实施例的具有堆叠芯片结构的半导体封装的剖视图;图4为图解根据本发明另一示范实施例的具有堆叠芯片结构的半导体封装的剖视图;以及第5至10为图解根据本发明另一示范实施例制造具有堆叠芯片结构的半导体封装的方法的剖视图。
具体实施例方式以下,将参照附图示来描述本发明的实施例。然而,这些实施例仅用于说明,目的并不在于限制本发明的范围。如上所述,为了实现一堆叠芯片封装,已提出一种在晶片的每个半导体芯片中包括TSV的结构。该TSV电连接到半导体芯片内的接合垫,且半导体芯片通过TSV在垂直方向上被实体且电性地连接。由此,堆叠芯片封装被制成。本发明的实施例有关于可被有效地应用于制造堆叠芯片封装的半导体芯片及半导体封装结构。
5
第2A至2D为图解根据本发明示范实施例的包括对准图案的半导体芯片的剖视图。根据本发明的本示范实施例的每个半导体芯片100具有第一表面IOa及第二表面 10b,且包括形成在两个表面IOa及IOb的至少一个上的对准图案50a。这里,对准图案50a 可由磁性材料形成。图2A及2C图解对准图案50a仅形成在第一表面IOa上的实例,而图 2B及2D则图解对准图案50a及50b形成为在第一表面IOa及第二表面IOb两者上彼此面对的实例。形成在相同表面上的对准图案形成为彼此对称。在对准图案50a及50b形成在第一表面IOa及第二表面IOb两者上的情况下,形成在相对表面上的对准图案可形成为具有相反极性。半导体芯片100可为具有在其中芯片被凸块或电线结合的一般结构的芯片(见第 2A及2B),或可为包括一个或更多TSV 20的芯片,该一个或更多TSV 20以晶片级形成在邻近接合垫(未图示)的区域(见第2C及2D图)。对准图案50a及50b可形成在未形成有电路图案或TSV的区域中,例如,切割线通道(scribe lane)0在对准图案50a及50b形成在半导体芯片的表面上的情况中,磁力在随后的封装步骤中被垂直堆叠的多个半导体芯片中形成的对准图案之间施加。因此,半导体芯片可被容易地对准。此外,当填充料填充在被堆叠的半导体芯片之间的间隙时,垂直堆叠的半导体芯片之间的接合力可以因对准图案之间的磁力而加强,且未对准的发生率会降低。图3为图解根据本发明另一示范实施例具有堆叠芯片结构的半导体封装的剖视图。根据本发明的本示范实施例的半导体封装200包括垂直堆叠的多个半导体芯片 101、102及103。半导体芯片101、102及103的每个具有第一表面及第二表面。半导体芯片101、102及103的每个包括形成在第一表面及/或第二表面上的第一对准图案,且由磁性材料形成。填充料90填充半导体芯片101、102及103之间的间隙。填充料90可包括磁场屏蔽材料,使得由对准图案形成的磁场不会影响封装的驱动。半导体芯片101、102及103可包括用于在晶片级以芯片为单位切割半导体芯片 101、102及103而提供的切割线通道的一部分。例如,对准图案51a、51b、52a、52b、53a及 53b可形成在切割线通道上。在对准图案51a、51b、5^i、52b、53a及53b形成在切割线通道上的情况下,容易在对准图案所形成的磁场影响芯片的驱动时切割及移除对准图案。包括用于施加外部信号到半导体芯片的互连图案的重新分布膜或重新分布基板可进一步形成在多个半导体芯片中最下面的半导体芯片下面。此外,与最下面的半导体芯片的第一或第二对准图案相应的第三对准图案可进一步形成在基板上。图3图解半导体芯片包括TSV 21,22及23且对准图案51a、51b、5^i、52b、53a及 53b形成在第一表面及第二表面两者上的实例。然而,如图2A或2C所示,对准图案可仅形成在一个表面上。此外,如图2A或2B所示,半导体芯片可不包括TSV。图4为图解根据本发明另一示范实施例的具有堆叠芯片结构的半导体封装的剖视图。参照图4,根据本发明的本示范实施例的具有堆叠芯片结构的半导体封装300包括基板80、多个半导体芯片101、102及103、填充料90、及成型剂(molding agent) 950基板80可包括互连图案。多个半导体芯片101、102及103被垂直堆叠。半导体芯片101、102 及103的每个包括第一表面及第二表面,且包括形成在第一表面及/或第二表面上的对准图案 51a、51b、52a、52b、53a 及 53b。这里,对准图案 51a、51b、52a、52b、53a 及 53b 可由磁性材料形成。填充料90填充半导体芯片之间的间隙。成型剂95填充基板80上的空间且密封该封装。此外,对应于最下面的半导体芯片101的第一或第二对准图案形成的第三对准图案5 可形成在基板80上。在垂直方向上彼此相邻的TSV 21,22及23通过球形凸块(未图示)而结合且被堆叠。因此,半导体芯片101、102及103形成半导体芯片模块。多个半导体芯片101、102 及103中最下面的半导体芯片101通过凸块85接合及安装在基板80上。半导体芯片101、 102及103之间以及最下面的半导体芯片101与基板80之间的电连接通过球形凸块(未图示)来实现。填充料90填充基板80与堆叠在基板80上的半导体芯片101、102及103之间的间隙。例如,填充料90可为屏蔽磁场的材料。在这种情况下,因对准图案所产生的磁场的影响可被最小化。半导体封装300可还包括耦接至最下面半导体芯片101的TSV 21的重新分布膜(redistribution film)(未图示),以及形成为暴露一部分重新分布膜的绝缘层(未图示)。在这种情况下,暴露最下面半导体芯片的TSV的绝缘层以及由绝缘层暴露的重新分布膜所形成的外部耦接构件可进一步形成在最下面的半导体芯片与重新分配膜之间。此外, 包括与第二对准图案5 对应的第四对准图案5 的半导体芯片104可进一步形成在多个半导体芯片中最上面的半导体芯片上。由于其他部分与图3的示范实施例基本相同,以下将省略其详细说明。图5至10为图解根据本发明另一示范实施例制造半导体封装的方法的剖视图。在图5至10中,半导体芯片包括在其两个表面上的TSV及对准图案。参照图5,垂直孔洞以晶片(10)级形成在邻近每个芯片的接合垫(未图示)的区域中。这里,晶片10处于在其上未实施晶背研磨的状态。因此,垂直孔洞形成为槽型结构, 不是通孔结构。绝缘层(未图示)形成在垂直孔洞的表面上。形成绝缘层(未图示),从而使晶片10与填充垂直孔洞的导电金属之间绝缘。TSV 20通过填充垂直孔洞而形成,绝缘层形成在该垂直孔洞中。TSV 20被耦接, 使得电信号可通过芯片的接合垫(未图示)及图案化的导线被传送及接收。例如,TSV 20 可由例如金属的导电材料形成。该金属可包括铜(Cu)、铝(Al)或钨(W)。参照图6,用于形成对准层的掩模图案40形成在其中形成有TSV 20的所得结构上。掩模图案40可由光致抗蚀剂形成。这里,掩模图案40可通过光致抗蚀剂涂布工艺、曝光工艺及显影工艺而形成。掩模图案40形成为暴露即将形成对准图案的区域。对准图案可形成在未形成有电路图案或TSV的区域中,例如,切割线通道。在被掩模图案40暴露的晶片的前侧上形成一定厚度的磁性材料,由此形成对准图案50a。对准图案50a可通过溅射工艺沉积磁性材料而形成,或可通过丝网印刷工艺涂覆磁性微球及黏着剂的混合物而形成。对准图案50可以以不同形状形成在未形成有TSV或电路图案的区域中。
参照图7,掩模图案被移除,且晶片10的背侧被研磨至预期的芯片厚度。例如,晶片10的背侧被研磨直到使TSV 20暴露。因此,在堆叠封装的制造过程中,多个芯片可通过接触TSV 20而被电连接且被堆叠。参照图8,类似晶片10的前侧,对准图案50b形成在晶片10的背侧。特别地,暴露即将形成对准图案的区域的掩模图案60形成在晶片10的背侧。掩模图案60可通过光致抗蚀剂涂布工艺、曝光工艺及显影工艺而形成。磁性材料在被掩模图案60暴露的晶片10的背侧区域中形成为一定厚度,由此形成对准图案50b。对准图案50b可以以与在晶片10的正侧上形成的对准图案50a相同的方式形成。即,对准图案50b可通过溅射工艺沉积磁性材料而形成,或可通过丝网印刷工艺涂布磁性微球及黏着剂的混合物而形成。同时,如果芯片被垂直堆叠,形成于晶片10的背侧上的对准图案50b可形成为具有与形成在晶片10的前侧上的对准图案50a相反的极性,从而引发在上堆叠芯片及下堆叠芯片的对准图案之间的磁性材料所施加的吸引力,由此实现容易的对准。参照图9,当形成在晶片背侧上的掩模层被移除,具有相反极性的对准图案50a及 50b形成在其中形成有TSV 20的晶片的前侧与背侧上。晶片被切割成个体芯片。两个以上的芯片被垂直堆叠,使得信号可通过TSV而传送及接收。这里,因为由具有相反极性的磁性材料形成的对准图案50a及50b形成在晶片的前侧及背侧上,所以芯片可被堆叠,使得TSV 通过垂直堆叠的芯片的对准图案之间的磁力而被准确对准。垂直堆叠的芯片中最上面的芯片104可为系统IC、控制器或其他无源元件。在某些情况中,最上面的芯片104可不为半导体芯片。在这种情况下,通过对准图案彼此面对地形成以具有彼此相反的极性,对准图案被形成以使得它们通过堆叠芯片期间的吸引力而被准确对准。参照图10,在多个芯片被堆叠之后,执行填充工艺,使得填充料90填充芯片之间的空白空间。此外,用成型剂95密封基板80上的空白空间。由此,封装完成。通常,当填充料90填充芯片之间的空白空间时所施加的压力会引起未对准。然而,根据本发明的示范实施例,因为磁力施加到形成在芯片上的对准图案之间,所以接合强度被提高。因此,可减少在填充料的填充工艺期间的未对准。同时,磁力在由磁性材料形成的对准图案周围产生。如果此种磁力影响芯片的驱动,则形成对准图案的部分可在芯片被垂直堆叠后切割并移除。在这种情况下,对准图案可形成在晶片的切割线通道上。切割线通道是如下区域在晶片级制造工艺完成后当晶片被切割成个体芯片时在例如对准键的装置中未被实际使用的图案所形成的区域。因此,即使对准图案在芯片堆叠完成后被移除,该装置的操作也不会受影响。为了芯片驱动不受由对准图案所形成的磁场影响,磁场屏蔽材料可被用作填充堆叠芯片之间的空白空间的填充料90。在这种情况下,除了形成有对准图案的区域以外的区域可以用磁场屏蔽材料填充,或在堆叠芯片之间的空白空间可在芯片对准完成后用磁场屏蔽材料填充。根据本发明的示范实施例,由具有相反磁性的磁性材料形成的对准图案形成在半导体芯片的顶部及底部上。因此,当多个芯片被堆叠在基板上以进行封装时,半导体芯片可通过垂直堆叠的芯片的对准图案之间的磁力被准确对准。此外,当填充芯片之间的空间时, 对准不会受在对准图案之间的接合力影响。
本发明的实施例已经被上文公开用于说明的目的。本领域技术人员将理解在不脱离如所附权利要求所公开的发明的范围及精神的情况下,可进行各种改进、增加及替代。
权利要求
1.一种半导体芯片,包括具有第一表面和第二表面的半导体基板,其中包括接合垫的电路图案形成在该第一表面上;以及形成在该半导体基板的该第一表面上的第一对准图案,其中该第一对准图案由磁性材料形成。
2.如权利要求1所述的半导体芯片,还包括与该第一对准图案对应形成在该半导体基板的该第二表面上的第二对准图案,其中该第二对准图案由磁性材料形成。
3.如权利要求2所述的半导体芯片,其中该第一对准图案及该第二对准图案具有彼此相反的极性。
4.如权利要求1所述的半导体芯片,还包括穿过该半导体基板的硅贯通孔。
5.如权利要求4所述的半导体芯片,其中该第一对准图案形成在没有形成该电路图案及该硅贯通孔的区域中。
6.如权利要求5所述的半导体芯片,还包括在该半导体基板的至少一侧上的切割线通道,其中该第一对准图案形成在该切割线通道上。
7.如权利要求2所述的半导体芯片,其中该第一对准图案及该第二对准图案形成为多个且彼此对称地布置。
8.一种半导体封装,包括多个堆叠半导体芯片;以及填充在该半导体芯片之间的间隙的填充料,其中多个堆叠的半导体芯片中的每个包括具有第一表面和第二表面的半导体基板,其中包括接合垫的电路图案形成在该第一表面上;以及形成在该半导体基板的该第一表面上的第一对准图案,其中该第一对准图案由磁性材料形成。
9.如权利要求8所述的半导体封装,还包括与该第一对准图案对应形成在该半导体基板的每个的该第二表面上的第二对准图案,其中该第二对准图案由磁性材料形成。
10.如权利要求9所述的半导体封装,其中该半导体芯片的每个的该第一对准图案及该第二对准图案具有彼此相反的极性。
11.如权利要求8所述的半导体封装,还包括穿过每个半导体芯片的该半导体基板的硅贯通孔。
12.如权利要求11所述的半导体封装,其中每个半导体芯片的该第一对准图案形成在未形成该电路图案及该硅贯通孔的区域中。
13.如权利要求12所述的半导体封装,还包括在每个半导体芯片的该半导体基板的至少一侧上的切割线通道,其中该第一对准图案形成在该切割线通道上。
14.如权利要求9所述的半导体封装,还包括互连结构,该互连结构形成在该多个半导体芯片中最下面的半导体芯片上且电连接到该多个半导体芯片。
15.如权利要求14所述的半导体封装,还包括第三对准图案,该第三对准图案形成在该半导体基板上与该多个半导体芯片中该最下面的半导体芯片的该第二对准图案对应。
16.如权利要求11所述的半导体封装,还包括重新分布膜,形成在该多个半导体芯片中该最下面的半导体芯片的第二表面上且耦接到该最下面的半导体芯片的硅贯通孔;以及绝缘层,暴露该重新分布膜的一部分。
17.如权利要求16所述的半导体封装,还包括绝缘层,形成在该最下面的半导体芯片的该第二表面与该重新分布膜之间且暴露该最下面的半导体芯片的硅贯通孔。
18.如权利要求8所述的半导体封装,还包括形成在该多个半导体芯片中最上面的半导体芯片上的半导体芯片,其中该半导体芯片包括与该最上面的半导体芯片的该第二对准图案对应的第四对准图案。
19.如权利要求8所述的半导体封装,其中该填充料包括磁场屏蔽材料。
20.一种半导体封装,包括基板,包括互连结构;多个堆叠半导体芯片;填充料,填充该半导体芯片之间的间隙;以及成型剂,形成在该基板上以覆盖该多个半导体芯片,其中该多个堆叠半导体芯片的每个包括半导体基板,具有第一表面及第二表面,其中包括接合垫的电路图案形成在该第一表面上;第一对准图案,形成在该第一表面上,其中该第一对准图案由磁性材料形成;第二对准图案,形成在该第二表面上与该第一对准图案对应且具有与该第一对准图案相反的极性,其中该第二对准图案由磁性材料形成;以及硅贯通孔,穿过该半导体基板。
全文摘要
一种半导体封装包括多个堆叠半导体芯片及填充料。每个堆叠半导体芯片包括具有第一表面及第二表面的半导体基板,其中诸如接合垫的电路图案形成在该第一表面上;以及第一对准图案,形成在该半导体基板的该第一表面上,其中该第一对准图案由磁性材料形成。填充料填充半导体芯片之间的间隙。
文档编号H01L23/538GK102263084SQ201110144450
公开日2011年11月30日 申请日期2011年5月31日 优先权日2010年5月31日
发明者赵胜熙, 金圣哲 申请人:海力士半导体有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1