半导体芯片堆叠封装结构的制作方法

文档序号:7229855阅读:284来源:国知局
专利名称:半导体芯片堆叠封装结构的制作方法
技术领域
本实用新型涉及一种半导体器件的结构,特别涉及一种半导体芯片堆叠封装结构。
背景技术
半导体产品的集成度按摩尔定律每18个月翻一番。随着半导体产业的深入发展,摩尔定律受到越来越多的阻碍,要实现摩尔定律所付出的成本越来越高,然而人们对于半 导体产品性能的要求却从未停止。目前,通过改变半导体产品封装形式的方向寻求提高产品性能的途径是一个新的方向,三维系统级封装也随之产生。三维堆叠封装可以在更小的空间内集成更多的半导体芯片,采用三维堆叠封装的产品拥有更高的性能、更高的可靠性,以及更低的价格。目前,采用三维堆叠封装的产品,例如存储器,能实现更大的存储量,并且已经实现工业化生产。
发明内容本实用新型的目的是针对已有技术中存在的缺陷,提供一种半导体芯片堆叠封装结构。本实用新型包括数个半导体芯片,封装基板、塑封材料,其特征在于按上下次序最底下的半导体芯片A有源表面朝下,经焊球阵列将半导体芯片A连接到封装基板的电路层上,半导体芯片A下表面充填底部填充料,以提高焊球的可靠性,借助粘合层将半导体芯片B粘合在半导体芯片A背面,半导体芯片C、半导体芯片D以及以上的半导体芯片呈层状堆叠在半导体芯片B上方,经焊线将半导体芯片B、半导体芯片C、半导体芯片D及以上的半导体芯片上的焊盘与封装基板上电路层相连。所述半导体芯片A采用倒装结构,半导体芯片B、半导体芯片C、半导体芯片D及以上的半导体芯片采用正装结构。半导体芯片A通过焊料球阵列与封装基板连接,焊球阵列的间距为0. 050 0. 500mm,焊球直径为0. 050 0. 500mm,焊球的成份为Pb/Sn,SnAgCu,SnAg,焊球阵列可以呈完全分布或部分分布。经塑封材料将所有半导体芯片以及焊线密封在封装基板上。所述半导体芯片B的上方可以选择性的堆叠一层或者多层半导体芯片,半导体芯片之间采用粘合层与间隔层固定,通过间隔层预留出焊线的空间。所述所有的半导体芯片表面的焊盘、焊线为金、铜、或铝等金属。粘合层可以采用有机高分子银胶,或者无机高分子银胶。封装基板采用硅基板,陶瓷基板,塑料基板。本实用新型的优点是本实用新型的工艺流程简单、成本低,适合大规模工业化生产,同时本实用新型的半导体芯片三维堆叠封装结构具有可靠性高,能够满足高集成度对半导体产品性能的要求。

[0010]图I本实用新型的半导体芯片堆叠封装结构的剖面示意图;图2封装基板的结构示意图;图3采用倒装芯片方式将半导体芯片A固定在封装基板上表面的结构示意图;图4在半导体芯片A下表面填充底部填充料的结构示意图;图5在半导体芯片A的上表面固定半导体芯片B的结构示意图;图6在半导体芯片B的上表面上固半导体芯片C的结构不意图;图7在半导体芯片C的上表面上固定半导体芯片D的结构不意图;图8在半导体芯片D的上表面上固定半导体芯片E的结构不意图;图9在半导体芯片和封装基板之间通过焊线实现电连接的结构示意图;图10通过塑封エ艺将半导体芯片以及焊线密封的结构示意图;图11在封装基板下表面制作焊球阵列的示意图;图12实施例ニ的结构示意图;图13实施例三的结构示意图。图中1半导体芯片A、2半导体芯片B、3粘合层、4环氧模塑料、5填充料、6封装基板、6c互连电路、7封装基板上表面的焊盘、8芯片B的焊盘、9焊线、10封装基板上表面的焊盘、11封装基板下表面焊盘、12封装基板下表面的焊球阵列、13半导体芯片A下表面焊料球阵列、14封装基板上表面的焊盘、15焊线、16芯片C的焊盘、17粘合层、17a间隔层、18半导体芯片C、19粘合层、19a间隔层、20半导体芯片D、21粘合层、2Ia间隔层、22半导体芯片E、23焊线、24芯片D的焊盘、25焊线、26芯片E的焊盘。
具体实施方式
实施例一
以下结合附图进ー步说明本实施例按上下次序最底下的半导体芯片A有源表面朝下,通过焊球阵列-13将半导体芯片A连接到封装基板6的电路层上。所述封装基板6采用硅基板,陶瓷基板,塑料基板。焊球阵列13的间距为O. 050 O. 500mm,焊球直径为O. 050 O. 500mm,焊球的成份为Pb/Sn,SnAgCu, SnAg,焊球阵列可以呈完全分布或部分分布。半导体芯片A下表面充填底部填充料5,以提高焊球13的可靠性。借助粘合层3将半导体芯片B粘合在半导体芯片A背面,半导体芯片C、半导体芯片D以及以上的半导体芯片呈层状堆叠在半导体芯片B上方,半导体芯片A采用倒装结构,半导体芯片B、半导体芯片C、半导体芯片D及半导体芯片E采用正装结构。通过焊线将半导体芯片B、半导体芯片C、半导体芯片D及半导体芯片E上的焊盘8、焊盘16、焊盘24、焊盘26与封装基板6上电路层上的焊盘7、焊盘10相连,堆叠封装结构的封装芯片呈层状堆叠布置。半导体芯片B以上可以选择性的堆叠ー层或者多层半导体芯片,本实施例在半导体芯片B上堆叠三层半导体芯片。半导体芯片之间采用粘合层3、17、19、21与间隔层17a、19a、21a固定,粘合层3、17、19、21可以采用有机高分子银胶,或者无机高分子银胶。通过间隔层17a、19a、21a预留出焊线的空间。塑封材料将所有半导体芯片以及焊线密封在封装基板上。所有的半导体芯片表面的焊盘、焊线为金、铜或铝金属材料制作。本实施例具体实现半导体芯片三维堆叠封装的エ艺步骤如下(I)如图2所示,制备封装所用封装基板6,所用材料可以是硅基板、陶瓷基板、塑料基板如BT,FR4、复合材料如AlSiC、MCPCB,其中封装基板的上部表面6a以及封装基板的下表面6b包括起电连接作用的焊盘,封装基板内部包括内部多层互连电路6c。(2)如图3所示,制备半导体芯片A下表面下凸点13,然后采用焊料焊接、热压焊接、或者热声焊接等方式将芯片下表面凸点焊接在封装基板6上表面6a的焊盘14上,半导体芯片A通过焊料球阵列13与封装基板6上焊盘相连,经由封装基板6内部电路6c与封装基板下表面焊盘11相连。(3)如图4所示,充填底部填充料。在半导体芯片A下表面外围注射填充料5,填充料5由热固性聚合物以及二氧化硅的填料组成。由于半导体芯片A下表面和封装基板6之间缝隙的毛细作用,填料被吸入半导体芯片A和封装基板6上表面之间的空隙。然后加热到130°C左右,保持3 4个小时完成固化。(4)如图5所示,通过粘合层3将半导体芯片B固定在半导体芯片A的表面上方,粘合剂可以采用高分子贴片材料或者焊料。(5)如图6所示,通过粘合层17和间隔层17a将半导体芯片C固定在半导体芯片B的上表面,间隔层17a为焊线预留空间。(6)如图7所示,通过粘合层19和间隔层19a将芯片D固定在芯片C的上表面,间隔层19a为焊线预留空间。(7)如图8通过粘合层21和间隔层21a将半导体芯片E固定在半导体芯片D的上表面,间隔层21a为焊线预留空间。(8)如图9所示,在半导体芯片B、半导体芯片C、半导体芯片D及半导体芯片E上表面的焊盘8、16、24以及26和封装基板6上焊盘7、焊盘10之间焊接焊线9、15、23、25实现电连接。焊线材料可以采用金线、铝线或铜线,焊线工艺可以采用超声键合、热压键合、或热超声键合工艺。(9)如图10所示,通过塑封工艺将所有半导体芯片和焊线密封起来,密封材料4可以选用环氧模塑料(EMC)等。(10)如图11所示,在焊盘11上制备焊球阵列12,焊料可以采用铅锡焊料、金锡焊料、或者锡银铜无铅焊料。凸点制备工艺可以采用丝网印刷工艺、蒸镀或者电镀,然后回流工艺形成焊球阵列12。实施例二实施例二与实施例一相同,所不同的是本实施例采用了两层堆叠的封装形式,参见图12。实施例三实施例三与实施例一相同,所不同的是本实施例采用三层堆叠的封装形式,参见图13。
权利要求1.一种半导体芯片堆叠封装结构,包括数个半导体芯片,封装基板、塑封材料,其特征在于按上下次序最底下的半导体芯片A有源表面朝下,经焊球阵列将半导体芯片A连接到封装基板的电路层上,半导体芯片A下表面充填底部填充料,借助粘合层将半导体芯片B粘合在半导体芯片A背面,半导体芯片C、半导体芯片D以及以上的半导体芯片呈层状堆叠在半导体芯片B上方,经焊线将半导体芯片B、半导体芯片C、半导体芯片D及以上的半导体芯片上的焊盘与封装基板上电路层相连,堆叠封装结构的封装芯片呈层状堆叠布置。
2.根据权利要求I所述的ー种半导体芯片堆叠封装结构,其特征在于所述半导体芯片A为倒装结构,半导体芯片B、半导体芯片C、半导体芯片D及以上的半导体芯片为正装结构。
3.根据权利要求I所述的ー种半导体芯片堆叠封装结构,其特征在于所述半导体芯片A通过焊料球阵列与封装基板连接,焊球阵列的间距为O. 050 O. 500mm,采用Pb/Sn,SnAgCu, SnAg成份制作的焊球直径为O. 050 O. 500mm,焊球阵列呈完全分布或部分分布。
4.根据权利要求I所述的ー种半导体芯片堆叠封装结构,其特征在于所述半导体芯片B的上方堆叠ー层或者多层半导体芯片,半导体芯片之间经粘合层与间隔层固定,通过间隔层预留出焊线的空间。
5.根据权利要求I所述的ー种半导体芯片堆叠封装结构,其特征在于所述塑封材料将所 有半导体芯片以及焊线密封在封装基板上。
专利摘要半导体芯片堆叠封装结构,包括数个半导体芯片,封装基板、塑封材料,其特征在于按上下次序最底下的半导体芯片A有源表面朝下,通过焊球阵列将半导体芯片A连接到封装基板的电路层上,半导体芯片A下表面充填底部填充料,借助粘合层将半导体芯片B粘合在半导体芯片A背面,半导体芯片C、半导体芯片D以及以上的半导体芯片呈层状堆叠在半导体芯片B上方,通过焊线将半导体芯片B、半导体芯片C、半导体芯片D及以上的半导体芯片上的焊盘与封装基板上电路层相连,堆叠封装结构的封装芯片呈层状堆叠布置。本实用新型的优点是制作工艺简单,满足高封装密度的要求,降低封装成本,同时提高封装的可靠性。
文档编号H01L25/00GK202434508SQ201120571718
公开日2012年9月12日 申请日期2011年12月31日 优先权日2011年12月31日
发明者刘孝刚, 刘胜, 李操, 陈润, 陈照辉 申请人:刘胜
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1