超薄基板的封装方法

文档序号:7084828阅读:616来源:国知局
专利名称:超薄基板的封装方法
技术领域
本发明涉及一种基板的封装方法,特别是一种适用于超薄、高密度的封装基板,用于多组件整合复杂封装的晶圆级封装方法。
背景技术
随着IC芯片的积集度追赶着摩尔定律的飞快发展,相应的封装技术亦不断地达到前所未有、创新的技术水准。而在众多创新出来的封装技术当中,晶圆级封装(WLP,Wafer Level Packaging or CSP, Chip Scale Package)是 IC 芯片封装的其中一种方式,也亦为具有指标性视为革命性技术突破的一环。与先前的技术最大的不同点在于:晶圆级封装的概念是直接在晶圆上进行且完成集成电路封装技术的制造,而非切割晶圆后再个别对IC芯片组装的传统封装制程。晶圆级封装后,IC芯片的尺寸与晶粒原有尺寸相同,因此业界亦称谓晶圆级芯片尺寸封装(WLCSP, Wafer Level Chip Scale Package)。但由于前述现有WLP尺寸限制了布局(layout)扇出(Fan-out)的范围,因此现今业界亦发展出 Fan-out WLP,如:inf inion 的 eWLB (Embedded wafer level ballgrid array)的技术,或是 Renasas 的 SiWLP (System in Wafer-Level Package)与SMARFTI (SMArt chip connection with Feed-Through Interposer)的技术。请参考图1A至图1F,是用以说明扇出晶圆级封装(FO-WLP)的简单示意图。然即如前所述,目前业界所谓扇出晶圆级封装并未有标准制程,各种相关技术间会略有所差异,但其技术概念大体上相同 。如图1A,提供一暂时性载板100,以晶圆级封装而言,此暂时性载板即可为一晶圆。如图1B,在所述暂时性载板上制作多层线路,包括制作金属层102、106的线路以及制作介电层104,在交替制作金属层102、106与介电层104,以形成多层线路(即封装IC芯片的多层基板)。在图1B仅显示部分以简化说明。实际上可能形成3至5层。如图1C,在所述多层线路上表面形成多个焊垫层108 (Ball Pad Layer),如图1C中所示,焊垫层108透过导孔金属110与下方多层线路的金属层106连接。如图1D,透过所述焊垫层108,对芯片150 (裸晶,Die)进行封装112,封装112的方式例如为众所周知的覆晶凸块封装(Flip chip bump bonding)或者是微凸块焊接(MBB,micro bump bonding)或表面黏着球门阵列(SMT BGA, Surface Mount Ball Grid Array)封装。如图1E,接着,对已封装完成的芯片进行模封152 (Molding)。如图1F,使完成模封的芯片150及多层线路与所述暂时性载板100分离后,对多层线路下表面进行植球114(BGA Ball mounting)。前述关于扇出晶圆级封装的说明为简化的描述,然基本概念皆为在晶圆100上制作多层线路,封装芯片150后,自暂时性载板100 (晶圆)分离,再进行切割制程(Dice orSigulation),始完成个别IC芯片150的封装。然,而前述封装制程良率主要取决于其个别封装构成部分的良率的总和而决定。前述晶圆级封装而言,必须先对整个晶圆100实施封装(wafer molding)后,方能进行切割制程(Dice or Sigulation)。而无法避免当中的多层线路(即封装IC芯片的多层基板)造成个别IC芯片封装的失败,仍需在切割制程(Diceor Sigulation)后才挑选出封装合格的IC芯片。再者,以Renasas所提出的SMAFTI封装方法,用于封装内存芯片(Memory Chip)及系统单芯片(SoC, System-0n-a-Chip)或逻辑芯片(Logic Chip)为例:
首先,在晶圆表面制作多层线路(FTI, Feed-Through Interposer),即所谓中介层; 对内存芯片(Memory Chip)进行封装(bonding);
对整个晶圆实施封装(wafer molding);
移除晶圆(Silicon Wafer);
透过中介层(FTI, Feed-Through Interposer),对系统单芯片(SoC,System-0n-a-Chip)或逻辑芯片(Logic Chip)进行封装(bonding)。整个完成封装的产品(封装内存芯片及系统单芯片或逻辑芯片)则采用球门阵列(BGA)以连接至外部的系统电路板(PCB)。封装制程的整体良率主要取决于其各别构成部分的良率的总和而决定。以前述为例即为1.制作多层线路(FTI, Feed-Through Interposer) ;2.封装内存芯片;3.封装系统单芯片或逻辑芯片三个部分的良率。而以前述SMAFTI制程而言,多层线路(FTI, Feed-Through Interposer)的良率必然为封装制程整体良率的其中一个主要因素并且无法避免。即便对多层线路(FTI,Feed-Through Interposer)先行测试,由于其是采用晶圆模封(wafer molding)。而无法选择性地对个别IC芯片决定封装(bonding)或者是模封(molding)。不仅对封装制程整体良率的提升有所阻碍,更是导致成本无谓增加的主要因素。并且,前述晶圆级封装的技术亦多仅限用于先对单一种裸晶进行封装(FlipChip),目前封装技术业界并未就超薄的软性多层基板的封装进行多种组件整合封装的应用有具体的解决方案。并且,如前述晶圆级封装中的多层基板先用以对系统单芯片(SoC,System-0n-a-Chip)或逻辑芯片(Logic Chip)进行封装(bonding)后,再利用多层基板的另外一侧球门阵列(BGA)以连接至外部的系统电路板(PCB),方完成整个封装的产品。当封装制程的复杂度、整合密度不断提高时,采用软性多层基板的封装制程也逐渐不断地开发出更多封装技术的可能性,已被视为未来次世代的封装技术。若仍采用前述相同现有晶圆级封装的制程概念,即存在无法对多层线路(FTI, Feed-Through Interposer)先行测试的缺点,同样地无法实现先行完整测试。而因采用软性多层基板的封装制程能应用于多组件整合复杂封装的晶圆级封装的优点亦无从发挥起,也仍存在良率亟待提升的问题。是以,势必需发展一软性超薄基板封装制程的全方位解决方案,针对测试、封装、模封而完成成品的各制程步骤,提出一超薄基板的封装及测试方法。

发明内容
本发明的主要目的在于提供一种超薄基板的封装及测试方法,可先行测试多层基板,适用于复杂度高、整合密度高的封装制程,不仅能提升晶圆级封装制程的整体良率,更能有效地进一步减少无谓的制作材料成本。
为实现上述目的,本发明提供如下技术方案:
一种超薄基板的封装方法,包括如下步骤:
提供一暂时性载板;
形成至少一层的金属层及至少一层的介电层,用以制作所述超薄基板,所述超薄基板具有至少一个的封装单元,用以封装至少一个的芯片;
在所述超薄基板表面形成至少一个的焊垫层;
将所述超薄基板与所述暂时性载板分离;
对所述超薄基板进行测试,用以汰选所述至少一个的封装单元中具有缺陷的封装单
元;
以模封板的尺寸为单位,切割所述超薄基板,用以筛选出不具有缺陷的封装单元;
以不具有缺陷的所述封装单元,各别以覆晶接合方式与所述芯片接合;以及 对所述模封板上已覆晶接合的所述芯片进行模封。进一步地,对所述超薄基板进行测试的步骤中,包括以一夹持系统夹持所述超薄基板,同时至少露出所述超薄基板的上下表面的所述焊垫层的步骤,以进行测试。进一步地,在夹持所述超薄基板的步骤中,包括控制所述超薄基板所受张力及所述超薄基板的接触电阻为一预定值的步骤。进一步地,所述封装单元透过所述焊垫层,以覆晶接合方式与所述芯片接合。进一步地,所述模封采用移转模封。进一步地,在进行所述模封的步骤后,还包括一对所述封装单元各别与复数个锡球接合形成一球门阵列的步骤。进一步地,在形成所述球门阵列的步骤后,还包括一以所述封装单元为单位,切割所述模封板的步骤。进一步地,在切割所述模封板的步骤后,还包括一各别对所述已模封的芯片进行测试的步骤。进一步地,在进行所述模封的步骤前,还包括一对所述封装单元各别与一球门阵列封装组件接合的步骤,所述步骤是在所述封装单元以覆晶接合方式与所述芯片接合的同一表面进行。进一步地,在进行与所述球门阵列封装组件接合的步骤前,进一步包括对所述封装单元进行助焊剂或锡膏印刷的步骤。进一步地,在不具有缺陷的所述封装单元各别以覆晶接合方式与所述芯片接合的步骤前,还包括一对所述封装单元各别与一球门阵列封装组件接合的步骤。进一步地,与所述球门阵列封装组件接合的步骤是在所述封装单元各别以覆晶接合方式与所述芯片接合的同一表面进行。进一步地,在不具有缺陷的所述封装单元各别以覆晶接合方式与所述芯片接合的步骤中,同时还包括对所述封装单元各别进行与一球门阵列封装组件接合的步骤,所述球门阵列封装组件是在所述封装单元,各别以覆晶接合方式与所述芯片接合的同一表面进行接合。进一步地,在以不具有缺陷的所述封装单元各别以覆晶接合方式与所述芯片接合的步骤中,所述覆晶接合方式是以金凸块进行接合。 一种超薄基板的封装方法,包括: 提供一暂时性载板;
形成至少一层的金属层及至少一层的介电层,用以制作所述超薄基板,所述超薄基板具有至少一个的封装单元,用以封装至少一个的芯片;
在所述超薄基板表面形成至少一个的焊垫层;
将所述超薄基板与所述暂时性载板分离;
对所述超薄基板进行测试,用以汰选所述至少一个的封装单元中具有缺陷的封装单
元;
以不具有缺陷的封装单元,各别以覆晶接合方式与所述芯片接合;以及 对所述封装单元各别与复数个锡球接合形成一球门阵列。进一步地,对所述超薄基板进行测试的步骤中,包括以一夹持系统夹持所述超薄基板,同时至少露出所述超薄基板的上下表面的所述焊垫层的步骤,以进行测试。进一步地,在夹持所述超薄基板的步骤中,包括控制所述超薄基板所受张力及所述超薄基板的接触电阻为一预定值的步骤。进一步地,所述封装单元透过所述焊垫层,以覆晶接合方式与所述芯片接合。进一步地,在以不具有缺陷的所述封装单元,各别以覆晶接合方式与所述芯片接合的步骤中,所述覆晶接合方式是以金凸块进行接合。进一步地,在以不具有缺陷的所述封装单元,各别以覆晶接合方式与所述芯片接合的步骤前,包括一以一模封板的尺寸或所述封装单元为单位,切割所述超薄基板,用以筛选出不具有缺陷的所述封装单元的步骤。进一步地,在以不具有缺陷的所述封装单元,各别以覆晶接合方式与所述芯片接合的步骤后,包括一以一模封板的尺寸或所述封装单元为单位,切割所述超薄基板,用以筛选出不具有缺陷的所述封装单元的步骤。进一步地,在对所述封装单元各别与复数个锡球接合的步骤后,包括一以一模封板的尺寸或所述封装单元为单位,切割所述超薄基板,用以筛选出不具有缺陷的所述封装单元的步骤。本发明超薄基板的封装方法可先行测试多层基板,适用于复杂度高、整合密度高的封装制程,并且多采用移转模封(Transfer Molding),相较于现有技术,不仅能提升晶圆级封装制程的整体良率,更能有效地进一步减少无谓的制作成本的优点。


图1A至图1F为表不现有晶圆级封装的简单不意 图2A至图2D为表示本发明超薄基板的封装方法前四个步骤的简单示意 图3A至图3D为本发明超薄基板在进行封装前以测探针卡进行基板测试的简单示意
图4为表示本发明超薄基板的封装方法第一实施例的流程 图5为表示本发明超薄基板的封装方法第二实施例的流程 图6为表示本发明超薄基板的封装方法第三实施例的流程 图7为表示本发明超薄基板的封装方法第四实施例的流程 图8为表示本发明超薄基板的封装方法第五实施例的流程图。主要组件符号说明: 100暂时性载板(晶圆)
102金属层
104介电层
106金属层
108焊垫层
110导孔金属
112凸块
114植球
150芯片(裸晶)
152模封
20超薄基板
200暂时性载板
202金属层
204介电层
206金属层
208导孔金属
210焊垫层
300夹持系统
301夹持系统
302夹持系统
310外周部
311下挟持板
312上挟持板
313吸附孔
314下挟持板
315上挟持板 320挟持部 330调整弹簧
340紧固螺丝
341紧固螺丝 400探针卡 410测试针
SlOl-Sl 10 封装方法第一实施例的步骤
S201-S211封装方法第二实施例的步骤
S301-S311封装方法第三实施例的步骤 S3011-S3081封装方法第四实施例的步骤
S401-S411封装方法第五实施例的步骤。
具体实施方式
请参考本发明图2A至图2D,为表示本发明超薄基板的封装方法前四个步骤的简单示意图。如图2A所示,提供一暂时性载板200,以晶圆级封装而言,此暂时性载板可为一晶圆。如图2B所示,在所述暂时性载板上形成至少一层的金属层及至少一层的介电层,于本发明中实施例中交替形成复数个金属层202、206及复数个介电层204,用以制作本发明的超薄基板,超薄基板具有至少一个的封装单元,如图中所显示为超薄基板中的单一个封装单元,用以封装单一个IC芯片。例如:以金属剥离制程制作金属层202、206的线路,以聚酰亚胺(polyimide)制作介电层204。交替制作金属层202、206与介电层204,以形成多层线路(即用以封装IC芯片的超薄基板)。并且利用形成的导孔金属208连接金属层202、206等的金属线路。如图2C所示,在超薄基板表面形成复数个焊垫层210 (Ball Pad)。如图2D所示,将制作完成的超薄基板与暂时性载板100分离后,使焊垫层210 (Ball Pad)朝下,即能以覆晶接合方式与IC芯片接合。值得注意的是,本发明中所制作金属层202,亦能作为焊垫层,因此利用本发明,可视电路设计所需亦能采用金属层202以覆晶接合方式与IC芯片、其他封装完成电子组件、被动组件或外部电路等接合。相较于现有技术,本发明的制程弹性大,藉由本发明,封装电路设计亦能更为灵活。接着,由于超薄基板已经与暂时性载板100分离,因此能对超薄基板进行完整的良率测试,即能汰选具有缺陷的封装单元,予以标记。以筛选出不具有缺陷的封装单元,进而提闻整体封装良率。如前述本发明在超薄基板制作完成后将从暂时性载板100上取下进行测试,本发明多层基板厚度仅30至200um,一般常见厚度在50至IOOum的间,质地非常的柔软。因此测试方式也与前述现有晶圆级封装迥异。前述现有晶圆级封装由于具有稳定的形体,因此仅需简单固定后即能采用一般飞针测试机(flying probe)或是板卡测试机(探针卡,probecard)进行测试。然而,针对多层基板进行测试的主要客体,即要找出的多层基板的主要电性缺陷为两组线路网(net)短路、线路网断路、线路电阻偏移以及线路结构缺陷导致的潜在缺陷(latent fault)。本发明针对多层基板进行的电性测试有电容法测试或是电阻法测试。电容法测试仅需一个测试接点。电容法测试即为比对待测线路网的电容值与正确线路网的电容值,若两组线路网(net)短路,则待测线路网的电容值较高;若线路网断路,则待测线路网的电容值将较低。但电容法测试的缺点在于无法量测线路电阻偏移,线路结构缺陷导致的潜在缺陷(latent fault)。电阻法测试则必须有两个接点。电阻法测试即为比对待测的线路网电阻值与正确线路网的电阻值,若两组线路网(net)短路,将发现正常两组线路网断路变为有电阻数值;若线路网断路,则将发现正常线路网的电阻数值变为断路;若线路电阻偏移,则能比对出与正常电阻值的偏移量;若有潜在缺陷(latent fault),则能输入高频讯号侦测出高频数值的变化。即能进行所谓完整测试,提高多层基板的良率。而前述现有晶圆级封装制程在以多层基板对裸晶封装后,多层基板仅有单一面未覆盖,若欲对多层基板单独进行测试,则仅电容法测试能采用,因为电容法测试仅需单一测试接点,此亦实务上前述现有晶圆级封装制程不会也无法先行对多层基板单独进行完整测试的原因,因为若要先行对多层基板单独进行完整的测试,必需多层基板独立存在、未与其他组件接合的状态下,方能具备两个接点进行测试,且唯有电阻法测试方能实现完整的测试。是以本发明于此同时亦提出本发明超薄基板的测试方法。请参考本发明图3A至图3D为本发明超薄基板在进行封装前以测探针卡对超薄基板进行完整的良率测试的简单示意图。如图3A的俯视图、图3B的侧视图所示,本发明对图2D中的超薄基板20进行测试前,由于如前述本发明超薄基板厚度仅30至200um,一般常见厚度在50至IOOum的间,质地非常的柔软,因此需利用夹持系统300。夹持系统300包括外周部310、挟持部320、调整弹簧330以及紧固螺丝340。外周部310为配合超薄基板的形状制作而成的治具。挟持部320用以挟持超薄基板的边缘。调整弹簧330可进一步精确地调整超薄基板固定在外周部310内的位置,并且配合紧固螺丝340,使夹持系统300给予超薄基板20适当的张力,使超薄基板20受适当张力,以利进行测试。并且,前述张力必需控制得宜,为能使测试时,对超薄基板的接触电阻在5ohm以下,较佳为1hm以下,夹持系统300必需使超薄基板20受一定张力。然而,超薄基板20所受的张力应在O至40,000 N/m的间,较佳为0.1至1000 N/m。超薄基板所受张力的限制随基板厚度与弹性系数(Young’s modules)而改变。变形量应小于IOOOppm (每公分距离变形〈10 μ m),以使探针卡400的测试针401能确实接触超薄基板20的焊垫202等。目的不仅为能使测试时,对超薄基板的接触电阻在5ohm以下,较佳为1hm以下,更由于若超薄基板所受张力超过前述限度,既可能造成其不可逆的形变,进而导致内部线路的损毁,超薄基板必需报废。再者,软性超薄基板经过测试后,会于焊垫表面形成测试扎痕(probe mark),依照不同测试方法与下压力量,测试扎痕的大小在5至50um,深度在IOOnm至3000nm的间,而如前述为能使探针卡400的测试针401能确实接触超薄基板20的焊垫202等,此种测试扎痕于测试中是必然的现象。且由测试扎痕可观察得的,测试扎痕过小,将造成接触不良使测试失败,测试扎痕过大,将会使焊垫表面损伤使接合面产生孔隙,使后续接合制程接合不良,甚至焊垫表面损伤后产生氧化物,导致接合面氧化降低接合强度。是以,依据本发明即能实现前述张力控制得宜,满足软性超薄基板的测试需前述电性、基板所受张力、避免焊垫表面损伤等诸多方技术层面的考虑。再者,如图3C的侧视图所示,为本发明可采用另外一种夹持超薄基板的夹持系统301的示意图。夹持系统301包括下挟持板311、上挟持板312以及紧固螺丝341。下挟持板311具有吸附孔313,可利用真空吸附(suction)的方式进一步固定挟持在下挟持板311与上挟持板312的间的超薄基板20。再者,如图3D的侧视图所示,为本发明可采用另外一种夹持超薄基板的夹持系统302的示意图。夹持系统302包括下挟持板314、上挟持板315以及紧固螺丝341。与图3C所示的夹持系统301不同的是,夹持系统302的下挟持板314与上挟持板315并非如下挟持板311与上挟持板312系完全中空露出超薄基板的一套挟持板。而是在超薄基板的切割道或防焊层覆盖区域等无效区域同样有挟持板,仅露出超薄基板所需测试区域的一套挟持板。下挟持板314亦可具有吸附孔313,可利用真空吸附(suction)的方式进一步固定挟持在下挟持板314与上挟持板315的间的超薄基板20。本发明图3A至图3D虽以圆形为例,但本发明并未以此形状为限定,本发明的夹持系统300能依照超薄基板的形状所需,制作成长方形或矩形皆可,本发明并未有特别的限定。请参考本发明图2A至图2D、图3A至图3D及图4。图4为表示本发明超薄基板的封装方法第一实施例的流程图。封装方法主要分位两个部份,裸晶接合与组件接合。裸晶接合(bare die bonding)例如可以采用覆晶封装(Flip chip)或打线封装(wire bonding)。组件接合则例如可以采用表面黏着封装(Surface Mounting Tech., Thin Small OutlinePackage, Quad Flat No leads, Ball Grid Array)。以下详细说明本发明超薄基板的封装方法的各步骤。本发明的超薄基板的封装方法的第一实施例包括:
步骤S101,如图2A所示,提供一暂时性载板200 ;
步骤S102,如图2B所示,在暂时性载板200上形成至少一层的金属层及至少一层的介电层,于本发明中实施例中系交替形成复数个金属层202、206及复数个介电层204,用以制作超薄基板,介电层204例如:能以聚酰亚胺(Polyimide)为材料,以旋转涂布法(SpinCoating)而形成;金属层202、206则以金属剥离制程(Metal Lift Off)形成。所述超薄基板具有至少一个的封装单元,用以封装至少一个的芯片。在单一超薄基板封装的芯片数目可以为单个或多个,多晶封装例如可以为2维平面多颗封装(Multi Chip Module)或3维堆栈多颗封装(Stacking Packaging),在此实施例中以单晶封装作说明;
步骤S103,如图2C所示,在超薄基板表面形成复数个焊垫层210,图2A至2D中所示为以一个封装单元能藉由焊垫层210,如同图1D中透过微凸块焊接(MBB, micro bumpbonding)对一个芯片150 (裸晶,Die)进行封装;
步骤S104,如图2D所示,将超薄基板与暂时性载板100分离;
步骤S105,如图3A至图3D所示,对所述超薄基板进行测试,用以汰选具有缺陷的封装单元;
步骤S106,接着在进行芯片的覆晶接合(Flip Chip bonding)时,即以不具有缺陷的封装单元透过所述焊垫层(Ball Pad),各别以覆晶接合(Flip Chip Bonding)方式与所述芯片接合,避免将良好的IC芯片接合封装在测试结果具有缺陷的封装单元上。前述覆晶接合封装技术的封装密度高,可以选择金凸块(Gold bump)覆晶接合,或是铜柱凸块(copperpillar)覆晶接合,其中金凸块(Gold bump)或金打线凸块(Gold stud bump)覆晶接合不需要助焊剂且接合温度低(130°C至200°C),不易造成软性的超薄基板变形。铜柱凸块(copper pillar)覆晶接合则需要印刷助焊剂,亦适用于本发明;
步骤S107,对所述超薄基板上已覆晶接合的所述芯片进行全体热压模封(Wafer LevelCompression Molding),在本发明此实施例中,此步骤所进行的模封即为使所述IC芯片为成品的模封(Package Molding);
步骤S108,对所述超薄基板具有所述焊垫层(Ball Pad)的另一表面,例如图2D所示的金属层202进行植球(BGA Ball mounting),进行植球即为各别对所述封装单元与复数个锡球进行的接合,形成球门阵列,即所谓的球门阵列封装(BGA Package),或与外界的一球门阵列封装组件进行接合。此步骤中前述与锡球或组件接合的封装技术的封装密度较低,且在封装接合前需锡膏(solder paste)或助焊剂(flux)的印刷。在此实施例中锡球的球门阵列在所述超薄基板(所述封装单元)进行裸晶的覆晶接合的另一表面进行接合,但并非以此为限。本发明亦能在同一表面进行裸晶接合后再实施与锡球的球门阵列的接合。并且,亦可先进行锡球的球门阵列接合后,再进行裸晶接合,或者同时进行裸晶接合及锡球的球门阵列接合。前述与外界的一球门阵列封装组件进行的接合,亦能有以下的结构变化,球门阵列封装组件在所述超薄基板(所述封装单元)进行裸晶的覆晶接合的同一表面进行接合,或者,本发明亦能在不同表面进行裸晶接合后再实施球门阵列封装组件接合。并且,亦可先进行球门阵列封装组件接合后,再进行裸晶接合,或者同时进行裸晶接合及球门阵列组件接合;
步骤S109,以所述封装单元为单位,依照所述芯片的所述封装单元(即模封;PackageMolding)的尺寸,切割( Dicing)所述超薄基板,使所述IC芯片即为封装完成的成品;
步骤S110,各别对所述已模封(Package Molding)的芯片进行测试(PKG Test)。请参考本发明图2A至图2D、图3A至图3D及图5。图5为表示本发明超薄基板的封装方法第二实施例的流程图。下述裸晶接合(bare die bonding)例如可以采用覆晶封装(Flip chip)或打线封装(wire bonding)。组件接合则例如可以采用表面黏着封装(Surface Mounting Tech., Thin Small Outline Package, Quad Flat No leads, BallGrid Array)。以下详细说明本发明超薄基板的封装方法的各步骤。本发明的超薄基板的封装方法的第二实施例包括:
步骤S201,如图2A所示,提供一暂时性载板200 ;
步骤S202,如图2B所示,形成至少一层的金属层及至少一层的介电层,与本发明中实施例中系交替形成复数个金属层202、206及复数个介电层204,用以制作超薄基板,介电层204例如:能以聚酰亚胺(Polyimide)为材料,以旋转涂布法(Spin Coating)而形成 ’金属层202、206则能以铜为材料,以金属剥离制程(Metal Lift Off)形成。所述超薄基板具有至少一个个封装单元,用以封装至少一个的芯片。在单一超薄基板封装的芯片数目可以为单个或多个,多晶封装例如可以为2维平面多颗封装(Multi Chip Module)或3维堆栈多颗封装(Stacking Packaging),在此实施例中以单晶封装作说明;
步骤S203,如图2C所示,在超薄基板表面形成复数个焊垫层210,图2A至2D中所示为以一个封装单元能藉由焊垫层210,如同图1D中透过微凸块焊接(MBB, micro bumpbonding)对一个芯片150 (裸晶,Die)进行封装;
步骤S204,如图2D所示,将超薄基板与暂时性载板100分离。本发明制作的超薄基板单一层的厚度可小于20 μ m甚至10 μ m,且由于介电层采用单一材质,多层基板的各层间的应力一致性高,较能避免超薄基板自暂时性载板100分离后发生翘曲的问题;
步骤S205,如图3A至图3D所示,对所述超薄基板进行测试,用以汰选具有缺陷的封装单元;
步骤S206,在此步骤进行芯片的覆晶接合(Flip Chip bonding)时,即以不具有缺陷的封装单元以覆晶接合(Flip Chip Bonding)方式与所述芯片接合。前述覆晶接合封装技术的封装密度高,可以选择金凸块(Gold bump)覆晶接合,或是铜柱凸块(copper pillar)覆晶接合,其中金凸块(Gold bump)或金打线凸块(Gold stud bump)覆晶接合不需要助焊剂且接合温度低(130°C至200°C),不易造成软性的超薄基板变形。铜柱凸块(copperpillar)覆晶接合则需要印刷助焊剂,亦适用于本发明;
步骤S207,以模封板的尺寸(Molding Panel Size)为单位,切割(Dicing)所述超薄基板,请参见图1E的模封152 (Molding),所谓的模封板是指用树酯材料将芯片组件以模封方式包覆住时,受限于单次模封可包覆的面积范围不同,本发明将会切割超薄基板并固定于特定大小的金属框架上,此金属框架即为模封板,此面积大小即为模封板的尺寸,由于不同模封的制程方法对于模封模具大小限制有所不同,模封板的尺寸也有所不同;
步骤S208,对所述模封板(Molding Panel)上已覆晶接合的所述芯片进行模封。在此步骤,本发明采用移转模封(Transfer Molding),且即为使所述IC芯片为成品的保护模封(Package Molding),相较晶圆级封装的现有技术中,因采用晶圆大小的全体模封(WaferLevel Compression Molding),软性多层基板特别是超薄基板非常容易发生翅曲的问题,并且大面积的模封树酯也非常容易发生翘曲的问题,导致封装体扭曲而报废,由于本发明具有模封板的设计能采用精确度高的移转模封(Transfer Molding),因此能控制翘曲在很小的范围内,一般控制翘曲于60至500um范围,较佳条件为10至300um ;
步骤S209,对所述超薄基板具有所述焊垫层(Ball Pad)的另一表面,例如图2D所示的金属层202进行植球(BGA Ball mounting),进行植球即为各别对所述封装单元与复数个锡球进行的接合,形成锡球的球门阵列,即所谓的球门阵列封装(BGA Package),或与外界的一球门阵列封装组件进行接合,此步骤中前述与锡球或组件接合的封装技术的封装密度较低,且在封装接合前需锡膏(solder paste)或助焊剂(flux)的印刷,在此实施例中锡球的球门阵列是在所述超薄基板(所述封装单元)进行裸晶的覆晶接合的另一表面进行锡球的接合,但并非以此为限,本发明亦能在同一表面进行裸晶接合后再实施与锡球的球门阵列的接合,并且,亦可先进行锡球的球门阵列接合后,再进行裸晶接合,或者同时进行裸晶接合及锡球的球门阵列接合,前述与外界的一球门阵列封装组件进行的接合,亦的有以下的结构变化,球门阵列封装组件在所述超薄基板(所述封装单元)进行裸晶的覆晶接合的同一表面进行接合,或者,本发明亦能在不同表面进行裸晶接合后再实施球门阵列封装组件接合,并且,亦可先进行球门阵列封装组件接合后,再进行裸晶接合,或者同时进行裸晶接合及球门阵列组件接合;
步骤S210,以所述封装单元为单位,依照所述芯片的各别封装单元的尺寸,切割所述模封板(Molding Panel);
步骤S211,各别对所述已模封(Package Molding)的芯片进行测试(PKG Test)。请参考本发明图2A至图2D、图3A至图3D及图6。图6为表示本发明超薄基板的封装方法第三实施例的流程图。裸晶接合(bare die bonding)例如可以采用覆晶封装(Flip chip)或打线封装(wire bonding)。组件接合则例如可以采用表面黏着封装(Surface Mounting Tech., Thin Small Outline Package, Quad Flat No leads, BallGrid Array)。以下详细说明本发明超薄基板的封装方法的各步骤。本发明的超薄基板的封装方法的第三实施例包括:
步骤S301,如图2A所示,提供一暂时性载板200 ;
步骤S302,如图2B所示,在在暂时性载板200上形成至少一层的金属层及至少一层的介电层,于本发明中实施例中系交替形成复数个金属层202、206及复数个介电层204,用以制作超薄基板,介电层204例如:能以旋转涂布法(Spin Coating)制作;金属层202、206则以金属剥离制程(Metal Lift Off)制作。所述超薄基板具有至少一个的封装单元,用以各别封装至少一个的芯片。在单一超薄基板封装的芯片数目可以为单个或多个,多晶封装例如可以为2维平面多颗封装(Multi Chip Module)或3维堆栈多颗封装(StackingPackaging),于此实施例中以单晶封装作说明;
步骤S303,如图2C所示,在超薄基板表面形成复数个焊垫层210,图2A至2D中所示以一个封装单元能藉由焊垫层210,如同图1D中透过微凸块焊接(MBB, micro bump bonding)对一个芯片150 (裸晶,Die)进行封装;
步骤S304,如图2D所示,将超薄基板与暂时性载板100分离。本发明制作的超薄基板单一层的厚度可小于20 μ m甚至10 μ m,且由于介电层采用单一材质,多层基板的各层间的应力一致性高,较能避超薄基板自暂时性载板100分离后发生翘曲的问题;
步骤S305,如图3A至图3D所示,对所述超薄基板进行测试,用以汰选具有缺陷的封装单元;
步骤S306,在本发明此实施例的此步骤中,以模封板的尺寸(Molding Panel Size)为单位,切割所述超薄基板,即先以筛选出不具有缺陷的封装单元;
步骤S307,在此步骤进行芯片的覆晶接合(Flip Chip bonding)时,即以不具有缺陷的所述封装单元各别以覆晶接合(Flip Chip Bonding)方式与所述芯片接合。前述覆晶接合封装技术的封装密度高,可以选择金凸块(Gold bump)覆晶接合,或是铜柱凸块(copperpillar)覆晶接合,其中金凸块(Gold bump)或金打线凸块(Gold stud bump)覆晶接合不需要助焊剂且接合温度低(130°C至200°C),不易造成软性的超薄基板变形。铜柱凸块(copper pillar)覆晶接合则需要印刷助焊剂,亦适用于本发明;
步骤S308,对所述模封板(Molding Panel)上已覆晶接合的所述芯片进行模封,在此步骤,本发明采用移转模封(Transfer Molding),且此步骤的模封即为使所述IC芯片为成品的保护模封(Package Molding),相较晶圆级封装的现有技术中,因采用全体模封(WaferLevel Compression Molding),软性多层基板特别是超薄基板非常容易发生翅曲的问题,由于本发明能采用精确度高的移转模封(Transfer Molding),因此能控制翘曲在很小的范围内;
步骤S309,对所述超薄基板具有所述焊垫层(Ball Pad)的另一表面,例如图2D所示的金属层202进行植球(BGA Ball mounting),进行植球即为各别对所述封装单元与复数个锡球进行的接合,形成球门阵列,即所谓的球门阵列封装(BGA Package),或与外界的一球门阵列封装组件进行接合。此步骤中前述与锡球或组件接合的封装技术的封装密度较低,且在封装接合前需锡膏(solder paste)或助焊剂(flux)的印刷。在此实施例中锡球的球门阵列是在所述超薄基板(所述封装单元)进行裸晶的覆晶接合的另一表面进行锡球的接合,但并非以此为限,本发明亦能在同一表面进行裸晶接合后再实施与锡球的球门阵列的接合,并且,亦可先进行锡球的球门阵列接合后,再进行裸晶接合,或者同时进行裸晶接合及锡球球门阵列接合;前述与外界的一球门阵列封装组件进行的接合,亦能有以下的结构变化,球门阵列封装组件在所述超薄基板(所述封装单元)进行裸晶的覆晶接合的同一表面进行接合,或者,本发明亦能在不同表面进行裸晶接合后再实施球门阵列封装组件接合,并且,亦可先进行球门阵列封装组件接合后,再进行裸晶接合,或者同时进行裸晶接合及球门阵列组件接合;
步骤S310,以所述封装单元为单位,依照所述芯片的各别封装单元的尺寸,切割所述模封板(Molding Panel);
步骤S311,各别对所述已模封(Package Molding)的芯片进行测试(PKG Test)。请参考本发明图2A至图2D、图3A至图3D及图7。图7为表示本发明超薄基板的封装方法第四实施例的流程图。下述裸晶接合(bare die bonding)例如可以采用覆晶封装(Flip chip)或打线封装(wire bonding)。组件接合则例如可以采用表面黏着封装(Surface Mounting Tech., Thin Small Outline Package, Quad Flat No leads, BallGrid Array)。以下详细说明本发明超薄基板的封装方法的各步骤。本发明的超薄基板的封装方法的第四实施例包括:
步骤S3011,如图2A所示,提供一暂时性载板200 ;
步骤S3021,如图2B所示,在暂时性载板200上形成至少一层的金属层及至少一层的介电层,与本发明中实施例中系交替形成复数个金属层202、206及复数个介电层204,用以制作超薄基板,介电层204例如:能以旋转涂布法(Spin Coating)制作;金属层202、206则以金属剥离制程(Metal Lift Off)制作。所述超薄基板具有至少一个的封装单元,用以各别封装至少一个的芯片。在单一超薄基板封装的芯片数目可以为单个或多个,多晶封装例如可以为2维平面多颗封装(Multi Chip Module)或3维堆栈多颗封装(StackingPackaging),在此实施例中以单晶封装作说明;
步骤S3031,如图2C所示,在超薄基板表面形成复数个焊垫层210,图2A至2D中所示为以一个封装单元能藉由焊垫层210,如同图1D中透过微凸块焊接(MBB, micro bumpbonding)对一个芯片150 (裸晶,Die)进行封装;
步骤S3041,如图2D所示,将超薄基板与暂时性载板100分离。本发明制作的超薄基板单一层的厚度可小于20 μ m甚至10 μ m,且由于介电层采用单一材质,多层基板的各层间的应力一致性高,较能避超薄基板自暂时性载板100分离后发生翘曲的问题;
步骤S3051,如图3A至图3D所示,对所述超薄基板进行测试,用以汰选具有缺陷的封装单元;
步骤S3061,在本发明此实施例中,此步骤具可选择性,即可以模封板的尺寸(MoldingPanel Size)或者封装单元的尺寸为单位,切割所述超薄基板,即先以筛选出不具有缺陷的封装单元,或者,亦可在执行步骤S3051后即进行下述步骤S3071,抑或,亦可在执行步骤S3081后再进行本步骤S3061 ;
步骤S3071,在此步骤进行芯片的覆晶接合(Flip Chip bonding)时,即以不具有缺陷的所述封装单元各别以覆晶接合(Flip Chip Bonding)方式与所述芯片接合。前述覆晶接合封装技术的封装密度高,可以选择金凸块(Gold bump)覆晶接合,或是铜柱凸块(copperpillar)覆晶接合,其中金凸块(Gold bump)或金打线凸块(Gold stud bump)覆晶接合不需要助焊剂且接合温度低(130°C至200°C),不易造成软性的超薄基板变形。铜柱凸块(copper pillar)覆晶接合则需要印刷助焊剂,亦适用于本发明;
步骤S3081,对所述芯片各别进行植球(BGA Ball mounting),进行植球即为各别对所述封装单元与复数个锡球进行的接合,形成球门阵列,即所谓的球门阵列封装(BGAPackage),此步骤中前述组件接合的封装技术的封装密度较低,且在封装接合前需锡膏(solder paste)或助焊剂(flux)的印刷。在此实施例中锡球的球门阵列是封装在所述超薄基板(所述封装单元)进行裸晶的覆晶接合的另一表面进行锡球的接合。请参考本发明图2A至图2D、图3A至图3D及图8。图8为表示本发明超薄基板的封装方法第五实施例的流程图。下述裸晶接合(bare die bonding)例如可以采用覆晶封装(Flip chip)或打线封装(wire bonding)。组件接合则例如可以采用表面黏着封装(Surface Mounting Tech., Thin Small Outline Package, Quad Flat No leads, BallGrid Array)。以下详细说明本发明超薄基板的封装方法的各步骤。本发明的超薄基板的封装方法的第五实施例包括:
步骤S401,如图2A所示,提供一暂时性载板200 ;
步骤S402,如图2B所示,在暂时性载板200上形成至少一层的金属层及至少一层的介电层,在本发明中实施例中系交替形成复数个金属层202、206及复数个介电层204,用以制作超薄基板,所述超薄基板具有至少一个封装单元,用以各别封装至少一个芯片。在单一超薄基板封装的芯片数目可以为单个或多个,多晶封装例如可以为2维平面多颗封装(MultiChip Module)或3维堆栈多颗封装(Stacking Packaging),在此实施例中以单晶封装作说明;
步骤S403,如图2C所示,在超薄基板表面形成复数个焊垫层210,超薄基板的一个封装单元如同图1D中透过微凸块焊接(MBB, micro bump bonding)对一个芯片150 (裸晶,Die)进行封装;
步骤S404,如图2D所示,将超薄基板与暂时性载板100分离。本发明制作的超薄基板单一层的厚度可小于20 μ m甚至10 μ m,且由于介电层采用单一材质,多层基板的各层间的应力一致性高,较能避超薄基板自暂时性载板100分离后发生翘曲的问题;
步骤S405,如图3A至图3D所示,对所述超薄基板进行测试,用以汰选具有缺陷的封装单元;
步骤S406,在本发明此实施例的此步骤中,以封装单元尺寸为单位,切割所述超薄基板,即先以筛选出不具有缺陷的封装单元;
步骤S407,接着,以模封板尺寸(Molding Panel Size,亦即前述封装单元尺寸)为单位,重组不具有缺陷的所述封装单元后,各别以覆晶接合(Flip Chip bonding)方式与所述芯片接合。前述覆晶接合封装技术的封装密度高,可以选择金凸块(Gold bump)覆晶接合,或是铜柱凸块(copper pillar)覆晶接合,其中金凸块(Gold bump)或金打线凸块(Goldstud bump)覆晶接合不需要助焊剂且接合温度低(130°C至200°C),不易造成软性的超薄基板变形。铜柱凸块(copper pillar)覆晶接合则需要印刷助焊剂,亦适用于本发明;
步骤S408,对所述模封板上已覆晶接合的所述芯片进行模封(Molding)。在此步骤中,本发明采用移转模封(Transfer Molding),且此步骤的模封即为使所述IC芯片为成品的模封(Package Molding),由于本发明能采用精确度高的移转模封(Transfer Molding),因此能有效控制软性多层基板特别是超薄基板非常容易发生翘曲的问题;
步骤S409,对所述超薄基板具有所述焊垫层(Ball Pad)的另一表面,例如图2D所示的金属层202进行植球(BGA Ball mounting),进行植球即为各别对所述封装单元与复数个锡球进行的接合,形成球门阵列,即所谓的球门阵列封装(BGA Package),或与外界的一球门阵列封装组件进行接合。此步骤中前述与锡球或组件接合的封装技术的封装密度较低,且在封装接合前需锡膏(solder paste)或助焊剂(flux)的印刷。在此实施例中锡球的球门阵列是在所述超薄基板(所述封装单元)进行裸晶的覆晶接合的另一表面进行锡球的接合,但并非以此为限,本发明亦能在同一表面进行裸晶接合后再实施锡球的球门阵列接合。并且,亦可先进行锡球的球门阵列接合后,再进行裸晶接合,或者同时进行裸晶接合及锡球的球门阵列接合;
前述与外界的一球门阵列封装组件进行的接合,亦能有以下的结构变化,球门阵列封装组件在所述超薄基板(所述封装单元)进行裸晶的覆晶接合的同一表面进行接合,或者,本发明亦能在不同表面进行裸晶接合后再实施球门阵列封装组件接合。并且,亦可先进行球门阵列封装组件接合后,再进行裸晶接合,或者同时进行裸晶接合及球门阵列组件接合;
步骤S410,以所述封装单元为单位,依照所述芯片的各别封装单元的尺寸,切割所述模封板(Molding Panel Size);
步骤S411,各别对所述已模封(Package Molding)的芯片进行测试(PKG Test)。如前所述,封装制程的整体良率主要取决于其各别构成部分的良率的总和而决定。然因超薄基板的复杂度高,其整合密度亦渐高的趋势下,发生缺陷而导致整体封装后的IC芯片不合格失效的可能性也愈趋增加。而现有晶圆级封装的技术中,超薄基板(例如前述SMAFTI的中介层)为连接、封装内存芯片与逻辑芯片的重要关键组件,但由于晶圆级封装技术本身的制程限制,无法对多层基板先行测试后即能进行预先筛选,仍需先对整个晶圆实施模封(wafer molding),进行切割制程(Dice or Sigulation)切割制程(Dice orSigulation)后,方能挑选出封装合格的IC芯片。就成本而言,超薄基板的制作成本仅为模封(Package Molding)制作成本的1/3,IC芯片的1/10。然若因超薄基板的缺陷而导致整体封装后的IC芯片不合格失效,则所需付出的成本即仅非单单超薄基板的制作成本而已。是以,确有提升晶圆级封装制程的整体良率,更能有效低进一步减少无谓的制作材料成本的必要。并且,前述提及裸晶接合与组件接合的顺序并未有特别的限定。一般而言多为进行裸晶接合在先,后进行组件接合。原因为裸晶接合的技术多为不可逆的封装制程,亦不会因后续制程所需升温而脱焊。而如前述后进行的组件接合在封装接合前需锡膏(solderpaste)或助焊剂(flux)的印刷。若裸晶接合与组件接合在超薄基板的同一表面实施,为避开已完成封装于超薄基板上的裸晶,此时即需采用所谓三维锡膏印刷,以具立体性、可覆盖裸晶的印刷挡板,避免组件接合用的印刷锡膏接触到已完成封装的裸晶。若整体封装密度较低,则可先行组件接合后再实施裸晶接合,即无需采用三维锡膏印刷,可简化封装制程。再者,若裸晶接合可使用锡凸块(solder bump)或顶部沾锡的铜柱凸块(copper pillarbump),以裸晶接合(覆晶接合)方式与组件接合(表面黏着接合)能以同时进行的同一回焊制程(refolw)实现。亦即将裸晶与组件在同一步骤中,摆置在超薄基板上(尚未接合的状态),经由一次回焊制程,能使裸晶与组件同时与超薄基板接合,使封装方法简化且提升封装效率。并且,在前述所有实施例的各种封装步骤中,固定超薄基板的方法亦可采用前述如图3A至图3D中进行测试时所采用的夹持系统300-302。在封装各步骤中,固定超薄基板的要求可不若进行测试时有解除电阻及所受张力等诸多严格的要求,仅要能固定超薄基板,以利进行封装即可。总言的,本发明的特色即在于制作超薄基板后,将超薄基板与暂时性载板(晶圆)分离,即实现先行测试多层基板的可能,再者,藉由本发明,不仅具备完善良率的技术特征,更由于测试、封装等步骤的可弹性排程及有别于现有技术晶圆级封装受限于晶圆上进行封装制程的各种缺点,因而采用本发明封装及测试方法的电路设计亦能更为灵活。是以,本发明超薄基板的封装及测试方法更提供了软性超薄基板封装制程的全方位解决方案,不仅适用于现今复杂度、整合密度要求日趋严密的封装制程,不仅能提升晶圆级封装制程的整体良率,更能有效低进一步减少无谓的制作材料成本。虽然本发明已就较佳实施例揭露如上,然其并非用以限定本发明。本发明所属技术领域中具有通常知识者,在不脱离本发明的精神和范围内,当可作各种的变更和润饰。因此,本发明的保护范围当视后附的申请专利范围所界定者为准。
权利要求
1.一种超薄基板的封装方法,包括: 提供一暂时性载板; 形成至少一层的金属层及至少一层的介电层,用以制作所述超薄基板,所述超薄基板具有至少一个的封装单元,用以封装至少一个的芯片; 其特征在于,包括如下步骤: 在所述超薄基板表面形成至少一个的焊垫层; 将所述超薄基板与所述暂时性载板分离; 对所述超薄基板进行测试,用以汰选所述至少一个的封装单元中具有缺陷的封装单元; 以模封板的尺寸为单位,切割所述超薄基板,用以筛选出不具有缺陷的封装单元; 以不具有缺陷的所述封装单元,各别以覆晶接合方式与所述芯片接合;以及 对所述模封板上已覆晶接合的所述芯片进行模封。
2.如权利要求1所述的超薄基板的封装方法,其特征在于,对所述超薄基板进行测试的步骤中,进一步包括以一夹持系统夹持所述超薄基板,同时至少露出所述超薄基板的上下表面的所述焊垫层的步骤,以进行测试。
3.如权利要求2所述的超薄 基板的封装方法,其特征在于,在夹持所述超薄基板的步骤中,进一步包括控制所述超薄基板所受张力及所述超薄基板的接触电阻为一预定值的步骤。
4.如权利要求1所述的超薄基板的封装方法,其特征在于,所述封装单元透过所述焊垫层,以覆晶接合方式与所述芯片接合。
5.如权利要求1所述的超薄基板的封装方法,其特征在于,所述模封采用移转模封。
6.如权利要求1所述的超薄基板的封装方法,其特征在于,在进行所述模封的步骤后,还包括一对所述封装单元各别与复数个锡球接合形成一球门阵列的步骤。
7.如权利要求6所述的超薄基板的封装方法,其特征在于,在形成所述球门阵列的步骤后,还包括一以所述封装单元为单位,切割所述模封板的步骤。
8.如权利要求7所述的超薄基板的封装方法,其特征在于,在切割所述模封板的步骤后,还包括一各别对所述已模封的芯片进行测试的步骤。
9.如权利要求1所述的超薄基板的封装方法,其特征在于,在进行所述模封的步骤前,还包括一对所述封装单元各别与一球门阵列封装组件接合的步骤,所述步骤是在所述封装单元以覆晶接合方式与所述芯片接合的同一表面进行。
10..如权利要求9所述的超薄基板的封装方法,其特征在于,在进行与所述球门阵列封装组件接合的步骤前,进一步包括对所述封装单元进行助焊剂或锡膏印刷的步骤。
11..如权利要求1所述的超薄基板的封装方法,其特征在于,在不具有缺陷的所述封装单元各别以覆晶接合方式与所述芯片接合的步骤前,还包括一对所述封装单元各别与一球门阵列封装组件接合的步骤。
12..如权利要求11所述的超薄基板的封装方法,其特征在于,与所述球门阵列封装组件接合的步骤是在所述封装单元各别以覆晶接合方式与所述芯片接合的同一表面进行。
13..如权利要求1所述的超薄基板的封装方法,其特征在于,在不具有缺陷的所述封装单元各别以覆晶接合方式与所述芯片接合的步骤中,同时还包括对所述封装单元各别进行与一球门阵列封装组件接合的步骤,所述球门阵列封装组件是在所述封装单元,各别以覆晶接合方式与所述芯片接合的同一表面进行接合。
14..如权利要求1所述的超薄基板的封装方法,其特征在于,在以不具有缺陷的所述封装单元各别以覆晶接合方式与所述芯片接合的步骤中,所述覆晶接合方式是以金凸块进行接合。
15.一种超薄基板的封装方法,包括: 提供一暂时性载板; 形成至少一层的金属层及至少一层的介电层,用以制作所述超薄基板,所述超薄基板具有至少一个的封装单元,用以封装至少一个的芯片; 其特征在于,包括如下步骤: 在所述超薄基板表面形成至少一个的焊垫层; 将所述超薄基板与所述暂时性载板分离; 对所述超薄基板进行测试,用以汰选所述至少一个的封装单元中具有缺陷的封装单元; 以不具有缺陷的封装单元,各别以覆晶接合方式与所述芯片接合;以及 对所述封装单元各别与复数个锡球接合形成一球门阵列。
16..如权利要求15所述的超薄基板的封装方法,其特征在于,对所述超薄基板进行测试的步骤中,进一步包括以一夹持系统夹持所述超薄基板,同时至少露出所述超薄基板的上下表面的所述焊垫层的步骤,以进行测试。
17.如权利要求16所述的超薄基板的封装方法,其特征在于,在夹持所述超薄基板的步骤中,进一步包括控制所述超薄基板所受张力及所述超薄基板的接触电阻为一预定值的步骤。
18..如权利要求15所述的超薄基板的封装方法,其特征在于,所述封装单元透过所述焊垫层,以覆晶接合方式与所述芯片接合。
19..如权利要求15所述的超薄基板的封装方法,其特征在于,在以不具有缺陷的所述封装单元,各别以覆晶接合方式与所述芯片接合的步骤中,所述覆晶接合方式是以金凸块进行接合。
20..如权利要求15所述的超薄基板的封装方法,其特征在于,在以不具有缺陷的所述封装单元,各别以覆晶接合方式与所述芯片接合的步骤前,进一步包括一以一模封板的尺寸或所述封装单元为单位,切割所述超薄基板,用以筛选出不具有缺陷的所述封装单元的步骤。
21..如权利要求15所述的超薄基板的封装方法,其特征在于,在以不具有缺陷的所述封装单元,各别以覆晶接合方式与所述芯片接合的步骤后,进一步包括一以一模封板的尺寸或所述封装单元为单位,切割所述超薄基板,用以筛选出不具有缺陷的所述封装单元的步骤。
22..如权利要求15所述的超薄基板的封装方法,其特征在于,在对所述封装单元各别与复数个锡球接合的步骤后,进一步包括一以一模封板的尺寸或所述封装单元为单位,切割所述超薄基板,用以筛选出不具有缺陷的所述封装单元的步骤。
全文摘要
一种超薄基板的封装方法,提供一暂时性载板,形成至少一层的金属层及至少一层的介电层,用以制作所述超薄基板,所述超薄基板具有至少一个的封装单元,用以封装至少一个的芯片。在所述超薄基板表面形成至少一个的焊垫层,将所述超薄基板与所述暂时性载板分离,对所述超薄基板进行测试,用以汰选所述至少一个的封装单元中具有缺陷的封装单元,以不具有缺陷的封装单元各别以覆晶接合方式与所述芯片接合。是以,能提高整体封装制程的良率,且减少无谓的制作材料成本。
文档编号H01L21/50GK103187319SQ20121008855
公开日2013年7月3日 申请日期2012年3月30日 优先权日2011年12月28日
发明者古永延, 施莹哲 申请人:巨擘科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1