一种像素电路及其驱动方法、阵列基板、显示装置的制造方法

文档序号:9377354阅读:170来源:国知局
一种像素电路及其驱动方法、阵列基板、显示装置的制造方法
【技术领域】
[0001]本发明属于显示技术领域,具体涉及一种像素电路及其驱动方法、阵列基板、显示
目.0
【背景技术】
[0002]随着显示技术的进步,越来越多的有源矩阵有机发光二极管(Active MatrixOrganic Light Emitting D1de, AMOLED)显示面板进入市场,相对于传统的晶体管液晶显不面板(Thin Film Transistor Liquid Crystal Display, TFT LCD),AMOLED 显不面板具有更快的反应速度,更高的对比度以及更广阔的视角,因此,AMOLED越来越多的受到面板厂商的重视。
[0003]图1为现有的AMOLED像素结构的电路图,从图1中可以看出,该AMOLED电路图包括2个薄膜晶体管TjP Ts,存储电容C以及I个0LED,其中Ts的栅极与扫描信号线Vscan相连,漏极与数据信号输入端Vdata相连,源极与Td的栅极相连,Td的漏极与OLED的阴极相连,源极与第二电源ELVss相连,第二电源ELVss为低电平;存储电容C的两端跨接在Td的栅极与源极之间;0LED的阳极与第三电源ELVdd相连,第三电源ELVdd为高电平,优选地,Td和T s均为N型薄膜晶体管。
[0004]图2为图1中像素结构的驱动时序图,请结合图1,由图2可以看出,在tl时间段,Vscan处于高电平,因此Ts开启,这时Vdata的高电平写入到存储电容C以及Td的栅极,因此Td开启,OLED的阴极将与第二电源ELVss相连,OLED开始工作发光。在t2时间段,Vscan处于低电平,因此Ts关断,此时由于存储电容C的电荷保持作用,T。的栅极将维持高电平状态,Td继续开启,OLED将继续工作,直到后面某个时刻Vscan的高电平信号到来时,OLED的发光状态可能会改变。由上可知,Ts控制数据信号输入端电压Vdata的写入,而T D控制OLED的工作状态,存储电容C主要起电压保持作用,通常称1为开关晶体管,T。为驱动晶体管。
[0005]但现有技术中至少存在如下问题:驱动晶体管Td的阈值电压会随着面板显示时间的增长而发生漂移,而OLED的发光亮度与Td的阈值电压Vth密切相关,因此,T。的阈值电压Vth变化会对OLED的发光亮度产生相当大的影响,即Td的阈值电压Vth变化影响OLED的亮度均一性。另外,在AMOLED发光保持阶段,由于Ts的漏电也会导致驱动T D栅极的驱动电压的变化,导致AMOLED发光不均匀。

【发明内容】

[0006]本发明针对现有的驱动晶体管的阈值电压变化影响OLED的亮度均一性以及开关晶体管的漏电导致的驱动驱动晶体管Td栅极的驱动电压的变化而导致的AMOLED发光不均匀的问题,提供一种像素电路及其驱动方法、阵列基板、显示装置。
[0007]解决本发明技术问题所采用的技术方案是一种像素电路,包括:工作单元、存储模块、驱动模块、补偿模块和控制模块,所述驱动模块与所述控制模块、所述补偿模块和所述存储模块连接,所述控制模块与所述工作单元、所述补偿模块、所述驱动模块、所述存储模块和信号输入端连接,所述补偿模块与所述控制模块、所述驱动模块、所述存储模块和第一电源连接,所述存储模块与所述补偿模块、所述驱动模块、所述控制模块和所述信号输入端相连,所述工作单元与所述控制模块和第三电源连接;
[0008]初始化阶段,所述补偿模块和所述驱动模块在所述第一电源的控制下进行初始化;
[0009]数据写入及补偿阶段,数据信号输入端通过所述补偿模块向所述存储模块充电;
[0010]工作阶段,所述控制模块开启,所述存储模块通过所述驱动模块向所述工作单元放电以使所述工作单元工作,并减少所述驱动模块的阈值电压漂移对所述工作单元性能的影响。
[0011 ] 优选地,所述存储模块包括存储电容。
[0012]优选地,所述驱动模块包括第一开关晶体管;
[0013]所述第一开关晶体管的栅极连接第二节点,所述第一开关晶体管的源极连接所述控制模块,所述第一开关晶体管的漏极连接第三节点。
[0014]优选地,所述补偿模块包括:第二开关晶体管、第五开关晶体管、第六开关晶体管、
第一扫描线和第三扫描线;
[0015]所述第二开关晶体管的栅极连接所述第一扫描线,所述第二开关晶体管的漏极连接所述数据信号输入端,所述第二开关晶体管的源极连接第三节点;
[0016]所述第五开关晶体管的栅极连接所述第一扫描线,所述第五开关晶体管的源极连接所述控制模块,所述第五开关晶体管的漏极连接第二节点;
[0017]所述第六开关晶体管的栅极连接所述第三扫描线,所述第六开关晶体管的源极连接所述存储模块和所述第二节点,所述第六开关晶体管的漏极连接所述第一电源。
[0018]优选地,所述控制模块包括第三开关晶体管、第四开关晶体管和第二扫描线;
[0019]所述第三开关晶体管的栅极连接所述第二扫描线,所述第三开关晶体管的源极连接第一节点,所述第三开关晶体管的漏极连接所述驱动模块;
[0020]所述第四开关晶体管的栅极连接所述第二扫描线,所述第四开关晶体管的漏极连接所述工作单元,所述第四开关晶体管的源极连接所述第三节点。
[0021]优选地,所述第五开关晶体管和所述第六开关晶体管的尺寸相同。
[0022]作为另一技术方案,本发明还提供一种像素电路的驱动方法,所述像素电路包括:工作单元、存储模块、驱动模块、补偿模块和控制模块,所述驱动模块与所述控制模块、所述补偿模块和所述存储模块连接,所述控制模块与所述工作单元、所述补偿模块、所述驱动模块、所述存储模块和信号输入端连接,所述补偿模块与所述控制模块、所述驱动模块、所述存储模块和第一电源连接,所述存储模块与所述补偿模块、所述驱动模块、所述控制模块和所述信号输入端相连,所述工作单元与所述控制模块和第三电源连接;
[0023]所述驱动方法包括:
[0024]初始化阶段,所述补偿模块和所述驱动模块在所述第一电源的控制下进行初始化;
[0025]数据写入及补偿阶段,数据信号输入端通过所述补偿模块向所述存储模块充电;
[0026]工作阶段,所述控制模块开启,所述存储模块通过所述驱动模块向所述工作单元放电以使所述工作单元工作,并减少所述驱动模块的阈值电压漂移对所述工作单元性能的影响。
[0027]优选地,所述驱动模块包括第一开关晶体管,所述补偿模块包括第六开关晶体管和第三扫描线;
[0028]所述补偿模块和所述驱动模块在所述第一电源的控制下进行初始化包括:
[0029]所述第六开关晶体管在所述第三扫描线输出的第三扫描信号的控制下开启;
[0030]所述第一电源通过开启的所述第六开关晶体管向所述第一开关晶体管输出第一电源电压,以使所述第一开关晶体管开启。
[0031 ] 优选地,所述第一电源电压ELVd = 2 (Vdata+Vth) -ELVss,其中,所述Vdata为数据信号输入端电压,所述Vth为所述第一开关晶体管的阈值电压,所述ELVss为信号输入端电压。
[0032]优选地,所述补偿模块包括第一扫描线、第二开关晶体管和第五开关晶体管,所述驱动模块包括第一开关晶体管;
[0033]所述数据信号输入端通过所述补偿模块向所述存储模块充电包括:
[0034]所述第二开关晶体管和第五开关晶体管在所述第一扫描线输出的第一扫描信号的控制下开启;
[0035]所述数据信号输入端通过开启的所述第二开关晶体管和所述第五开关晶体管向所述第一开关晶体管输出数据信号输入端电压;
[0036]所述第一开关晶体管向所述存储模块充电。
[0037]优选地,所述控制模块包括第二扫描线、第三开关晶体管和第四开关晶体
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1