具有漏电补偿模块的goa电路、阵列基板和显示面板的制作方法_3

文档序号:9668676阅读:来源:国知局
开状态,Node2持续由漏电补偿信号Vlhb充电,促使第三P型TFT-PTFT3继续打开,PUn+i因此得到VLHB充电,如图3B中A处所示;
[0073]在LHB快结束前几微秒将漏电补偿信号Vlhb置为高电平,Node2电压被拉成高电平,第三P型TFT-PTFT3关断,PUn+1不再受影响;LHB结束后第n+1行G0A OUTn+Ι能够正常输出,保证后续画面正常显示,如图3B中B处所示。0UTn+1输出的低电平使第四P型TFT-PTFT4打开,Nodel电压释放,漏电补偿模块所有TFT处于关断状态,不再受后续LHB的影响。
[0074]为了达到简要说明的目的,上述第一实施例中任何可作相同应用的技术特征叙述皆并于此,无需再重复相同叙述。
[0075]至此,本发明第二实施例具有漏电补偿模块的GOA电路介绍完毕。
[0076]三、第三实施例
[0077]基于上述两实施例的G0A电路,在本发明的第三个示例性实施例中,还提供了一种阵列基板。本实施例阵列基板包括上述的G0A电路以及若干条栅线。
[0078]其中,G0A电路中包括N个G0A单元,每相邻的两G0A单元之间设置漏电补偿模块。栅线的条数同样为N,每一条栅线的后端连接至对应G0A单元的输出端。
[0079]至此,本发明第三实施例阵列基板介绍完毕。
[0080]四、第四实施例
[0081]基于上述实施例的阵列基板,在本发明的第四个示例性实施例中,还提供了一种显示面板。本实施例显示面板包括上述的阵列基板以及像素矩阵。其中,阵列基板中栅极驱动电路的每一 G0A单元的输出端连接至上述像素矩阵中对应的像素行的栅线。
[0082]至此,本发明第四实施例显示面板介绍完毕。
[0083]至此,已经结合附图对本发明四实施例进行了详细描述。依据以上描述,本领域技术人员应当对本发明具有漏电补偿模块的G0A电路,应用其的阵列基板及显示面板有了清楚的认识。
[0084]需要说明的是,在附图或说明书正文中,未绘示或描述的实现方式,均为所属技术领域中普通技术人员所知的形式,并未进行详细说明。此外,上述对各元件和方法的定义并不仅限于实施例中提到的各种具体结构、形状或方式,本领域普通技术人员可对其进行简单地更改或替换。
[0085]综上所述,本发明提供一种具有漏电补偿模块的G0A电路、应用其的阵列基板及显示面板,其在G0A电路增加了一独特的PU漏电补偿模块,此外仅需增加一条信号线,从而可以在LHB时间内对LHB结束后的第一行G0A单元PU点进行充电,避免了由于PU漏电导致的显示异常,提高了显示的稳定性;另外此种补偿结构允许改变LHB的位置,只需要对ΙηΒ信号进行相应调整即可,具有极强的灵活性,推广前景较好。
[0086]以上所述的具体实施例,对本发明的目的、技术方案和有益效果进行了进一步详细说明,所应理解的是,以上所述仅为本发明的具体实施例而已,并不用于限制本发明,凡在本发明的精神和原则之内,所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
【主权项】
1.一种具有漏电补偿模块的栅极驱动电路,其特征在于,包括: 两GOA单元-GOAn单元和GOAn+m单元,其中,G0An单元的输出端连接至G0An+m单元的输入端,且G0An+m单元的输出端连接至G0An单元的复位端,所述η和m为自然数; 信号线,其提供漏电补偿信号1ΗΒ; 漏电补偿模块,其两输入端分别连接至G0An单元和G0An+m单元的输出端,其控制端连接至信号线,其输出端连接至G0An+m单元的PU点,用于在接收到漏电补偿信号VLHB后对G0An+m单元的PU点进行充电。2.根据权利要求1所述的栅极驱动电路,其特征在于,包括:N个G0A单元; 所述G0An单元和G0An+m单元为该N个G0A单元具有级联关系的两G0A单元,其中,N为自然数且N>m。3.根据权利要求2所述的栅极驱动电路,其特征在于,所述m=l、2、3、4、5或6。4.根据权利要求2所述的栅极驱动电路,其特征在于,所述N个G0A单元中任意两个具有级联关系的G0A单元之间均设置有所述的漏电补偿模块;多个漏电补偿模块的控制端均连接至所述信号线。5.根据权利要求1所述的栅极驱动电路,其特征在于,所述G0An单元和G0An+m单元中的薄膜晶体管为高电平触发的N型TFT; 所述漏电补偿模块包括: 第一N型TFT(NTFT1),其栅极和漏极连接至G0An单元的输出端,其源极连接至第一节点(Nodel); 第四N型TFT(NTFT4),其栅极连接至G0An+1单元的输出端,其漏极连接至第一节点(Nodel ),其源极连接至电压VSS; 第二N型TFT(NTFT2),其栅极连接至第一节点(Nodel),其漏极连接至信号线,其源极连接至第二节点(Node2),该第二节点(Node2)和第一节点(Nodel)之间具有上拉电容(C1); 第三N型TFT(NTFT),其栅极连接至第二节点(Node2),其漏极连接至信号线,其源极连接至漏电补偿模块的输出端,进而连接至G0An+1单元的PU点(PIW); 其中,电压VSS持续为低电平,漏电补偿信号VLHB在除LHB结束前的预设时间段之外的LHB时间内为高电平,在该预设时间段内为低电平。6.根据权利要求5所述的栅极驱动电路,其特征在于,所述上拉电容(C1)的电容值介于lpF?10pF之间ο7.根据权利要求1所述的栅极驱动电路,其特征在于,所述G0An单元和G0An+m单元中的薄膜晶体管为低电平触发的P型TFT; 所述漏电补偿模块包括: 第一P型TFT(PTFT1),其栅极和源极连接至G0An单元的输出端,其漏极连接至第一节点(Nodel); 第四P型TFT(PTFT4),其栅极连接至G0An+1单元的输出端,其源极连接至第一节点(Nodel),其漏极连接至电压VGH; 第二P型TFT(PTFT2),其栅极连接至第一节点(Nodel),其源极连接至信号线,其漏极连接至第二节点(Node2),该第二节点(Node2)和第一节点(Nodel)之间具有下拉电容(C2); 第三P型TFT(PTFT3),其栅极连接至第二节点(Node2),其源极连接至信号线,其漏极连接至漏电补偿模块的输出端,进而连接至GOAn+1单元的PU点(PUn+1); 其中,电压VGH持续为高电平,漏电补偿信号VLHB在除LHB结束前的预设时间段之外的LHB时间内为低电平,在该预设时间段内为高电平。8.根据权利要求7所述的栅极驱动电路,其特征在于,所述下拉电容(C2)的电容值介于lpF?10pF之间ο9.根据权利要求5至8中任一项所述的栅极驱动电路,其特征在于,所述预设时间段介于0.lys?20ys之间。10.—种阵列基板,其特征在于,包括:权利要求1至9中任一项所述的栅极驱动电路以及若干条栅线; 其中,所述栅极驱动电路中包括N个GOA单元,所述栅线的条数同样为N,每一条栅线的后端连接至对应G0A单元的输出端。11.一种显示面板,其特征在于,包括:权利要求10所述的阵列基板以及像素矩阵; 其中,所述阵列基板中栅极驱动电路的每一G0A单元的输出端连接至所述像素矩阵中对应的像素行的栅线。
【专利摘要】本发明提供了一种具有漏电补偿模块的GOA电路,及应用其的阵列基板及显示面板。该栅极驱动电路包括:GOAn单元和GOAn+m单元,其中,GOAn单元的输出端连接至GOAn+m单元的输入端,且GOAn+m单元的输出端连接至GOAn单元的复位端;漏电补偿模块,其两输入端分别连接至GOAn单元和GOAn+m单元的输出端,其控制端连接至信号线,其输出端连接至GOAn+m单元的PU点,用于在接收到漏电补偿信号后对GOAn+m单元的PU点进行充电。本发明通过在级联的两GOA单元之间增加了漏电补偿模块,对下一级的GOA单元进行充电,弥补由于漏电而导致的电压降低,从而解决了由于PU漏电导致的显示异常的问题。
【IPC分类】G09G3/36
【公开号】CN105427824
【申请号】CN201610006849
【发明人】苏秋杰, 栗峰
【申请人】京东方科技集团股份有限公司, 北京京东方显示技术有限公司
【公开日】2016年3月23日
【申请日】2016年1月5日
当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1