扇出线结构及包含其的阵列基板的制作方法

文档序号:9615608阅读:481来源:国知局
扇出线结构及包含其的阵列基板的制作方法
【技术领域】
[0001]本发明涉及液晶显示领域,具体涉及一种扇出(fanout)线结构及包含其的阵列基板。
【背景技术】
[0002]液晶面板是液晶显示装置的重要组件,在背光模组的配合以及驱动电路的驱动下,液晶面板能够显示出图像。
[0003]液晶面板包括阵列基板以及彩膜基板,如图1所示,在液晶面板1上设置有TFT阵列区域2,TFT阵列区域内布满了信号线以及TFT以及,驱动电路板3通过扇出线4(fanoutline)将阵列基板的信号线与驱动电路板的焊脚连接,而扇出线4的设置区域则称为扇出区(fanout area)。
[0004]TFT LCD面板的很重要的一部分就是针对扇出线路的设计,扇出线路在设计的时候会尽量要求相邻的线路电阻差异小,并且对同一组扇出线路还要求最大最小的阻抗差异控制在一定范围之内,以分辨率1920*1080的面板为例,如果采用4颗C0F(Chip-on-FleX),一颗则需要对应到1/4的显示区域,所以整体的扇出线路的走线会呈梯形,导致最中间与最外侧的扇出线路的走线长度差异较大,故通常会采用渐变线宽来使阻抗差异变小,如图1所示。为了降低成本以及提高产品竞争力,现在的液晶面板都希望用更窄的边框及更少数量的1C,而这样就会使最边缘的位置的扇出线路的线宽更大,参见图2,线宽做大后与上板的寄生的电容也会变得更大(C= εΑ/d,ε为介质的介电系数,Α为扇出线路的面积,d为与上板间的距离)。常规设计中ε即为上下基板之间填充的液晶,其介电系数为6?7左右,为了把阻抗降低,边缘位置扇出线路的面积会比中间高一倍以上,d为液晶层间隙(cellgap)值,信号的传输延迟实际是电阻电容(RC)乘积的结果,而这样会使边缘位置的C值大幅提高,增加面板出现mura的风险。
[0005]因此,有必要提供一种新的扇出线结构及包含其的阵列基板,来解决现有技术所存在的冋题。

【发明内容】

[0006]本发明的主要目的在于提供一种扇出线结构及包含其的阵列基板。通过在扇出线路上覆盖一层低介电系数的图形化介质层,并采用渐变的方式(亦即,随着扇出线路中多条导电线的逐渐增加的宽度,覆盖了逐渐增加的面积)来补偿多条导电线的面积差异所造成的寄生电容差异,而降低整体的寄生电容。
[0007]用于实现本发明的前述目的,本发明提供一种扇出线结构,其包括:一扇出线路,具有一第一连接端及一第二连接端,所述扇出线路是由多条渐增长度的导电线构成,所述多条导电线随着渐增的长度而具有渐增的线宽,所述第一连接端的导电线之间的间距是大于所述第二连接端的导电线之间的间距;以及
[0008]—图形化介质层,覆盖于所述扇出线路的部分区域上,所述图形化介质层对于所述扇出线路的覆盖是起始于所述第一连接端,且所述图形化介质层覆盖所述扇出线路的面积是随着所述多条导电线的渐增长度而逐渐的增加。
[0009]再者,本发明另提供一种阵列基板,其包括:
[0010]—基板,所述基板上设置有多条信号线、多个扇出线结构及焊脚,所述扇出线结构设置在所述基板的扇出区,所述扇出线结构将所述信号线与所述焊脚进行电性连接,
[0011]其中所述扇出线结构包括:
[0012]—扇出线路,具有一第一连接端及一第二连接端,所述扇出线路是由多条渐增长度的导电线构成,所述多条导电线随着渐增的长度而具有渐增的线宽,所述第一连接端的导电线之间的间距是大于所述第二连接端的导电线之间的间距;以及
[0013]—图形化介质层,覆盖于所述扇出线路的部分区域上,所述图形化介质层对于所述扇出线路的覆盖是起始于所述第一连接端,且所述图形化介质层覆盖所述扇出线路的面积是随着所述多条导电线的渐增长度而逐渐的增加。
[0014]在本发明的一实施例中,所述图形化介质层的介电系数是介于3至4之间。
[0015]在本发明的一实施例中,所述图形化介质层的材质是聚合树脂。
[0016]在本发明的一实施例中,所述扇出线路的形状是一梯形,且所述梯形中的两底角皆小于90度。
[0017]在本发明的一实施例中,所述多条导电线由中间至两侧具有渐增的线长,且具有渐增的线宽。
[0018]在本发明的一实施例中,所述图形化介质层是由两个直角三角形所构成,所述两个直角三角形的斜边向内,且所述两个直角三角形是分别设置在相应于所述多条导电线中最短长度的导电线的位置的左右两侧。
[0019]在本发明的一实施例中,所述第一连接端与第二连接端是相对应的两端。
[0020]本发明与现有技术相比具有明显的优点和有益的效果。通过上述技术方案,本发明的扇出线结构及包含其的阵列基板至少具有下列优点及有益效果:通过在所述扇出线路上覆盖一层低介电系数的图形化介质层,并采用渐变的方式(亦即,随着所述多条导电线的逐渐增加的宽度,覆盖了逐渐增加的面积)来补偿所述多条导电线的面积差异所造成的寄生电容差异,而降低整体的寄生电容。通过这种方式可以使得所述扇出线路的C值在一个固定的水平,而不会由于要设计等电阻拉线使外围的扇出线路的C值大幅度增加,降低受电阻电容延迟(RC Delay)的影响而造成的信号延迟等现象,提高画面品质,降低产生mura的风险。
【附图说明】
[0021 ] 图1是现有液晶面板的结构简图。
[0022]图2是现有液晶面板内的扇出线结构的示意图。
[0023]图3是本发明一实施例中液晶面板内的扇出线结构的示意图。
【具体实施方式】
[0024]为更进一步阐述本发明为达成预订发明目的所采取的技术手段及功效,以下结合附图及较佳实施例,对依据本发明提出的扇出线结构及包含其的阵列基板其【具体实施方式】、结构、特征及其功效,详细说明如后。
[0025]本发明的液晶面板包含一第一基板、一第二基板及一液晶层(这些特征为现有技术,故未示于图中)。所述第二基板与所述第一基板相对设置。所述液晶层夹设于所述第一基板与第二基板之间。所述第一基板是阵列基板,所述第二基板是彩色滤光片基板。所述阵列基板包括一基板(例如为玻璃基
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1