一种隧穿场效应晶体管及制备方法

文档序号:8488978阅读:439来源:国知局
一种隧穿场效应晶体管及制备方法
【技术领域】
[0001]本发明属于CMOS超大规模集成电路(ULSI)中场效应晶体管逻辑器件领域,具体涉及一种垂直沟道方向异质结构隧穿场效应晶体管及其制备方法。
【背景技术】
[0002]自集成电路诞生以来,微电子集成技术一直按照“摩尔定律”不断发展,半导体器件尺寸不断缩小。随着半导体器件进入深亚微米范围,传统MOSFET器件由于受到自身扩散漂流的导通机制所限,亚阈值斜率受到热电势kT/q的限制而无法随着器件尺寸的缩小而同步减小。这就导致MOSFET器件泄漏电流缩小无法达到器件尺寸缩小的要求,整个芯片的能耗不断上升,芯片功耗密度急剧增大,严重阻碍了芯片系统集成的发展。为了适应集成电路的发展趋势,新型超低功耗器件的开发和研宄工作就显得特别重要。隧穿场效应晶体管(TFET,Tunneling Field-Effect Transistor)采用带带隧穿(BTBT)新导通机制,是一种非常有发展潜力的适于系统集成应用发展的新型低功耗器件。TFET通过栅电极控制源端与沟道交界面处隧穿结的隧穿宽度,使得源端价带电子隧穿到沟道导带(或沟道价带电子隧穿到源端导带)形成隧穿电流。这种新型导通机制突破传统MOSFET亚阈值斜率理论极限中热电势kT/q的限制,可以实现低于60mV/dec的具有超陡亚阈值斜率,降低器件静态漏泄电流进而降低器件静态功耗。
[0003]但是,与传统MOSFET不同的是,TFET转移曲线的亚阈区内亚阈斜率是变化的,且随着栅电压增大而逐渐增大,这就导致TFET转移特性中,低于60mV/dec的亚阈斜率对应范围较小,器件的平均亚阈斜率较高,不利于TFET器件在超低功耗领域的应用。因此,保持较陡直的最小亚阈值斜率的同时,抑制亚阈斜率退化,实现超陡平均亚阈斜率是TFET器件应用中需要解决的一个非常重要的问题。

【发明内容】

[0004]本发明的目的在于提供一种垂直沟道方向异质结构隧穿场效应晶体管及制备方法。该隧穿场效应晶体管可以有效抑制器件转移特性中亚阈斜率退化现象,同时显著降低隧穿场效应晶体管的平均亚阈斜率,并保持了较陡直的最小亚阈斜率。
[0005]本发明提供的技术方案如下:
[0006]一种隧穿场效应晶体管,如图1所示,包括隧穿源区9,漏区8,沟道区(2、3)以及位于沟道上方的栅介质层5及控制栅6,其特征是,所述的隧穿源区及沟道区沿器件(器件指的是所述的隧穿场效应晶体管)垂直方向为异质结构(1、2、3),其中下层I为具有较宽禁带宽度半导体衬底,上层3为具有较宽禁带宽度半导体材料,中间层2为具有较窄禁带宽度半导体材料。且该器件漏区8相对源区水平位置下降,处于中间层2与下层I的交界面下方(约2-5nm左右)。对于N型器件来说,隧穿源区为P型重掺杂,漏区为N型重掺杂,沟道区为P型轻掺杂;而对于P型器件来说,隧穿源区为N型重掺杂,漏区为P型重掺杂,沟道区为N型轻掺杂。
[0007]所述的隧穿场效应晶体管,其特征是,对于N型器件来说,隧穿源区为P型重掺杂,其掺杂浓度约为lE18Cm_3-lE20Cm_3,漏区为N型重掺杂,其掺杂浓度约为lE18cnT3-lE19cnT3,沟道区为P型轻掺杂,其掺杂浓度约为lE13cnT3-lE15cnT3;而对于P型器件来说,隧穿源区为N型重掺杂,其掺杂浓度约为lE18Cm_3-lE20Cm_3,漏区为P型重掺杂,其掺杂浓度约为lE18cm_3-lE19cm_3,沟道区为N型轻掺杂,其掺杂浓度约为lE13cm3-lE15cm3。
[0008]所述隧穿场效应晶体管中垂直沟道方向异质结构中的上层3的厚度是器件设计的重要参数。上层3的厚度较大,将导致中间层2窄禁带材料带带隧穿几率较低,达不到良好的抑制器件亚阈斜率退化的效果并引起器件开态电流降低。而上层3的厚度过小,中间层2窄禁带材料距离沟道表面过近,将导致器件关态电流增大,最小亚阈斜率增大。一般保证上层3材料厚度优化在5nm-10nm之间。且具有较窄禁带宽度的中间层2材料的禁带宽度一般较具有较宽禁带宽度上层3材料及最下层I材料禁带宽度小0.3eV以上,中间层2材料厚度一般优化在10-20nm之间。
[0009]所述的隧穿场效应晶体管可以应用于SiGe及其他I1-VI,II1-V和IV-1V族的二元或三元化合物半导体材料。
[0010]本发明同时提供所述的垂直沟道方向异质结构隧穿场效应晶体管的制备方法,包括以下步骤:
[0011]I)衬底准备:轻掺杂或未掺杂的宽禁带半导体衬底;
[0012]2)在半导体衬底上依次外延生长一层窄禁带半导体材料和较宽禁带半导体材料并进行原位轻掺杂。
[0013]3)在衬底上淀积一层氧化物及氮化物,采用浅槽隔离STI刻蚀,淀积隔离材料填充深孔后进行CMP ;
[0014]4)重新生长栅介质材料,淀积栅材料,进行光刻和刻蚀,形成源端单侧栅图形;
[0015]5)光刻暴露出漏区完成漏端一侧栅图形并选择刻蚀出漏区,以光刻胶为掩膜,进行离子注入形成漏区,浓度约为lE18cm_3-lE19cm_3;
[0016]6)光刻暴露出源区,以光刻胶为掩膜,进行离子注入形成源区,浓度约为lE19cm 3-lE20cm 3;
[0017]7)快速高温退火激活杂质;
[0018]8)最后进入同CMOS —致的后道工序,包括淀积钝化层、开接触孔以及金属化等,即可制得垂直沟道方向异质结构隧穿场效应晶体管。
[0019]所述的制备方法,其特征是,步骤I)和步骤2)中所述的轻掺杂,其掺杂浓度约为lE13cm3-lE15cm3。
[0020]所述的制备方法,其特征是,步骤I)中所述的半导体衬底材料选自S1、Ge或其他I1-VI, II1-V和IV-1V族的二元或三元化合物半导体、绝缘体上的硅(SOI)或绝缘体上的锗(GOI)。
[0021]所述的制备方法,其特征是,步骤2)中所述的不同禁带宽度异质材料可选自S1、Ge或其他I1-VI,II1-V和IV-1V族的二元或三元化合物半导体、绝缘体上的硅(SOI)或绝缘体上的锗(GOI)。
[0022]所述的制备方法,其特征是,步骤4)中所述的栅介质层材料选自Si02、Si3N4或高K栅介质材料。
[0023]所述的制备方法,其特征是,步骤4)中所述的生长栅介质材料的方法选自下列方法之一:常规热氧化、掺氮热氧化、化学气相淀积或物理气相淀积。
[0024]所述的制备方法,其特征是,步骤4)中所述的栅材料选自掺杂多晶硅、金属钴,镍以及其他金属或金属硅化物。
[0025]本发明的技术效果(以N型器件为例):
[0026]1、隧穿源区及沟道区为垂直沟道方向异质结构,且沟道上层及最下层材料具有较宽禁带宽度,中间层材料具有较窄禁带宽度;其中沟道上层厚度较小。
[0027]2、栅电极加正电压,沟道能带下拉,在隧穿结处发生带带隧穿,器件开启。在栅压较小时,主要是沟道上层具有较宽禁带宽度部分发生带带隧穿,从而可以获得较陡直的最小亚阈值摆幅。
[0028]3、随着栅压增大,中间层具有较窄禁带宽度的部分发生带带隧穿。且对于带带隧穿来说,窄禁带材料相对于宽禁带材料具有更大的隧穿几率,在相同栅电压增量条件下可以获得更大的带带隧穿电流增量,从而可以获得更陡直的平均亚阈斜率,有效抑制了器件亚阈斜率随栅电压增大而退化的现象。
[0029]4、由于在器件刚开启情况下具有较宽禁带宽度部分带带隧穿起主导作用,有利于降低最小亚阈斜率,并且有效避免了窄禁带材料会导致的关态电流增大,最小亚阈斜率增大的现象。
[0030]5、同时,由于该器件具有下降的漏区结构,漏结处为宽禁带半导体同质结,可有效抑制漏结处带带隧穿引起的双极效应。
[0031]与现有的TFET相比,垂直沟道方向异质结构隧穿场效应晶体管通过器件结构设计,显著改善了器件转移特性,有效降低了器件的平均亚阈斜率,同时保持了陡直
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1