一种差分输出数字缓冲器的制造方法

文档序号:8756763阅读:590来源:国知局
一种差分输出数字缓冲器的制造方法
【技术领域】
[0001]本实用新型涉及数字缓冲器技术领域,尤其涉及一种差分输出数字缓冲器。
【背景技术】
[0002]在一些有线数据传输的场合,为了抑制共模干扰信号,会采用差分线来传输全差分电压信号,而差分线之间会存在着寄生电容,驱动此寄生电容会消耗能量,随着对功耗要求越来越高,这部分消耗的电能需要考虑回收。

【发明内容】

[0003]本实用新型的目的是克服现有差分输出数字缓冲器内的寄生电容消耗能量较多,功耗较大的技术问题,提供了一种能够降低功耗的差分输出数字缓冲器。
[0004]为了解决上述问题,本实用新型采用以下技术方案予以实现:
[0005]本实用新型的一种差分输出数字缓冲器,包括电感L、电容CL、开关管SW1、开关管SW2、开关管SW3、开关管SW4、开关管SW5以及可检测电感L中通过的电流的控制器,所述开关管SW3的第一导通端与开关管SW4的第一导通端、开关管SW5的第一导通端和电容CL的第一端电连接,开关管SW3的第二导通端与电感L 一端电连接,电感L另一端与开关管SWl的第一导通端、开关管SW2的第一导通端和电容CL的第二端电连接,开关管SW4的第二导通端和开关管SWl的第二导通端都与电源VDD电连接,开关管SW5的第二导通端和开关管SW2的第二导通端都接地,开关管SWl的控制端、开关管SW2的控制端、开关管SW3的控制端、开关管SW4的控制端和开关管SW5的控制端分别与控制器电连接,所述电容CL的第一端和第二端为差分输出数字缓冲器的两个输出端。
[0006]在本技术方案中,输入信号Din从控制器的输入端输入。在输入信号Din从低电平跳变到高电平,再由高电平跳变到低电平的过程中,差分输出数字缓冲器工作分为Tl、T2、T3和T4四个阶段,控制器控制开关管SWl、开关管SW2、开关管SW3、开关管SW4、开关管SW5工作。电容CL的第一端为差分输出数字缓冲器的口,电容CL的第二端为差分输出数字缓冲器的Dwtp输出口。控制器的两个检测端分别与开关管SW3的第一导通端和第二导通端电连接,通过检测开关管SW3第一导通端的电压和第二导通端的电压来间接探测各个阶段电感L中的电流。
[0007]当输入信号Din从低电平跳变到高电平时,进入Tl区间,开关管SW3导通,开关管SW1、开关管SW2、开关管SW4、开关管SW5断开,电容CL中储存的反向电荷经由开关管SW3提供给电感L,由于电感L与电容CL组成串联共振电路,电感L中的电流从O开始往正向增大,到达峰值时,电容CL两极板间电荷为0,然后电感L中电流开始减小,电容CL两极板间正向电荷增大,当电感L中电流又回到O时,电容CL两极板间正向电荷达到最大值,电容CL第一端的电压达到最小值,电容CL第二端的电压达到最大值。
[0008]接着进入T2区间,电感L中的电流回到O点是Tl区间的结束点,同时使T2区间的开始点。开关管SWl、开关管SW5导通,开关管SW2、开关管SW3、开关管SW4断开,电容CL第一端的电压经由开关管SW5加强到O,电容CL第二端的电压经由开关管SWl加强到VDD,差分输出数字缓冲器的Dtjuw输出口输出低电平,差分输出数字缓冲器的D wtP输出口输出高电平。
[0009]当输入信号Din从高电平跳变到低电平时,进入T3区间,开关管SW3导通,开关管SW1、开关管SW2、开关管SW4、开关管SW5断开,电容CL上的正电荷经由电感L、开关管SW3被LC自由振荡到达反向最大电荷,这一过程中,电感CL中的电流从O开始反向增大到最大点,然后又回到0,当电感L中电流又回到O时,电容CL两极板间反向电荷达到最大值,电容CL第二端的电压达到最小值,电容CL第一端的电压达到最大值。
[0010]接着进入T4区间,电感L中的电流回到O点,是T3区间的结束点,同时是T4区间的开始点。开关管SW2、开关管SW4导通,开关管SWl、开关管SW3、开关管SW5断开,电容CL第二端的电压经由开关管SW2加强到0,电容CL第一端的电压经由开关管SW4加强到VDD,差分输出数字缓冲器的Dtjuw输出口输出高电平,差分输出数字缓冲器的D wtP输出口输出低电平。
[0011]本技术方案利用LC振荡,无损地驱动差分信号,降低了差分输出数字缓冲器的功耗,达到高效传输有线差分电压信号的目的。
[0012]作为优选,所述控制器包括电流探测器和微处理器,开关管SWl的控制端、开关管SW2的控制端、开关管SW3的控制端、开关管SW4的控制端和开关管SW5的控制端分别与微处理器电连接,电流探测器的两个检测端分别与开关管SW3的第一导通端和第二导通端电连接,电流探测器的数据输出端与微处理器的第二输入端电连接,微处理器的第一输入端为差分输出数字缓冲器的信号输入端。电流探测器通过检测开关管SW3第一导通端的电压和第二导通端的电压来间接探测各个阶段电感L中的电流,微处理器根据读取的输入信号Din和电流探测器发送的检测数据控制开关管SW1、开关管SW2、开关管SW3、开关管SW4和开关管SW5的通断。
[0013]作为优选,所述一种差分输出数字缓冲器还包括电容CN和电容CP,所述电容CN —端与电容CL的第一端电连接,电容CN另一端接地,所述电容CP—端与电容CL的第二端电连接,电容CP另一端接地。
[0014]本实用新型的有益效果是:利用LC振荡,无损地驱动差分信号,降低了差分输出数字缓冲器的功耗,达到高效传输有线差分电压信号的目的。
【附图说明】
[0015]图1是本实用新型的一种电路原理连接框图;
[0016]图2是本实用新型的一个工作周期的控制信号时序图。
[0017]图中:1、电流探测器,2、微处理器。
【具体实施方式】
[0018]下面通过实施例,并结合附图,对本实用新型的技术方案作进一步具体的说明。
[0019]实施例:本实施例的一种差分输出数字缓冲器,如图1所示,包括控制器、电感L、电容CL、电容CN、电容CP、开关管SWl、开关管SW2、开关管SW3、开关管SW4和开关管SW5,控制器包括电流探测器I和微处理器2,开关管SW3的第一导通端与开关管SW4的第一导通端、开关管SW5的第一导通端、电容CN—端和电容CL的第一
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1