阵列基板及其制作方法和液晶显示装置制造方法

文档序号:2713266阅读:139来源:国知局
阵列基板及其制作方法和液晶显示装置制造方法
【专利摘要】本发明公开了一种阵列基板及其制作方法和液晶显示装置,涉及液晶显示【技术领域】,能够防止在存在高度差的位置制作狭缝电极的狭缝末端,使得狭缝电极的狭缝末端图形与预设图形一致,从而避免了压痕(trace?mura)现象。该阵列基板包括:由数行栅线和数列数据线交叉定义的数个子像素单元,每个所述子像素单元中设置有第一电极和位于所述第一电极下方的公共电极线,所述第一电极为狭缝电极,在每个所述子像素单元中,所述公共电极线与所述第一电极之间设置有挡光层,所述第一电极的狭缝末端、所述公共电极线以及靠近所述狭缝末端的公共电极线边缘均位于所述挡光层区域内。
【专利说明】阵列基板及其制作方法和液晶显示装置

【技术领域】
[0001] 本发明涉及液晶显示【技术领域】,尤其涉及一种阵列基板及其制作方法和液晶显示 装直。

【背景技术】
[0002] 高级超维场开关(Advanced-Super Dimensional Switching,简称 ADS)模式是平 面电场宽视角核心技术,具体为通过同一平面内狭缝电极边缘所产生的电场以及狭缝电极 层与板状电极层间产生的电场形成多维电场,使液晶盒内狭缝电极间、电极正上方所有取 向液晶分子都能够产生旋转,从而提高了液晶工作效率。
[0003] ADS模式高解析度的显示装置由于子像素单位面积小,造成存储电容容量不够,因 此需要在栅极层制造公共电极线以增加存储电容,但由于受到曝光机解析度的限制,公共 电极线的有效面积设计受限。如图1、图2和图3所示,公共电极线1位于第一电极2(狭 缝电极)的狭缝21末端附近,由于公共电极线1的一条边缘位于狭缝21末端处,公共电极 线1不透光,但是公共电极线1附近的基板均为透光的,因此在狭缝电极的制作过程中,公 共电极线1边缘处的两侧分别为挡光和透光状态,这两种状态会对光刻过程中的光产生不 同影响,使得光刻结束后在该处的光刻胶厚度不均,从而在后续刻蚀工艺过程中使该处的 图像变形,造成狭缝电极的狭缝21末端处的图案与预先设计的图案产生偏差,造成该处的 液晶分子偏转不良,从而产生压痕(trace mura)现象。


【发明内容】

[0004] 本发明提供一种阵列基板及其制作方法和液晶显示装置,能够使狭缝电极的狭缝 末端图形与预设图形一致,从而避免了压痕(trace mura)现象。
[0005] 为解决上述技术问题,本发明采用如下技术方案:
[0006] -方面,提供一种阵列基板,包括:由数行栅线和数列数据线交叉定义的数个子像 素单元,每个所述子像素单元中设置有第一电极和位于所述第一电极下方的公共电极线, 所述第一电极为狭缝电极,
[0007] 在每个所述子像素单元中,所述公共电极线与所述第一电极之间设置有挡光层, 所述第一电极的狭缝末端、所述公共电极线以及靠近所述狭缝末端的公共电极线边缘均位 于所述挡光层区域内。
[0008] 具体地,在每个所述子像素单元中,所述第一电极和公共电极线之间设置有第二 电极;
[0009] 所述挡光层设置于所述公共电极线与所述第二电极之间;
[0010] 所述第一电极为公共电极,所述第二电极为像素电极;
[0011] 所述挡光层由导电材料制成且所述挡光层连接于所述公共电极线。
[0012] 具体地,所述挡光层与所述公共电极线之间设置有第一绝缘层,所述第一绝缘层 上所述挡光层与所述公共电极线重叠处设置有绝缘层过孔,所述挡光层通过所述绝缘层过 孔连接于所述公共电极线。
[0013] 具体地,所述挡光层与所述第二电极之间设置有第二绝缘层;
[0014] 所述第二电极与所述第一电极之间设置有第三绝缘层。
[0015] 另一方面,提供一种液晶显示装置,包括上述的阵列基板。
[0016] 另一方面,提供一种阵列基板的制作方法,包括:
[0017] 在基板上形成公共电极线;
[0018] 在包括所述公共电极线的基板上形成挡光层;
[0019] 在包括所述挡光层的基板上形成第一电极,所述第一电极为狭缝电极,在每个子 像素单元中,所述第一电极的狭缝末端、所述公共电极线以及靠近所述狭缝末端的公共电 极线边缘均位于所述挡光层区域内。
[0020] 具体地,所述在包括所述公共电极线的基板上形成挡光层为:
[0021] 在包括所述公共电极线的基板上形成由导电材料制成的所述挡光层,所述挡光层 连接于所述公共电极线;
[0022] 所述在包括所述挡光层的基板上形成第一电极之前还包括:
[0023] 在包括所述挡光层的基板上形成第二电极,所述第二电极为像素电极。
[0024] 具体地,所述在包括所述公共电极线的基板上形成挡光层之前还包括:
[0025] 在形成所述公共电极线的基板上形成第一绝缘层,所述第一绝缘层上所述挡光层 与所述公共电极线重叠处设置有绝缘层过孔,所述绝缘层过孔用于使所述挡光层与所述公 共电极线连接。
[0026] 具体地,所述在包括所述挡光层的基板上形成第二电极之前还包括:
[0027] 在包括所述挡光层的基板上形成第二绝缘层;
[0028] 所述在包括所述挡光层的基板上形成第一电极之前还包括:
[0029] 在包括所述第二电极的基板上形成第三绝缘层。
[0030] 本发明提供的阵列基板及其制作方法和液晶显示装置,由于阵列基板中挡光层的 设置,使得在制作狭缝电极之前,公共电极线和狭缝电极的狭缝末端均位于挡光层区域内, 挡光层区域内的光线均被阻挡,因此在狭缝电极的制作过程中,狭缝电极的狭缝末端处附 近均位于挡光状态,使得光刻结束后在该处的光刻胶厚度趋于一致,从而使得狭缝电极的 狭缝末端图形与预设图形一致,从而避免了压痕(trace mura)现象。

【专利附图】

【附图说明】
[0031] 为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现 有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本 发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以 根据这些附图获得其他的附图。
[0032] 图1为现有技术中一种阵列基板的结构示意图;
[0033] 图2为图1的阵列基板中A区域的局部放大示意图;
[0034] 图3为图2的阵列基板中BB'向的截面示意图;
[0035] 图4为本发明实施例中一种阵列基板的结构示意图;
[0036] 图5为图4的阵列基板中B区域的局部放大示意图;
[0037] 图6为图4的阵列基板中CC'向的截面示意图;
[0038] 图7为本发明实施例中一种阵列基板的制作方法流程图;
[0039] 图8为本发明实施例中另一种阵列基板的制作方法流程图。

【具体实施方式】
[0040] 下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完 整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于 本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他 实施例,都属于本发明保护的范围。
[0041] 如图4、图5和图6所示,本发明实施例提供一种阵列基板,包括:由数行栅线和数 列数据线交叉定义的数个子像素单元3,每个子像素单元3中设置有第一电极2和位于第一 电极2下方的公共电极线1,第一电极2为狭缝电极,在每个子像素单元3中,公共电极线1 与第一电极2之间设置有挡光层4,第一电极2的狭缝21末端、公共电极线1以及靠近狭缝 21末端的公共电极线1边缘均位于挡光层4区域内。
[0042] 需要说明的是,在每个子像素单元3中,第一电极2与公共电极线1之间设置有第 二电极5,挡光层4并不限于设置于公共电极线1与第二电极5之间,挡光层也可以设置于 第二电极与第一电极之间(图中未不出)。另外,上述第一电极2可以为公共电极,此时第 二电极5为像素电极;或者第一电极2可以为像素电极,此时第二电极5为公共电极。第二 电极5可以为板状电极或狭缝电极。
[0043] 本发明实施例中的阵列基板,由于挡光层的设置,使得在制作狭缝电极之前,公共 电极线和狭缝电极的狭缝末端均位于挡光层区域内,挡光层区域内的光线均被阻挡,因此 在狭缝电极的制作过程中,狭缝电极的狭缝末端处附近均位于挡光状态,使得光刻结束后 在该处的光刻胶厚度趋于一致,从而使得狭缝电极的狭缝末端图形与预设图形一致,从而 避免了压痕(trace mura)现象。
[0044] 具体地,在每个子像素单元3中,如图6所示,第一电极2和公共电极线1之间设置 有第二电极5 ;挡光层4设置于公共电极线1与第二电极5之间;第一电极2为公共电极, 第二电极5为像素电极;挡光层4由导电材料(例如金属)制成且挡光层4连接于公共电 极线1。子像素的存储电容包括第一电极2与第二电极5重叠的区域形成的电容以及第二 电极5与挡光层4之间形成的电容。传统ADS模式高解析度的显示装置中公共电极线1与 第二电极5之间形成的电容容量较小,而本实施例中挡光层4为导电材料且与公共电极线 1连接,相当于增大了两个电极之间的重叠面积,从而提高了存储电容的容量。
[0045] 具体地,挡光层4与公共电极线1之间设置有第一绝缘层6,第一绝缘层6上挡光 层4与公共电极线1重叠处设置有绝缘层过孔61,挡光层4通过绝缘层过孔61连接于公共 电极线1。公共电极线1与栅线(图中未示出)属于同一层,第一绝缘层6实际为现有的栅 极绝缘层。
[0046] 具体地,挡光层4与第二电极5之间设置有第二绝缘层7,第二绝缘层7用于挡光 层4与第二电极5之间的绝缘并且作为电容介质使挡光层4与第二电极5之间形成电容; 第二电极5与第一电极2之间设置有第三绝缘层8,第三绝缘层8为现有的钝化层,并且作 为第二电极5与第一电极2之间的电容介质。
[0047] 本发明实施例中的阵列基板,由于挡光层的设置,使得在制作狭缝电极之前,公共 电极线和狭缝电极的狭缝末端均位于挡光层区域内,挡光层区域内的光线均被阻挡,因此 在狭缝电极的制作过程中,狭缝电极的狭缝末端处附近均位于挡光状态,使得光刻结束后 在该处的光刻胶厚度趋于一致,从而使得狭缝电极的狭缝末端图形与预设图形一致,从而 避免了压痕(trace mura)现象。并且通过导电的挡光层与公共电极线连接,从而增大了公 共电极线与板状电极之间形成的电容容量,即增大了子像素的存储电容容量。
[0048] 本发明实施例提供一种液晶显示装置,包括上述的阵列基板。
[0049] 该阵列基板的具体结构和原理与上述实施例相同,在此不再赘述。该液晶显示装 置具体可以为:液晶面板、液晶电视、液晶显示器、数码相框、手机等等。
[0050] 本实施例中的液晶显示装置,由于阵列基板中挡光层的设置,使得在制作狭缝电 极之前,公共电极线和狭缝电极的狭缝末端均位于挡光层区域内,挡光层区域内的光线均 被阻挡,因此在狭缝电极的制作过程中,狭缝电极的狭缝末端处附近均位于挡光状态,使得 光刻结束后在该处的光刻胶厚度趋于一致,从而使得狭缝电极的狭缝末端图形与预设图形 一致,从而避免了压痕(trace mura)现象。并且通过导电的挡光层与公共电极线连接,从 而增大了公共电极线与像素电极之间形成的电容容量,即增大了子像素的存储电容容量。
[0051] 如图7所示,本发明实施例提供一种阵列基板的制作方法,包括:
[0052] 步骤101、如图6所示,在基板上形成公共电极线1 ;
[0053] 步骤102、在包括公共电极线1的基板上形成挡光层4 ;
[0054] 步骤103、在包括挡光层4的基板上形成第一电极2,第一电极2为狭缝电极,在每 个子像素单元中,第一电极2的狭缝21末端、公共电极线1以及靠近狭缝21末端的公共电 极线1边缘均位于挡光层4区域内。
[0055] 该阵列基板的具体结构和原理与上述实施例相同,在此不再赘述。
[0056] 本实施例中的阵列基板的制作方法制作的阵列基板,由于挡光层的设置,使得在 制作狭缝电极之前,公共电极线和狭缝电极的狭缝末端均位于挡光层区域内,挡光层区域 内的光线均被阻挡,因此在狭缝电极的制作过程中,狭缝电极的狭缝末端处附近均位于挡 光状态,使得光刻结束后在该处的光刻胶厚度趋于一致,从而使得狭缝电极的狭缝末端图 形与预设图形一致,从而避免了压痕(trace mura)现象。
[0057] 具体地,如图8所示,上述步骤102、在包括公共电极线1的基板上形成挡光层4具 体为:
[0058] 步骤1021、如图6所示,在包括公共电极线1的基板上形成由导电材料制成的挡光 层4,挡光层4连接于公共电极线1 ;
[0059] 上述步骤103、在包括挡光层4的基板上形成第一电极2之前还包括:
[0060] 步骤1023、在包括挡光层4的基板上形成第二电极5,第二电极5为像素电极。
[0061] 上述步骤102、在包括公共电极线1的基板上形成挡光层4之前还包括:
[0062] 步骤1011、在形成公共电极线的基板上形成第一绝缘层6,第一绝缘层6上挡光层 4与公共电极线1重叠处设置有绝缘层过孔61,绝缘层过孔61用于使挡光层4与公共电极 线1连接。
[0063] 上述步骤1023、在包括挡光层4的基板上形成第二电极5之前还包括:
[0064] 步骤1022、在包括挡光层4的基板上形成第二绝缘层7 ;
[0065] 上述步骤103、在包括挡光层的基板上形成第一电极之前还包括:
[0066] 步骤1024、在包括第二电极5的基板上形成第三绝缘层8。
[0067] 该阵列基板的具体结构和原理与上述实施例相同,在此不再赘述。
[0068] 本实施例中的阵列基板的制作方法制作的阵列基板,由于挡光层的设置,使得在 制作狭缝电极之前,公共电极线和狭缝电极的狭缝末端均位于挡光层区域内,挡光层区域 内的光线均被阻挡,因此在狭缝电极的制作过程中,狭缝电极的狭缝末端处附近均位于挡 光状态,使得光刻结束后在该处的光刻胶厚度趋于一致,从而使得狭缝电极的狭缝末端图 形与预设图形一致,从而避免了压痕(trace mura)现象。并且通过导电的挡光层与公共电 极线连接,从而增大了公共电极线与像素电极之间形成的电容容量,即增大了子像素的存 储电容容量。
[〇〇69] 以上所述,仅为本发明的【具体实施方式】,但本发明的保护范围并不局限于此,任何 熟悉本【技术领域】的技术人员在本发明揭露的技术范围内,可轻易想到变化或替换,都应涵 盖在本发明的保护范围之内。因此,本发明的保护范围应以所述权利要求的保护范围为准。
【权利要求】
1. 一种阵列基板,包括:由数行栅线和数列数据线交叉定义的数个子像素单元,每个 所述子像素单元中设置有第一电极和位于所述第一电极下方的公共电极线,所述第一电极 为狭缝电极,其特征在于, 在每个所述子像素单元中,所述公共电极线与所述第一电极之间设置有挡光层,所述 第一电极的狭缝末端、所述公共电极线以及靠近所述狭缝末端的公共电极线边缘均位于所 述挡光层区域内。
2. 根据权利要求1所述的阵列基板,其特征在于, 在每个所述子像素单元中,所述第一电极和公共电极线之间设置有第二电极; 所述挡光层设置于所述公共电极线与所述第二电极之间; 所述第一电极为公共电极,所述第二电极为像素电极; 所述挡光层由导电材料制成且所述挡光层连接于所述公共电极线。
3. 根据权利要求2所述的阵列基板,其特征在于, 所述挡光层与所述公共电极线之间设置有第一绝缘层,所述第一绝缘层上所述挡光层 与所述公共电极线重叠处设置有绝缘层过孔,所述挡光层通过所述绝缘层过孔连接于所述 公共电极线。
4. 根据权利要求3所述的阵列基板,其特征在于, 所述挡光层与所述第二电极之间设置有第二绝缘层; 所述第二电极与所述第一电极之间设置有第三绝缘层。
5. -种液晶显示装置,其特征在于,包括如权利要求1至4中任意一项所述的阵列基 板。
6. -种阵列基板的制作方法,其特征在于,包括: 在基板上形成公共电极线; 在包括所述公共电极线的基板上形成挡光层; 在包括所述挡光层的基板上形成第一电极,所述第一电极为狭缝电极,在每个子像素 单元中,所述第一电极的狭缝末端、所述公共电极线以及靠近所述狭缝末端的公共电极线 边缘均位于所述挡光层区域内。
7. 根据权利要求6所述的阵列基板的制作方法,其特征在于, 所述在包括所述公共电极线的基板上形成挡光层为: 在包括所述公共电极线的基板上形成由导电材料制成的所述挡光层,所述挡光层连接 于所述公共电极线; 所述在包括所述挡光层的基板上形成第一电极之前还包括: 在包括所述挡光层的基板上形成第二电极,所述第二电极为像素电极。
8. 根据权利要求7所述的阵列基板的制作方法,其特征在于, 所述在包括所述公共电极线的基板上形成挡光层之前还包括: 在形成所述公共电极线的基板上形成第一绝缘层,所述第一绝缘层上所述挡光层与所 述公共电极线重叠处设置有绝缘层过孔,所述绝缘层过孔用于使所述挡光层与所述公共电 极线连接。
9. 根据权利要求8所述的阵列基板的制作方法,其特征在于, 所述在包括所述挡光层的基板上形成第二电极之前还包括: 在包括所述挡光层的基板上形成第二绝缘层; 所述在包括所述挡光层的基板上形成第一电极之前还包括: 在包括所述第二电极的基板上形成第三绝缘层。
【文档编号】G02F1/1333GK104090429SQ201410268282
【公开日】2014年10月8日 申请日期:2014年6月16日 优先权日:2014年6月16日
【发明者】沈奇雨 申请人:京东方科技集团股份有限公司, 北京京东方光电科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1