液晶显示系统的制作方法

文档序号:11275391阅读:237来源:国知局
液晶显示系统的制造方法与工艺

本发明关于液晶显示系统。



背景技术:

液晶显示器(lcds)广泛地使用在电子元件中,例如笔记本电脑、智能型手机、数字相机、广告牌类型显示器以及高分辨率电视。

液晶显示面板可为,例如wu等人的美国专利号us6,956,631,其让与给auoptronicscorp.,亦即,本申请的受让人的母公司,其全部内容通过引用并入本文。如上公开专利的图1中所揭露,液晶显示面板可以包括一上偏光片、一下偏光片、一液晶单元与一背光源。来自背光源的光穿过下偏光片,穿过液晶单元,然后穿过上偏光片。如wu等人进一步所公开,图1中液晶单元可以包括一下玻璃基板与包含彩色滤光片的一上基板。包括薄膜晶体管(thinfilmtransistor;tft)元件的多个像素可以在玻璃基板上形成一阵列,并且液晶化合物可以填充到玻璃基板与彩色滤光片之间的空间中,形成液晶材料层。

如sawasaki等人的美国专利号us7,557,895,其让与给本申请的受让人的母公司auoptronicscorp.,并且其全部内容通过引用并入本文,通常液晶层的厚度必须被均匀地控制,以避免在液晶显示面板上的亮度不均匀。如sawasaki等人所公开的,可以通过在薄膜晶体管基板与彩色滤光片基板之间设置多数间隔物来实现所期望的均匀性。如在sawasaki等人中进一步公开的,柱隔物可以形成不同的高度,使一些柱隔物具有大于基板之间的间隙的高度,并且其它柱隔物具有小于基板之间的间隙的高度。这种配置可以允许基板之间的间隔随着温度变化而变化,而且当应力施加于面板时也可防止过度变形。

sawasaki等人还公开了一种组装基板的方法,基板间具有液晶材料。此方法包括以下步骤:准备两个基板,在其中一基板的外围的圆周上涂布密封材料,在其中一基板上滴下适当量的液晶,并借由在真空中吸附此对基板来填入液晶在此对基板之间,然后将所吸附的此对基板送回到大气压力环境中。

在液晶显示面板中,构成薄膜晶体管通道的半导体材料可以是非晶硅。然而,如chen在美国专利号us6,818,967所公开,其让与本申请的受让人的母公司auoptronicscorp.,多晶硅通道薄膜晶体管提供优于非晶硅薄膜晶体管的优势,其包括较低的功率与更大的电子迁移率。多晶硅的形成可以经由雷射结晶或雷射退火技术将非晶硅转换为多晶硅。使用雷射允许在低于600℃的温度下进行制造,因此制造技术被称为低温多晶硅(ltps)。如chen所公开的,低温多晶硅的重结晶过程导致在多晶硅层的表面上形成隆起,并且这些隆起影响低温多晶硅晶体管的电流特性。chen公开了减小低温多晶硅表面拢起的尺寸的方法,其中通过执行第一退火处理,然后执行表面蚀刻处理,例如使用氢氟酸溶液,然后执行第二退火处理。所得到的低温多晶硅表面具有高度/宽度比小于0.2的隆起。然后可以沉积栅极隔离层、栅极、介电层以及源极与漏极金属层在低温多晶硅层上方以形成完整的低温多晶硅晶体管。

如在sun等人的美国专利号us8,115,209,其让与给本申请的受让人的母公司auoptronicscorp.,并且其全部内容通过引用并入本文,与非晶硅薄膜晶体管相比,低温多晶硅晶体管的缺点是在晶体管关闭时具有相对较大的漏电流。使用多个栅极减少漏电流,sun等人公开了用于多晶硅晶体管的多种不同的多栅极结构,包括sun等人的图2a至图2n与图3至图6。

如本领域已知悉,常用的液晶分子表现出介电非等向性与导电非等向性。因此,可在外部电场下转动液晶的分子方向。通过改变外部电场的强度,可以控制通过偏光片与液晶材料的光的亮度。借由在阵列中不同像素内施加不同的电场,并且借由为不同像素提供不同的彩色滤光片,可以控制通过液晶显示面板中的每个点的光的亮度与颜色,并形成所期望的图像。

液晶显示面板也可以被配置为例如在wu等人的美国专利号us6,977,706,其让与给本申请的受让人的母公司auoptronicscorp.,并且其全部内容通过引用并入本文。如其中所公开的,水平电场液晶显示器in-planeswitchingmodeliquidcrystaldisplay;ips-lcd)包括一上基板、一下基板以及填充在上基板与下基板之间的多数液晶分子。电极系沿着一个基板(例如,下基板)以交替(即,梳状)的形式提供的,使得在操作期间,电场在对应的电极对之间延伸。不幸的是,由于在电极处的电场线的会聚,位于电极上方的液晶材料区称为死区(deadzones),此死区相对不受控制,导致光穿透率相对减小。

因此,希望减小死区的影响,特别是在水平电场液晶显示器中。



技术实现要素:

本发明的实施方式提供了包含具有交替电场配置的像素阵列的液晶显示系统与相关方法。

在一实施方式中,一种液晶显示器(liquidcrystaldisplay;lcd)系统包括一第一基板、一第二基板、液晶材料、多个突出部、多个第一像素电极、多个第一共电极、多个第二像素电极以及多个第二共电极。第二基板与第一基板间隔开的。液晶材料设置在第一基板与第二基板之间。突出部由第一基板支撑并且布置成阵列,且每个突出部从基部延伸。第一像素电极中的对应一者邻近于突出部中的对应一者的基板。第一共电极的对应的一者邻近于突出部的对应的一者的底部,使得突出部的每一者位于第一像素电极的一者与第一共电极的一者之间。第二像素电极的对应的一者位于突出部的对应的一者之上。第二共电极的对应的一者位于突出部的对应的一者之上。

在另一实施方式中,一种驱动具有多数像素的阵列的液晶显示系统的方法,其方法包括:提供多数突出部横跨像素的阵列;且使用横跨像素的阵列的多数电场配置的一交替序列以改变像素的穿透率,使得序列中的一第一像素电极产生一第一电场配置,序列中的一第二像素电极产生一第二电场配置,且序列中的一第三像素电极产生第一电场配置,其中第二像素电极邻近于第一像素电极,且第三像素电极邻近于第二像素电极。

从后续非限制性的实施方式中,本揭露的目的、特征及/或优点将清楚揭示。后续的叙述可一并参考图式来理解。

附图说明

图1是液晶显示系统的一实施方式的示意图;

图2是图1的实施方式的示意图,其为在剖面图中液晶显示系统的一部分;

图3是图1的实施方式的示意图,其为电场线的示意图;

图4描绘各种施加电压下的施加电场对标准化穿透率图;

图5绘示根据一实施方式的基本操作流程图;

图6描绘各种突出部高度下的施加电场对穿透率图;

图7描绘各种突出部高度下饱和电场的数据与穿透率的数据;

图8至图13为可用在液晶显示系统的一实施方式中的像素布置的示例的示意图(平面图);

图14a至图14f为电极配置的实施方式的示例的示意性的剖面图;

图15a至图15d为突出部配置的实施方式的示例的示意性的剖面图;

图16为另一实施方式的示意图。

其中,附图标记:

100:液晶显示系统

110:液晶显示面板

120:数据控制电路

130:栅极控制电路

140、150:像素

152、154:线

160:突出部

162:底部

164:第一像素电极

165:第一共电极

166:第二像素电极

167:第二共电极

168:上部

169:顶表面

170:突出部

172:底部

174:第一像素电极

175:第一共电极

176:第二像素电极

177:第二共电极

202:第一基板

204:第二基板

206:液晶材料

210、220、230、240:电场

242:间隙

400:像素

401、402、403、404:像素电极

411、412、413、414:共电极

420:数据线

422:栅极线

424:薄膜晶体管

426:线

450:像素

451、452、453、454:像素电极

461、462、463、464:共电极

471、472:数据线

473:栅极线

474、475:薄膜晶体管

476:共享线

500:像素

501、502、503、504:像素电极

511、512、513、514:共电极

521、522:数据线

523:栅极线

524、525:薄膜晶体管

526:线

550:像素

551、552、553、554:像素电极

561、562、563、564:共电极

571、572:数据线

573:栅极线

574、575:薄膜晶体管

581:共享线

582:数据线

600:像素

601、602、603、604:像素电极

611、612、613、614:共电极

621:数据线

622:栅极线

623:薄膜晶体管

624、625:共享线

650:像素

651、652、653、654:像素电极

661、662、663、664:共电极

671、672:数据线

673:栅极线

674、674a:薄膜晶体管

675、676:共享线

700:突出部

702:基板

704:底部

706、708:侧壁

710:顶表面

711、712、713、714:电极

716、718:外边缘

750:突出部

752:基板

754:底部

756、758:侧壁

760:顶表面

761、762、763、764:电极

766、768:外边缘

800:突出部

802:基板

804:底部

806、808:侧壁

810:顶表面

811、812、813、814:电极

816、818:悬伸部分

850:突出部

852:基板

854:底部

856、858:侧壁

860:顶表面

861、862、863、864:电极

865、867:延伸部分

868、869:外边缘

900:突出部

902:基板

904:底部

906、908:侧壁

910:顶表面

911、912、913、914:电极

915、917:延伸部分

918、919:悬伸部分

920:突出部

922:基板

924:底部

926、928:侧壁

930:顶表面

931、932、933、934:电极

935、936:部分

938、939:外边缘

950:突出部

952:基板

954:底部

956、958:侧壁

960:顶表面

961、962、963、964:电极

965、966:内边缘

1000:突出部

1004:底部

1006、1008:侧壁

1012:上段

1014:下段

1016:上段

1018:下段

1020:颈部

1021、1022、1023、1024:电极

1050:突出部

1054:底部

1060:顶表面

1061、1062、1063、1064:电极

1070:上部

1100:突出部

1101、1102、1103、1104:电极

1105:底部

1106、1108:侧壁

1110:顶点

1120:上部

1160:突出部

1162:底部

1164:第一像素电极

1165:第一共电极

1166:第二像素电极

1167:第二共电极

1168:上部

1169:顶表面

1170:突出部

1172:底部

1174:第一像素电极

1175:第一共电极

1176:第二像素电极

1177:第二共电极

1200:像素

1202:第一基板

1204:第二基板

d1:距离

d2:距离

具体实施方式

为了便于解释,以下讨论在液晶显示系统的领域中描述本公开的实施方式。应当理解,本揭露在其应用上不限于所示的具体布置的细节,因为本揭露能够具有其他实施方式。此外,本文所使用的用语是为了描述的目的,而不旨在限制。

在本揭露中提供了包含具有交替电场配置的像素阵列的液晶显示系统与相关方法。如下文将更详细地描述到,这种系统与方法可以包含位于不同高度的电极,以便提供用于控制液晶材料的层状电场。如此配置的系统与方法可助于减轻关于横向电场效应显示技术的典型死区(deadzones)并增加穿透率。现在将参照附图来描述本发明的实施方式。

参照图1,绘示了液晶显示系统100的实施方式。基本上,液晶显示系统100包含具有多数像素的液晶显示面板110、数据控制电路120与栅极控制电路130。本发明的实施方式中的电路与功能可以通过硬件、软件或硬件与软件的结合,例如微控制器、专用集成电路(application-specificintegratedcircuirs;asic)以及可编程的微控制器来实现。

液晶显示面板110包含多个像素(通常为数千个像素,例如像素140、像素150),其像素排列成包含多数行与列的二维阵列。为了便于说明,仅绘示出了几个像素。如已知悉,在薄膜晶体管(thinfilmtransistor;tft)液晶显示面板中,一个像素通常由三个像素元件(pixelelements;pes)所形成:红色、绿色以及蓝色,但各种配置亦可使用。例如,像素150被绘示包含三个像素元件,像素元件(红)、像素元件(绿)与像素元件(蓝)。一个或多个晶体管与一个或多个储存电容器通常连接每个像素元件,从而形成相关的像素元件的驱动电路。

在给定列中的所有像素的晶体管的栅极电极连接到栅极线(例如,线152),且源极电极连接到数据线(例如,线154)。栅极控制电路130与数据控制电路120控制个别施加于栅极线与数据线的电压,以个别寻址液晶显示面板中的每个像素元件。驱动电路通过可控制地脉冲各个像素元件以驱动晶体管,则驱动电路可以控制每个像素元件的穿透率,从而控制每个像素的颜色。在连续的脉冲(其以连续帧传递)之间,储存电容器有助于维持横跨在各个像素的电荷。共享线(未绘示)为电极提供参考(共享)信号。

图1中还绘示出延伸横跨过面板的延长突出部(例如,突出部160与突出部170)。在此实施方式中,为每个像素元件提供平行的突出部(为了便于说明,图中仅绘示出两个突出部160与突出部170),但是其他各种数量与配置亦可使用。

在图2中绘示出像素140的剖面示意图。如图2所示,像素140借由第一基板202与第二基板204以及液晶材料206(例如,蓝相液晶(bluephaseliquidcrystal;bplc))所形成。第二基板204与第一基板202隔开且平行。液晶材料206设置在第一基板202与第二基板204之间。突出部160与突出部170延伸通过像素区域,像素区域与像素140关联。具有大致矩形剖面的突出部的每一者借由第一基板202所支撑,每个突出部从一底部(分别为底部162与底部172)向上延伸。在一般的实施方式中,突出部的高度约为0.5微米或更高。

突出部160与突出部170的每一者与第一像素电极、第一共电极、第二像素电极与第二共电极关联。更具体地说,突出部160与第一像素电极164、第一共电极165、第二像素电极166与第二共电极167有关。突出部170与第一像素电极174、第一共电极175、第二像素电极176与第二共电极177关联。在此实施方式中,第一像素电极164与第一像素电极174以及第一共电极165与第一共电极175分别邻近于各别的基板(基板162及基板172)。如此一来,每个突出部位于一个第一像素电极与一个第一共电极之间。例如,突出部160位于第一像素电极164与第一共电极165之间。

第二像素电极166及176与第二共电极167及177位于它们各自的突出部上。如图2所示,第二像素电极166与第二共电极167位于突出部160的一上部168(即,上半部)上,并且因此与基板202隔开至少突出部160一半的高度。在此实施方式中,第二像素电极166与第二共电极167都位于与基板202平行的突出部160的顶表面169上。类似的配置对应地绘示于突出部170与关联的电极174、175、176与177。上述配置提供了多数的第一像素电极-第一共电极对(例如,第一共电极165-第一像素电极174对)与多数的第二像素电极-第二共电极对(例如,第二像素电极166-第二共电极167对与第二像素电极176-第二共电极177对)的一交替序列。

在操作中,例如图3所示,每个电极产生一电场。更具体地说,电极166与电极167产生延伸跨过突出部160的顶部的电场210,并且电极176与电极177产生出延伸跨过突出部170的顶部的电场220。电极165与电极174还产生出电场230于突出部160与170之间,此外,电极167与电极176产生出横跨突出部之间的间隙242的电场240,使得电场240与电场230处于重迭关系。可注意的是,在没有电场240的情况下,死区通常产生在那些电极上方,而电场240的存在与其相对于电极165与电极174的位置倾向于减轻(例如,去除)此死区。

在此实施方式中,电场210、电场220与电场230可以是相似的,因为相对空间关系(例如,d1=d2)与配置以及施加到电极的电压是相似的,从而造成实质上相等的电场强度。然而,在其他实施方式中,可以使用各种其他关系。作为示例,在一些实施方式中,电场210与电场220的电场强度可以高于电场230的电场强度,而在其他实施方式中,电场210与电场220的电场强度可以低于电场230的电场强度。作为另一个示例,在一些实施方式中,可以改变电极之间的间隔,使得突出部上的电极之间的间隔小于基板上的电极之间的间隔(即,d2<d1)。为了跨电极的一设定电压,这样的间隔会导致突出部上的电极的电场强度更高。

基于图3的实施方式,各种施加电压下的施加电场(v/μm)对标准化穿透率(%)的关系绘示在图4。在图4中,「像素1」系关于第一像素电极(第一像素电极例如,位于突出部的基部与电场230处的电极174与电极165),并且「像素2」关于第二像素电极(第二像素电极例如,位于突出部的顶部与电场220处的电极176与电极177)。

如图所示,与传统水平电场显示技术相比,效率可随着像素2的电场强度相对于像素1的电场强度增加而提高。也就是说,在一些实施方式中,上述可能是有益于配置一关连的像素阵列,使得被抬生的电极(即,最远离支撑基板的电极,例如在突出部160、170上的那些电极)产生比下部电极更强的电场(即,最靠近支撑基板的电极,例如邻近突出部底部的电极)。根据图4所示,与其他实施方式相比,例如升高的电极与下部电极产生相同电场(像素1=像素2)或升高的电极产生出比下部电极更弱的电场(像素1>像素2),当升高的电极产生出比下部电极(像素1<像素2)更强的电场时,这样的显示器可以利用相同的施加电场就达到标准化的穿透率。

上述关系可清楚地表示于在表1(下表)中,表1表示出在具有相同共享电压下,像素1与像素2的电压关系。如表所示,当像素2的电压高于像素1的电压时,饱和电场低。因此,可以使用较低的电压来实现高穿透率。

表1

因此,在一些实施方式中,由像素1与像素2产生出的电压的比率(p)(即,像素1/像素2)为0.01<p<10。由像素1与像素2产生出的电压的比率(p)可以通过调整第一像素电极及/或第二像素电极的电压来实现。或者,也可以通过调整第一共电极及/或第二共电极的电压来实现,其中第一共电极与第二共电极用来配合第一与第二像素电极以建立电场。

现在参照图5,本图绘示出根据一实施方式的基本操作的流程图。如图5所示,此方法包含提供多数突出部横跨在像素阵列上(步骤300)。在步骤302中,使用横跨像素阵列的电场配置的交替序列以改变像素的穿透率。作为示例,此系列中的第一像素呈现第一电场配置,此系列中的第二像素呈现第二电场配置,并且此系列中的第三像素呈现第一电场配置。在一些实施方式中,第一电场配置包含位于对应的相邻突出部对之间的第一电场,并且第二电场配置包含延伸跨过对应的突出部的第二电场。在这些实施方式的一些实施方式中,第一电场配置还包含横跨对应的相邻突出部对之间的第三电场,使得每个第三电场与第一电场的对应的一者重迭。

图6绘示各种突出高度下施加电场(v/μm)与穿透率的关系图。如图6所示,使用壁高度ha的常规壁水平电场显示技术,与相比于图3中所示的配置做比较,图3中所示的配置使用各种突出部高度(即,高度ha、hb、hc与hd,其中ha>hb>hc>hd)。如图所示,当在图3的配置中,使用与常规壁水平电场显示技术(ha)的壁高度相同的壁高度时,可以在相同的施加电场下,在大多数侦测范围内的产生更高的穿透率。另外,壁高的降低可能导致效率的降低;然而,结果看起来却比常规壁水平电场显示技术更好。

图7绘示图6所示的多种突出部高度与配置的饱和电场数据与穿透率数据,其中像素1等于像素2。如图7所示,常规壁水平电场显示技术的饱和电场值为3.3v/微米(um),而在图3的配置中ha、hb、hc与hd的值分别为1.9、2.2、2.6与3.8v/微米。因此,饱和电场值可随着壁高的减小而增加。另外,常规壁水平电场显示技术的标准化穿透率(%)值为78%,而在图3的配置中ha、hb、hc与hd的标准化穿透率(%)值分别为90、76、80与75%。因此,穿透率值可随着壁高的降低而减小。

第8至13图为像素布置示例的示意图(平面图),其中像素对应于图3所示,其可以用于液晶显示系统的实施方式中。为了便于说明,未绘示在突出部上的一个或多个排列的电极,但是将在别处详细描述。

如图8所示,像素400包含与共电极交替的像素电极。特别是,像素电极被布置为与共电极交替的细长一对的像素电极(例如,一对的像素电极401及402与一对的像素电极403及404),共电极也布置为细长一对的共电极(例如,一对的共电极411及412与一对的共电极413及414)。像素电极电性耦接到数据线420,数据线420向像素电极提供数据信号以响应控制薄膜晶体管424的栅极线422。共电极电性耦接到共享线426。

像素电极402与共电极411如图3所示的第二像素电极166与第二共电极167一样,可以位于一突出部上。共电极412与像素电极403如图3所示的第一共电极165与第一像素电极174那样,可以位于突出部的旁边。相同地,像素电极404与共电极413如图3所示对应的电极一样,可以位于另一个突出部上。另外,像素电极402与共电极411之间的距离d2以及共电极412与像素电极403之间的距离d1可以呈现在本公开的先前段落中提及的关系。

与图8的单个数据线的实施方式相比,图9的像素450每像素包含两个数据线。如图9所示,像素450包含与一对的共电极(例如,一对的共电极461及462与一对的共电极463及464)交替的一对的像素电极(例如,一对的像素电极451及452与一对的像素电极453及454)。像素电极451与453电性耦接到数据线471,像素电极452与454电性耦接到数据线472。数据线471及472向它们各自的像素电极提供数据信号以响应各别控制薄膜晶体管474与475的栅极线473。共电极电性耦接到共享线476。像素电极452与像素电极453可以通过不同的薄膜晶体管从两个不同的数据线接收不同的数据信号,使得它们可以提供如前所述的不同电场。类似地,电极452、电极461、电极454与电极463可以被突出部升高,并且其它电极可以位于突出部旁边。

在图10中绘示了另外两个数据线的一实施方式。如图10所示,像素500包含与一对的共电极(例如,一对的共电极511及512与一对的共电极513及514)交替的一对的像素电极(例如,一对的像素电极501及502与一对的像素电极503及504)。像素电极501与像素电极503电性耦接到数据线521,像素电极502与像素电极504电性耦接到数据线522。数据线521与数据线522向它们各自的像素电极提供数据信号以响应各别控制薄膜晶体管524与薄膜晶体管525的栅极线523。共电极电性耦接到共享线526。

在图11中绘示出两个数据线的另一个实施方式(其也包含两个共享线)。如图11所示,像素550包含与一对的共电极(例如,一对的共电极561及562与一对的共电极563及564)交替的一对的像素电极(例如,一对的像素电极551及552与一对的像素电极553及554)。像素电极551与553电性耦接到数据线571,像素电极552与554电性耦接到数据线572。数据线571、数据线572向它们各自的像素电极提供数据信号以响应各别控制薄膜晶体管574与薄膜晶体管575的栅极线573。共电极561与共电极563电性耦接到共享线581,共电极562与共电极564电性耦接到数据线582。像素550包含两个共享线,因此可以通过提供不同的共享电压以与相同或不同的数据电压来建立不同强度的电场。

图12包含每个像素的单一数据线与两个共享线。如图12所示,像素600包含与一对的共电极(例如,一对的共电极611及612与一对的共电极613及614)交替的一对的像素电极(例如,一对的像素电极601及602与一对的像素电极603及604)。像素电极601至像素电极604电性耦接到数据线621。数据线621向像素电极提供数据信号以响应控制薄膜晶体管623的栅极线622。共电极611与613电性耦接到共享线624,且共电极612与614电性耦接到共享线625。

相比之下,图13的实施方式包含每个像素的两条数据线与两条共享线。如图13所示,像素650包含与一对的共电极(例如,一对的共电极661及662与一对的共电极663及644)交替的一对的像素电极(例如,一对的像素电极651及652与一对的像素电极653及654)。像素电极651与653电性耦接到数据线671,像素电极652与654电性耦接到数据线672。数据线671及672向它们各自的像素电极提供数据信号以响应各别控制薄膜晶体管674与674a的栅极线673。共电极661与663电性耦接到共享线675,且共电极662与664电性耦接到共享线676。

图14a至图14f是电极配置的示例性实施方式的示意性剖面图。这此注明,为便于说明这些特定图的所有突出部的剖面为矩形,但用于其它突出部形状亦可适用,例如图15a至图15d各别描述的突出部形状。

如图14a所示,基板702支撑突出部700。突出部700包含底部704,相对的侧壁706、708与顶表面710。第14a图还绘示出了电极711、712、713与714。更具体地说,电极711由基板702所支撑(例如,第一像素电极),并且邻近底部704与侧壁706。电极714(例如,第一共电极)由基板702所支撑,并且邻近底部704与侧壁708。在此实施方式中,电极711与714直接接触基板与突出部对应的侧壁。

此外,电极712与电极713(例如,分别为第二像素电极与第二共电极)由顶表面710支撑,其中电极712的外边缘716与侧壁706对齐,并且电极713的外边缘718与侧壁708对齐。在此实施方式中,电极712与电极713直接接触顶表面710。

如图14b所示,突出部750由基板752支撑。突出部750包含底部754、相对的侧壁756、侧壁758与顶表面760。第14b图还绘示出了电极761、电极762、电极763与电极764。更具体地说,电极761由基板752支撑,并且邻近底部754与侧壁756,而电极764由基板752支撑,并且邻近底部754与侧壁758。在此实施方式中,电极761与764直接接触基板;然而电极761与电极764与突出部的对应的侧壁隔开。

另外,电极762与电极763由顶表面760支撑,且电极762的外边缘766设置在侧壁756形成的边缘的后方。类似地,电极763的外边缘768设置在侧壁758形成的边缘的后方。在此实施方式中,电极762与电极763直接接触顶表面760。

如图14c所示,突出部800由基板802支撑,并且包含底部804、相对的侧壁806、侧壁808与顶表面810。第14c图还绘示了电极811、812、813与电极814。更具体地说,电极811由基板802支撑并且邻近于底部804与侧壁806。电极814由基板802支撑并且邻近于底部804与侧壁808。在此实施方式中,电极811与电极814直接接触基板与突出部对应的侧壁。

另外,电极812与电极813由顶表面810支撑。与前述实施方式相比,每个突出部包含延伸超出突出部的侧壁的一悬伸(overhang)部分。更具体地说,电极812包含一悬伸部分816,并且电极813包含一悬伸部分818。在此实施方式中,电极812与电极813直接接触顶表面810以及对应的侧壁。

在图14d的实施方式中,突出部850由基板852支撑,并且包含底部804、相对的侧壁856、侧壁858与顶表面860。第14d图还绘示了电极861、862、863与电极864。更具体地说,电极861由基板852支撑,并且邻近于底部804与侧壁856。电极864由基板852支撑,并且邻近于底部804与侧壁858。在此实施方式中,电极861与电极864直接接触基板与所述突出部对应的侧壁,然而这些电极的每一个包含在对应的侧壁上延伸的一延伸部分(分别为延伸部分865与延伸部分867)。

此外,电极862与电极863由顶表面860支撑,其中电极862的外边缘868与侧壁856对齐,并且电极863的外边缘869与侧壁858对齐。在此实施方式中,电极852与853直接接触顶表面860。

在图14e的实施方式中,突出部900由基板902支撑,且包含底部904、相对的侧壁906、侧壁908与顶表面910。第14e图还绘示出了电极911、912、913与电极914。更具体地说,电极911由基板902支撑并且邻近于底部904与侧壁906。电极914由基板902支撑并且邻近于底部904与侧壁908。在此实施方式中,电极911与电极914直接接触基板与突出部对应的侧壁。另外,这些电极中的每一个包含在对应的侧壁上延伸的一延伸部分(分别为延伸部分915与延伸部分917)。延伸部分915与延伸部分917的宽度可以实质上不小于电极911与914的宽度。

此外,电极912与电极913由顶表面910支撑。这些突出部中的每一个包含延伸超出突出部的侧壁的一悬伸部分。更具体地说,电极912包含一悬伸部分918,且电极913包含一悬伸部分919。在此实施方式中,电极912与电极913直接接触顶表面910以及对应的侧壁。

在图14f的实施方式中,突出部920由基板922支撑,并且包含底部924、相对的侧壁266、侧壁928与顶表面930。第14f图还绘示出了电极931、电极932、电极933与电极934。更具体地说,电极931由基板922支撑,并且电极931的位置使得电极的一部分935延伸超过侧壁926(例如,在突出部下方)。同样地,电极934由基板922支撑,并且其电极934的位置使得电极的一部分936延伸超过侧壁928。另外,电极932与电极933由顶表面930支撑,其中电极932的外边缘938与侧壁928的侧壁926对齐,并且电极933的外边缘939与侧壁928对齐。在此实施方式中,电极932与933直接接触顶表面930。

图15a至图15d为突出部配置的示例性实施方式的示意性剖面图,突出部配置可以与前述电极配置一起使用。如第15a图所示,突出部950由基板952支撑且具有一梯形剖面,梯形剖面包含底部954、相对的侧壁956、侧壁958与顶表面960。

图15a还描绘了电极961、电极962、电极963与电极964。电极961与电极64邻近于底部954与一对应的侧壁。注明在此实施方式中,这些电极的内边缘(分别为内边缘965与内边缘966)与对应的侧壁的外缘共形。

在图15b中绘示出突出部1000,突出部1000具有包含底部1004、相对的侧壁1006、侧壁1008与顶表面1010的双梯形剖面图。每个侧壁包含一对壁段(例如,侧壁1006包含上段1012与下段1014,并且侧壁1008包含上段1016与下段1018)。值得注意的是,每对壁段朝向彼此倾斜以形成颈部1020。第15b图还描绘了电极1021、电极1022、电极1023与电极1024。

在图15c的实施方式中,突出部1050具有包含底部1054与连续顶表面1060的圆顶(例如,半球形)剖面。电极1061、电极1062、电极1063与电极1064直接接触表面1060,其中电极1062与电极1063位于突出部的上部1070(即,上半部)。

如图15d所示,突出部1100具有三角形剖面图,三角形剖面图包含底部1105与在顶点1110处连接的侧壁1106、侧壁1108的。电极1101、电极1102、电极1103与电极1104直接接触对应的侧壁,其中电极1102与电极1103位于突出部的上部1120。可了解的是,不同于其他所述的实施方式,所有电极皆由突出部1100支撑。

在图14a至图14e中所揭露的突出部与电极之间的位置关系亦可应用于具有图15a至图15d所揭露的各个不同形状的突出部上。

像素的另一实施方式示意性地绘示在图16的剖面图中。如图16所示,像素1200由第一基板1202、第二基板1204以及液晶材料1206所形成。第二基板204与第一基板1202间隔开且平行。液晶材料1206(例如,蓝相液晶)设置在基板1202之间。突出部1160与突出部1170延伸穿过与像素1200关联的像素区域。每个突出部具有一大致矩形剖面图,且由基板1202支撑,每个突出部从底部(分别为底部1162与底部1172)向上延伸。

每个突出部1160及突出部1170与第一像素电极、第一共电极、第二像素电极与第二共电极关联。更具体地说,突出部1160与第一像素电极1164、第一共电极1165、第二像素电极1166与第二共电极1167关联;突出部1170与第一像素电极1174、第一共电极1175、第二像素电极1176与第二共电极1177关联。在本实施方式中,第一像素电极1164、第一像素电极1174与第一共电极1165、第一共电极1175邻近于对应的突出部的各个底部(底部1162与底部1172)。如此一来,每个突出部位于一个第一像素电极与一个第一共电极之间。例如,突出部1160位于第一像素电极1164与第一共电极1165之间。

第二像素电极1166、第二像素电极1176与第二共电极1167、第二共电极1177位于它们各自的突出部上。如图16所示,第二像素电极1166与第二共电极1167位于突出部1160的上部1168(即,上半部)上,并且因此与基板1202隔开至少突出部1160一半的高度。在此实施方式中,第二像素电极1166与第二共电极1167都位于突出部1160的顶表面1169上,顶表面1169平行于基板1202。类似的配置对应地绘示于突出部1170与关联的电极1174、电极1175、电极1176与电极1177。上述配置提供了第一像素电极-第一共电极对(例如,第一共电极1165-第一像素电极1174对)与第二像素电极-第二共电极(例如,第二像素电极1166-第二共电极1167对与第二像素电极1176-二共电极1177对)的交替序列。

这此注明,上述各种态样可以用于缺乏突出部(即,高度变化小于约0.5微米)的基板。

当然,本发明还可有其它多种实施例,在不背离本发明精神及其实质的情况下,熟悉本领域的技术人员可根据本发明作出各种相应的改变和变形,但这些相应的改变和变形都应属于本发明权利要求的保护范围。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1