阵列基板、包含其的显示面板和显示装置的制造方法

文档序号:10533699阅读:168来源:国知局
阵列基板、包含其的显示面板和显示装置的制造方法
【专利摘要】本申请公开了一种阵列基板、包含其的显示面板和显示装置。其中,包括多个像素单元以及设置在各像素单元内的第一电极;其中:第一电极包括至少两个第一支电极和两个第二支电极,第一支电极和第二支电极为条状电极,各第一支电极包括第一直线段,各第一直线段相互平行且长度相等,各第二支电极相互平行且长度相等,且各第一支电极的第一端与其中一个第二支电极连接,各第一支电极的第二端与另一个第二支电极连接;其中,第二支电极沿第一方向延伸,第一支电极与第二方向形成第一夹角θ1,且第一夹角θ1满足:6°≤θ1≤45°。按照本申请的方案,可使液晶显示面板因外力作用产生的拖尾现象在外力消失后较快地恢复,进而提升显示效果。
【专利说明】
阵列基板、包含其的显示面板和显示装置
技术领域
[0001]本公开一般涉及显示技术,尤其涉及阵列基板、包含其的显示面板和显示装置。
【背景技术】
[0002]液晶显示面板通常包括形成有像素阵列的阵列基板、与阵列基板对置的彩膜基板以及形成在阵列基板和彩膜基板之间的液晶层。像素阵列包含了多个阵列排布的像素区域,而各像素区域中均形成有像素电极和公共电极。通过向像素电极和公共电极施加不同的电压,可以使液晶层中的液晶分子产生相应的旋转,从而使显示面板显示预定的画面。
[0003]然而,当向液晶显示面板上施加外力时,像素电极中沿X方向的支电极附近的液晶分子将在外力作用下偏转,从而使得该位置的穿透率下降形成暗色畴线,该暗色畴线可能延伸至像素区域中,并且在外力撤销后的较长一段时间(例如,20分钟)内难以消失,使得液晶显示面板的拖尾现象严重,影响显示效果。
[0004]为了改善这种拖尾现象,在现有技术的一些液晶显示面板中,像素电极或公共电极可以具有如图1所示的结构。图1所示的像素电极或公共电极具有由三个直线段拼接形成的的支电极110。采用图1所示形状的电极后,液晶显示面板的拖尾现象可得到较为显著的改善。然而,随之而来的,液晶显示面板的响应时间变得较长,且穿透率相应地显著下降。

【发明内容】

[0005]鉴于现有技术中的上述缺陷或不足,期望提供一种阵列基板、包含其的显示面板和显示装置,以解决【背景技术】中所述的至少部分技术问题。
[0006]第一方面,本申请提供了一种阵列基板,包括多个像素单元以及设置在各像素单元内的第一电极;其中:第一电极包括至少两个第一支电极和两个第二支电极,第一支电极和第二支电极为条状电极,各第一支电极包括第一直线段,各第一直线段相互平行且长度相等,各第二支电极相互平行且长度相等,且各第一支电极的第一端与其中一个第二支电极连接,各第一支电极的第二端与另一个第二支电极连接;其中,第二支电极沿第一方向延伸,第一支电极与第二方向形成第一夹角9I,且第一夹角9I满足:6° ^0^45° ;第一方向与第二方向垂直。
[0007]第二方面,本申请还提供了一种显示面板,包括如上所述的阵列基板。
[0008]第三方面,本申请还提供了一种显示装置,包括如上所述的显示面板。
[0009]本申请的方案,通过设计阵列基板中第一电极的形状,使得液晶显示面板在受到外力作用时,产生的暗色畴线不会延伸至像素区域中,从而避免了暗色畴线对液晶显示面板的穿透率的不良影响。此外,采用本申请的方案后,因外力作用产生的拖尾现象在外力消失后可以较快地恢复,进而提升显示效果。
【附图说明】
[0010]通过阅读参照以下附图所作的对非限制性实施例所作的详细描述,本申请的其它特征、目的和优点将会变得更明显:
[0011]图1示出了一种现有的像素电极或公共电极的示意性结构图;
[0012]图2示出了本申请的阵列基板中,一个实施例的第一电极的示意性结构图;
[0013]图3示出了本申请的阵列基板中,另一个实施例的第一电极的示意性结构图;
[0014]图4示出了本申请的阵列基板中,又一个实施例的第一电极的示意性结构图;
[0015]图5示出了本申请的阵列基板中,图4所示实施例的另一个可选的实现方式的第一电极的示意性结构图;
[0016]图6示出了本申请的阵列基板中,再一个实施例的第一电极的示意性结构图;
[0017]图7示出了本申请阵列基板一个实施例的第一电极阵列的排布方式;
[0018]图8示出了本申请阵列基板另一个实施例的第一电极阵列的排布方式。
【具体实施方式】
[0019]下面结合附图和实施例对本申请作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释相关发明,而非对该发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与发明相关的部分。
[0020]需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。下面将参考附图并结合实施例来详细说明本申请。
[0021]参见图2所示,为本申请的阵列基板中,一个实施例的第一电极的示意性结构图。
[0022]本申请的阵列基板包括多个像素单元以及设置在各像素单元内的第一电极。
[0023]其中,如图2所示,第一电极包括至少两个第一支电极210和两个第二支电极220,第一支电极210和第二支电极220为条状电极。
[0024]各第一支电极210包括第一直线段,各第一直线段相互平行且长度相等。在图2所示的实施例中,示意性地示出了第一支电极210的形状为直线,因而在图2所示的实施例中,第一支电极210所包含的第一直线段可以视为等同于该第一支电极210。
[0025]请继续参见图2所示,各第二支电极220相互平行且长度相等,且各第一支电极210的第一端211与其中一个第二支电极220连接,各第一支电极210的第二端212与另一个第二支电极220连接。
[0026]其中,第二支电极220沿第一方向延伸,第一支电极210与第二方向形成第一夹角θι,且第一夹角θι满足:6°。第一方向与第二方向垂直。
[0027]采用本实施例的第一电极的液晶显示面板,当向其上施加外力时,形成的暗色畴线不会延伸至像素区域中,因而不会对液晶显示面板的穿透率产生显著地不良影响。
[0028]此外,在外力撤销后,暗色畴线可以较为迅速(例如,在0.5s之内)地消失,从而显著减轻液晶显示面板的拖尾现象,提升了显示效果。
[0029]例如,可选地,第一夹角Q1可以为17°。若显示面板中液晶分子为负性液晶分子,液晶分子的初始取向方向平行于第一方向,在第一电极通电形成电场后,液晶分子与电场方向具有一初始夹角,初始夹角的角度等于ΘI,由于Θ工的数值相应较大,在电场的作用下,液晶分子可以快速旋转,响应速度快。此外,外力作用导致的黑色畴线不会延伸至像素区域内,且可以较为迅速地消失。与图1所示的电极相比,采用本实施例的第一电极后,液晶显示面板的响应时间可缩短约6毫秒左右。在这里,响应时间可以理解为采用该形状的电极的液晶显示面板在各灰阶之间切换时,灰阶到灰阶转换所需时间的最大值。
[0030]参见图3所示,为本申请的阵列基板中,另一个实施例的第一电极的示意性结构图。
[0031]与图2所示的实施例类似,图3所示的第一电极同样包括至少两个第一支电极310和两个第二支电极320,第一支电极310和第二支电极320为条状电极。各第一支电极310包括第一直线段,各第一直线段相互平行且长度相等。在图3所示的实施例中,示意性地示出了第一支电极310的形状为直线,因而在图3所示的实施例中,第一支电极310所包含的第一直线段可以视为等同于该第一支电极310。各第二支电极320相互平行且长度相等,且各第一支电极310的第一端311与其中一个第二支电极320连接,各第一支电极310的第二端312与另一个第二支电极320连接。其中,第二支电极320沿第一方向延伸,第一支电极310与第二方向形成第一夹角θι。
[0032]与图2所示实施例不同的是,本实施例中,第一电极还进一步包括第一端电极330,且第一端电极330包括第一边331、第二边332和第三边333。
[0033]其中,第一边331与第一支电极310拼接,第二边332平行于第一方向,第三边333与第一支电极310相交形成第二夹角θ2,且第二夹角θ2满足0° <θ2<60°。
[0034]由于第一端电极的存在,增大了第一电极在端部的面积,可以加强第一电极中第一端电极附近的电场,降低了因端部各个方向的电场分量不同引起的合成电场紊乱。在该区域的液晶分子,可以在强化的电场作用下,进行有效地旋转,减轻了向错和拖尾效应,提高了显示质量。这样一来,当向液晶显示面板施加外力时,第一端电极将阻断暗色畴线向像素区域内延伸,相应地,拖尾消失时间也可以更短。此外,由于暗色畴线被第一端电极阻断,可以使得使用本实施例的液晶显示面板具有更高的穿透率。
[0035]参见图4所示,为本申请的阵列基板中,又一个实施例的第一电极的示意性结构图。
[0036]与图3所示的实施例类似,本实施例的第一电极同样包括至少两个第一支电极410和两个第二支电极420,第一支电极410和第二支电极420为条状电极。各第一支电极410包括第一直线段,各第一直线段相互平行且长度相等。在图4所示的实施例中,示意性地示出了第一支电极410的形状为直线,因而在图4所示的实施例中,第一支电极410所包含的第一直线段可以视为等同于该第一支电极410。各第二支电极420相互平行且长度相等,且各第一支电极410的第一端411与其中一个第二支电极420连接,各第一支电极410的第二端412与另一个第二支电极420连接。其中,第二支电极420沿第一方向延伸,第一支电极410与第二方向形成第一夹角θι。
[0037]且本实施例中第一电极同样包括第一端电极430,且第一端电极430包括第一边431、第二边432和第三边433。
[0038]与图3所示的实施例不同的是,本实施例的第一电极还包括第二端电极440,第二端电极包括第四边441、第五边442和第六边443。
[0039]其中,第四边441与第一支电极410拼接,第五边442平行于第一方向,第六边443与第一支电极410相交形成第三夹角θ3,且第三夹角θ3满足:0° <θ3<40°。
[0040]此外,与第一端电极430拼接的的第一支电极410和与第二端电极440拼接的第一支电极410不同。也即是说,对同一个第一支电极410而言,其上可拼接有第一端电极430或者可拼接有第二端电极440,例如,图4中,第一端电极430与左侧的第一支电极410拼接,而第二端电极440与右侧的第一支电极410拼接。
[0041]此外,需要说明的是,在一些可选的实现方式中,本实施例的第一电极可以如图4所示包括两个第一支电极410。或者,在另一些可选的实现方式中,本实施例的第一电极还可以如图5所示包括多于两个的第一支电极510。
[0042]在如图5所不的实现方式中,第一端电极530位于第一电极沿第一方向延伸的一侦U,而第二端电极540位于第一电极的沿第一方向延伸的另一侧。
[0043]也即是说,对同一个第一电极而言,第一端电极530位于第一电极中的全部第一支电极510的同一侧,第二端电极540位于第一电极中的全部第一支电极510的同一侧。且第一端电极530和第二端电极540位于第一电极中任意第一支电极510的相异两侧。
[0044]以图5为例,第一端电极530位于该第一电极中全部第一支电极510的左侧,第二端电极540位于该第一电极中全部第一支电极510的右侧。且针对该第一电极中的任意一个第一支电极510而言,第一端电极530和第二端电极540均分别位于该第一支电极510的左、右两侧。
[0045]可选地,在图3?图5所示的实施例中,第一端电极330、430、530的第一边331、431、531的长度I1和第二端电极340、440、540的第四边341、441、541的长度14满足:
[0046]w^li,l4^lo/4;
[0047]其中,w为第二支电极320、420、520的宽度,也即第二支电极320、420、520在第二方向上的宽度。1为第一支电极310、410、510的长度,也即第一支电极310、410、510在其延伸方向上的长度。这样一来,第一端电极和第二端电极的制作工艺较为简单,并可避免第一端电极和第二端电极的面积过大对显示面板的穿透率造成负面影响。
[0048]在一些可选的实现方式中,第一夹角Q1、第二夹角θ2和第三夹角θ3可以满足如下的条件:
[0049]6° ^0^13° ,30° ^Θ2^60ο,且0°<θ3<40°。
[0050]在这些可选的实现方式中,由于第一夹角0工相应地较小,通过设置较大的第二夹角θ2,可以相应地补偿由于第一夹角0:较小造成的响应速度减慢,提升显示面板的显示效果O
[0051 ] 在这些可选的实现方式中,当Q1= 10°,02 = 30°且θ3 = 40°时,液晶显示面板的拖尾消失时间约为0.37秒,且在外力作用下的暗色畴线不会延伸至像素区域内,从而使得液晶显示面板可以保持较高的穿透率。此外,液晶显示面板同时具有较快的响应速度。与图1所示的电极相比,穿透率约可提升3%左右,且响应速度可提高6毫秒左右。
[0052]或者,在另一些可选的实现方式中,第一夹角Q1、第二夹角θ2和第三夹角θ3可以满足如下的条件:
[0053]13。<0^45° ,0° ^Θ2^60ο,且0° <θ3<40°。
[0054]在这些可选的实现方式中,由于第一夹角0工的取值较大,可以进一步地改善使用这一电极的液晶显示面板的响应速度,并且保持较好的穿透率和拖尾表现。此外,由于第一夹角ΘI的取值较大,使得液晶显示面板具有了较快的响应速度,可以放宽对第二夹角Θ2取值范围的限制,从而在一些应用场景(例如θ2=ο时)中简化工艺步骤和工艺实现难度。
[0055]参见图6所示,为本申请的阵列基板中,再一个实施例的第一电极的示意性结构图。
[0056]与前述各实施例的第一电极相似,本实施例的第一电极同样包括至少两个第一支电极610和两个第二支电极620,第一支电极610和第二支电极620为条状电极。各第一支电极610包括第一直线段611,各第一直线段相互平行且长度相等。各第二支电极620相互平行且长度相等,且各第一支电极610的第一端613与其中一个第二支电极620连接,各第一支电极610的第二端614与另一个第二支电极620连接。
[0057]与前述各实施例不同的是,本实施例的第一电极中,第一支电极610还包括第二直线段612。
[0058]第二直线段612的一端与第一直线段611的一端连接,第一直线段611和第二直线段612位于两个第二支电极620之间。且第一直线段611的延伸方向与第二直线段612的延伸方向关于第一方向对称。
[0059]在一些可选的实现方式中,当图6所示实施例的第一电极在阵列基板上阵列排布时,第一电极所构成的阵列可以具有图7所示的排布方式。
[0060]如图7所示,第一电极所构成的阵列例如可以包括MXN个第一电极。也即是说,第一电极所构成的阵列例如可以包括M个第一电极行710。
[0061]在另一些可选的实现方式中,本申请各实施例的第一电极在阵列基板上阵列排布时,还可以具有如图8所示的结构。
[0062]在图8中,沿第二方向相邻的各第一电极的第一直线段关于第一方向轴对称。
[0063]如图8所示,沿第二方向相邻的第一电极810和第一电极820各自的第一支电极的延伸方向关于第一方向轴对称,而图8所示的第一电极阵列中,各第一电极的第二支电极沿第一方向延伸。
[0064]在这里,需要说明的是,尽管图8中,第一电极810具有与图4所示实施例类似的结构,但这仅是示意性的。本领域技术人员可以明白,还可以将如图2、图3或图5所示的第一电极按照图8所示的排布方式进行阵列排布,以使沿第二方向相邻的各第一电极的第一支电极的第一直线段的延伸方向关于第一方向轴对称。
[0065]本领域技术人员可以理解,本申请阵列基板除如上各实施例的像素单元和位于像素单元内的第一电极之外,还可以包括其它的结构。
[0066]例如,阵列基板还包括取向层。取向层覆盖全部的像素单元,且取向层具有平行于阵列基板平面的取向方向。例如,取向方向可以为图2?图8中所示的第一方向。
[0067]此外,本申请各实施例中,第一电极可以作为像素电极,或者,第一电极也可以作为公共电极。
[0068]本申请还公开了一种显示面板包括如上公开的阵列基板、与阵列基板对置的对置基板以及形成于阵列基板和对置基板之间的液晶层。
[0069]本申请还公开了一种显示装置,包括如上所述的显示面板。此外,本领域技术人员可以明白,本申请的显示装置除了包括显示面板之外,还可以包括其它的一些公知的结构,例如用于向显示面板提供相应的显示信号的集成电路芯片。为了不模糊本申请的重点,将不再对这些公知的结构进行进一步的描述。
[0070]以上描述仅为本申请的较佳实施例以及对所运用技术原理的说明。本领域技术人员应当理解,本申请中所涉及的发明范围,并不限于上述技术特征的特定组合而成的技术方案,同时也应涵盖在不脱离发明构思的情况下,由上述技术特征或其等同特征进行任意组合而形成的其它技术方案。例如上述特征与本申请中公开的(但不限于)具有类似功能的技术特征进行互相替换而形成的技术方案。
【主权项】
1.一种阵列基板,其特征在于,包括多个像素单元以及设置在各所述像素单元内的第一电极; 其中: 所述第一电极包括至少两个第一支电极和两个第二支电极,所述第一支电极和所述第二支电极为条状电极,各所述第一支电极包括第一直线段,各所述第一直线段相互平行且长度相等,各所述第二支电极相互平行且长度相等,且各所述第一支电极的第一端与其中一个第二支电极连接,各所述第一支电极的第二端与另一个所述第二支电极连接; 其中,所述第二支电极沿第一方向延伸,所述第一支电极与第二方向形成第一夹角θ?,且第一夹角θι满足: 6。θι<45° ; 所述第一方向与所述第二方向垂直。2.根据权利要求1所述的阵列基板,其特征在于: θι = 170 ο3.根据权利要求1所述的阵列基板,其特征在于: 所述第一电极还包括第一端电极,所述第一端电极包括第一边、第二边和第三边;所述第一边与所述第一支电极拼接,所述第二边平行于所述第一方向,所述第三边与所述第一支电极相交形成第二夹角θ2,第二夹角02满足: O。彡 θ2彡60。ο4.根据权利要求3所述的阵列基板,其特征在于: 所述第一电极还包括第二端电极,所述第二端电极包括第四边、第五边和第六边;所述第四边与所述第一支电极拼接,所述第五边平行于所述第一方向,所述第六边与所述第一支电极相交形成第三夹角θ3,第三夹角θ3满足: 0° ^93^40° ; 与所述第一端电极拼接的的第一支电极和与所述第二端电极拼接的第一支电极不同。5.根据权利要求4所述的阵列基板,其特征在于: 包括一个第一端电极和一个第二端电极,且所述第一端电极位于所述第一电极沿第一方向延伸的一侧,所述第二端电极位于所述第一电极沿第一方向延伸的另一侧。6.根据权利要求5所述的阵列基板,其特征在于: 所述第一电极包括两个第一支电极。7.根据权利要求4所述的阵列基板,其特征在于:所述第一边的长度IjP所述第四边的长度14满足: w^ili, Klo/4; 其中,w为所述第二支电极的宽度,1为所述第一支电极的长度。8.根据权利要求4所述的阵列基板,其特征在于,所述第一夹角0工、第二夹角02和第三夹角θ3满足: 60^θ!^13° ,30° ^Θ2^60ο,且0°<θ3<40°。9.根据权利要求4所述的阵列基板,其特征在于,所述第一夹角0工、第二夹角02和第三夹角θ3满足: 13° <θι^45° ,0° ^Θ2^60ο,且O。^03^40°。10.根据权利要求1-9任意一项所述的阵列基板,其特征在于,还包括取向层; 所述取向层覆盖所述像素单元,且具有平行于所述阵列基板平面的取向方向; 所述取向方向为所述第一方向。11.根据权利要求1-9任意一项所述的阵列基板,其特征在于,所述第一电极的第一支电极还包括第二直线段; 所述第二直线段的一端与所述第一直线段的一端连接,所述第一直线段和所述第二直线段位于所述两个第二支电极之间; 所述第一直线段的延伸方向与所述第二直线段的延伸方向关于所述第一方向对称。12.根据权利要求1-9任意一项所述的阵列基板,其特征在于: 沿所述第二方向相邻的各所述第一电极的第一直线段关于所述第一方向轴对称。13.根据权利要求1-9任意一项所述的阵列基板,其特征在于: 所述第一电极为像素电极或公共电极。14.一种显示面板,其特征在于,包括权利要求1-13任意一项所述的阵列基板、与所述阵列基板对置的对置基板以及形成于所述阵列基板和所述对置基板之间的液晶层。15.—种显示装置,其特征在于,包括如权利要求14所述的显示面板。
【文档编号】G02F1/1343GK105892171SQ201610284576
【公开日】2016年8月24日
【申请日】2016年4月29日
【发明人】陈建群, 凌安恺, 吴玲, 沈柏平
【申请人】厦门天马微电子有限公司, 天马微电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1