电路板布局方法

文档序号:6651138阅读:319来源:国知局
专利名称:电路板布局方法
技术领域
本发明是关于一种电路板布局方法,特别是关于一种在线路图电子元件一内嵌图形属性参数的方法,提供线路布局的需要。
背景技术
性能优良的电子装置,除了选择高质量的电子元件与合理的电路外,印刷电路板元件的布局及线路连接的阻抗等,也是影响该电子装置质量的因素;对于具有同一种元件及参数的电路,由于元件布局(layout)设计及线路连接不同,会有不同的阻抗值,而阻抗大小影响信号传送及控制稳定性。因此,如何降低线路布局产生的阻抗,消除布线不当产生的噪声干扰,有利于生产中的安装、调试与检修等,在电子产业中已成为重要的一环。
在电路板上布设电子元件及线路布局,以往的布局设计工程师依据线路图将电子元件先安排在电路板上,然后再依电子元件的连接关系进行线路连接。现有的功能简单且电路板面积较大的电路设计可依据上述方法直接将线路图转换成电路板的布局线路,但随着科技发展迅速,目前的电子装置功能相当齐全且功能强大,电路板由以往的单层线路板发展到现今的多层线路板,使得线路布局设计越来越复杂及困难,连接的电子元件数量由早先的数十个演变到上千个,将来可能衍生到上万个。因此电路布局设计耗费的时间越来越长,且因数量庞大而难以排放及布线;数量庞大的电子元件如何排放在电路板上,依赖布局设计者的经验积累,一旦排放错误会影响后续的线路布局,因此必须不断地修正电子元件排放位置及重新布局,这样将耗费相当长的工作时间,使效率降低。
图1是现有电路布局的流程,首先,如步骤S11,先提供一线路图;接着如步骤S12,布局设计者依据线路图将电子元件摆放在电路板设定的面积内,该电子元件的摆放位置依据设计者的经验,以手动方式摆放各电子元件;然后如步骤S13,依线路设计进行引线布局,完成线路布局图;之后如步骤S14,依据线路布局图制作成印刷电路板;最后如步骤S15,进行除错(debug)作业,如果布局正确则结束布局作业,否则,回到步骤S12,重新摆放电子元件。
以上各步骤都使用了专业计算机软件作为辅助,如设计电路软件(ConceptHDL)以及电路布线软件(Allegro)等,但如果从电路板整体布局作业的过程来看,由于电子元件设计布局都依赖电子设计工程师的布局经验,以手动方式来配置;如果在电路板上以手动方式配置数量庞大的电子元件,会相当费时费力,不符合经济效益,并有以下的缺点(1)电子元件以手动方式来配置,必须非常小心谨慎,在配置数量庞大电子元件的过程中,该电子设计工程师难免会发生疏忽遗漏的情况;如果将被动元件或相关元件配错位置或配置过远,会造成除错时间加长,更严重将导致无法除错修复,使得设计周期拉长。(2)当电子设计工程师完成部分电路布局后,如果刚好遇到该电路板中使用的电子元件规格变更,必须改变元件的配置位置时,对于电子设计工程师来说,必须重新设计,因此要耗费更长的时间与精力进行修改。
因此,设计一套能简化并加速电子设计工程师布局工作流程的方法,已有其必要性。

发明内容
为克服上述现有技术的缺点,本发明的主要目的在于提供一种电路板布局方法,达到提高布局效率的功效。
本发明的再一目的在于提供一种电路板布局方法,达到降低人为失误率的功效。
为实现上述目的,本发明提供一种电路板布局方法,该电路板布局方法包括下列步骤(1)提供一线路图;(2)将电子元件及其属性参数建立并储存在一数据库;(3)从数据库取出该线路图所标示电子元件的属性参数;以及(4)将线路图中电子元件的属性参数嵌入该线路图电子元件的标示位置。
该属性参数是电子元件形状、接脚间距及位置尺寸的图形,可包括提示语及引导用语等,是布局设计者有利的工具。
上述电路板布局方法还包括依该线路图所标示电子元件的属性参数,将电子元件排放在一初步线路布局(layout)图;接着该电子元件依线路图排放成初步线路布局图后,依线路图在该初步线路布局进行引线,完成该线路布局图;然后依该线路布局图制作成电路板;最后对该电路板进行除错(debug)。
该电路板是印刷电路板、封装基板或多层电路板;该电子元件是芯片组、中央处理单元、驱动芯片、控制芯片、特殊应用芯片或被动元件,其中该被动元件是电阻器、电容器、电感器或开关。
在本发明中该电子元件至少是由一中心元件及一附属元件组成的模块,该中心元件与附属元件是相关联的元件,该电子元件所属的属性参数包括中心元件及附属元件的形状、接脚间距与位置的尺寸以及连接关系图形,还可包括提示语及引导用语等。提供设计者直接将该中心元件及附属元件模块所属的属性参数一并取出布线,避免了分别选取中心元件与附属元件给设计者带来的不便。
设计者依照线路图的配置,直接选取该电子元件的图形或文字属性参数,作为线路布局的依据,避免了现有方法在除错后必须重新布局的缺点,提高了布局效率及降低了人为失误率。


图1是现有电路板元件的布局流程图;图2是本发明的电路板布局方法流程图;图3是本发明的电路板布局方法的属性参数线路图的示意图;以及图4是本发明的电路板布局方法的中心元件及附属元件属性参数的示意图。
具体实施例方式
实施例请同时参阅图2及图3,本发明的电路板布局方法包括下列步骤,如步骤S21所示,首先提供一线路图20;接着如步骤S22,依据该线路图20中的电子元件20a建立其属性参数,并将该电子元件20a及其所属的属性参数21储存到一数据库,该电子元件20a是芯片组、中央处理单元、驱动芯片、控制芯片、特殊应用芯片或被动元件,该被动元件是电阻器、电容器、电感器或开关;然后如步骤S23,从数据库中取出该线路图20所标示电子元件20a的属性参数21;之后如步骤S24所示,将该线路图20中电子元件20a的属性参数21嵌入到该线路图20中电子元件20a标示的位置,该属性参数21是电子元件的形状、接脚间距及位置尺寸的图形,或包括该电子元件的提示语及引导用语的文字。
接着请参阅图2,如步骤S25所示,该线路图所标示电子元件依据其属性参数排放在一初步线路布局(layout)图;接着如步骤26所示,该电子元件依据线路图排放成初步线路布局图后,按线路图在该初步线路布局进行引线,完成该线路布局图;然后如步骤26所示,依据该线路布局图制作成电路板;最后,如步骤27所示,对该电路板进行除错(debug),除错后如果无任何错误则结束线路布局,其中该电路板是印刷电路板、封装基板或多层电路板。
设计者由线路图20转换成线路布局图时,可从线路图20中的电子元件20a直接取得该电子元件20a的形状、脚位及位置等尺寸图形,应用在线路布局图上,所有相关数据及提示可同时获得,避免出现设计错误,提高了布局效率。
在线路布局中,该属性参数21提供各种参数供线路布局使用,从而降低人为失误造成的错误,缩短布局设计的时间,减少重新布局的浪费的时间。
请参阅图4,在电路设计中,部份电子元件必须同时搭配相关联的电子元件,因此要将主要中心元件41及其周围相关附属元件42布局后建立成同一模块,该模块同时具有该中心元件41与附属元件42的属性参数;该电子元件所属的属性参数包括中心元件及附属元件的形状、接脚间距与位置尺寸以及连接关系的图形,或提示语及引导用语文字等;该中心元件41是芯片组、中央处理单元、驱动芯片、控制芯片或特殊应用芯片,该附属元件42是电阻器、电容器、电感器或开关。
设计者在下次线路布局时,如果使用相同的电子元件,可直接选取具有中心元件41及附属元件42的模块,无须再次重新布局;可以节省线路布局时间。如果电子设计工程师在每次进行电路板布局后,都将新出现的电子元件及其周围相关的附属元件建立成同一模块,并存入数据库,对日后或其它工程师的使用,有很大帮助。
除此之外,将电子元件及其周围相关的附属元件布局后建立成同一模块的属性参数,可将电子元件及附属元件的功能属性一并建立到模块的属性参数内,在电子设计工程师进行元件布局时,能清楚了解到元件的功能属性及其相对应的关系,使其详细了解整体模块的功能。
综上所述,本发明的电路板布局方法通过建立模块的方式,将曾经布局过的电路储存下来,有利于日后的使用,电子设计工程师不需要重复布局相同的电路,可以节省时间,降低发生失误的几率。
权利要求
1.一种电路板布局方法,其特征在于,该电路板布局方法包括下列步骤(1)提供一线路图;(2)将电子元件及其属性参数建立并储存在一数据库;(3)从数据库取出该线路图所标示电子元件的属性参数;以及(4)将线路图中电子元件的属性参数嵌入该线路图电子元件的标示位置。
2.如权利要求1所述的电路板布局方法,其特征在于,该电路板布局方法还包括依该线路图所标示电子元件的属性参数,将电子元件排放在一初步线路布局图。
3.如权利要求2所述的电路板布局方法,其特征在于,该电路板布局方法还包括该电子元件依线路图排放成初步线路布局图后,依线路图在该初步线路布局中进行引线,完成该线路布局图。
4.如权利要求3所述的电路板布局方法,其特征在于,该电路板布局方法还包括依该线路布局图制作成电路板。
5.如权利要求4所述的电路板布局方法,其特征在于,该电路板布局方法还包括对该电路板进行除错。
6.如权利要求1所述的电路板布局方法,其特征在于,该属性参数是电子元件的形状、接脚间距及位置尺寸的图形。
7.如权利要求1所述的电路板布局方法,其特征在于,该属性参数还包括该电子元件提示语及引导用语的文字。
8.如权利要求4所述的电路板布局方法,其特征在于,该电路板是印刷电路板、封装基板或多层电路板。
9.如权利要求1所述的电路板布局方法,其特征在于,该电子元件至少由一中心元件及一附属元件组成。
10.如权利要求9所述的电路板布局方法,其特征在于,该电子元件所属的属性参数包括中心元件及附属元件的形状、接脚间距与位置尺寸以及连接关系的图形。
11.如权利要求10所述的电路板布局方法,其特征在于,该属性参数还包括该电子元件提示语及引导用语的文字。
12.如权利要求9所述的电路板布局方法,其特征在于,该中心元件是芯片组、中央处理单元、驱动芯片、控制芯片或特殊应用芯片。
13.如权利要求9所述的电路板布局方法,其特征在于,该附属元件是电阻器、电容器、电感器或开关。
14.如权利要求1所述的电路板布局方法,其特征在于,该电子元件是芯片组、中央处理单元、驱动芯片、控制芯片、特殊应用芯片或被动元件。
15.如权利要求14所述的电路板布局方法,其特征在于,该被动元件是电阻器、电容器、电感器或开关。
全文摘要
一种电路板布局方法,该电路板布局方法包括下列步骤提供一线路图、将电子元件及其属性参数建立并储存在一数据库、从数据库取出该线路图所标示电子元件的属性参数以及将该线路图中电子元件的属性参数嵌入该线路图电子元件的标示位置;设计者将线路图转换成线路布局图时,依据线路图中电子元件的属性参数,得到线路布局(layout)设计时的电子元件尺寸、脚位及连接关系等图形数据,本发明利于线路布局的设计,提高布局效率、降低人为失误。
文档编号G06F17/50GK1979503SQ20051012748
公开日2007年6月13日 申请日期2005年12月9日 优先权日2005年12月9日
发明者伍靖, 杨淑敏 申请人:英业达股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1