采用显示时钟产生伪sram刷新时钟的控制电路的制作方法

文档序号:6763949阅读:145来源:国知局
采用显示时钟产生伪sram刷新时钟的控制电路的制作方法
【专利摘要】本发明用于LCD显示控制器的设计,提出了一种采用显示时钟产生伪SRAM刷新时钟的控制电路的设计方法,可以节省时钟发生的电路。
【专利说明】采用显示时钟产生伪SRAM刷新时钟的控制电路
【技术领域】
[0001]本发明用于IXD显示控制器的设计,提出了一种采用显示时钟产生伪SRAM刷新时钟的控制电路的设计方法,可以节省时钟发生的电路。
【背景技术】
[0002]在IXD显示控制芯片中,会用到较大的SRAM内存,以存储作为显示内容的本地缓冲。由于分辨率和色数逐步攀升,SRAM容量需要越来越大。
[0003]为了减少成本,有提出用伪SRAM (类似DRAM)的技术来代替SRAM。在此类设计中,则需要为伪SRAM产生一个刷新时钟,用于DRAM内存的刷新控制,同时也需要增加仲裁电路,以防止刷新周期和伪SRAM的读写周期发生碰撞。其设计复杂,有一定的可靠性隐患,也增加了成本。

【发明内容】

[0004]本发明之LCD控制显示电路,直接采用LCD刷新时钟(从接收的控制信号中抽取),经过简单的升/降频处理后,用于控制伪SRAM的刷新。这样,伪SRAM的刷新时钟和IXD的刷新时钟是同源的,这样大大简化了仲裁设计。
【专利附图】

【附图说明】
[0005]图1是采用常规设计的IXD显示控制芯片框图,直接采用伪SRAM取代SRAM,并为之设计了配套的刷新时钟产生电路和防碰撞仲裁电路。其中:A是接口电路;B是控制电路;C是数模转换器;D是驱动与输出电路;E是伪SRAM ;F是刷新时钟发生器;G是防碰撞仲裁电路。
[0006]图2是本发明之IXD显示控制芯片框图,其中:A是接口电路;B是控制电路;C是数模转换器;D是驱动与输出电路;E是伪SRAM。
【具体实施方式】
[0007]本发明之电路中,从系统主芯片送来的控制信号中抽取IXD刷新时钟后,可以根据功耗和伪SRAM速度要求,进行简单的分频或倍频处理。其中倍频处理可以用简单的锁相环完成。
[0008]在整个电路设计中,可使用LCD刷新频率和伪SRAM刷新频率之最小公倍数频率作为系统独一的参考时钟,而前二者是同源的,因此可以用普遍的同步逻辑验证流程进行验证。
【权利要求】
1.一种IXD显示控制器的设计,可以节省时钟发生的电路的采用显示时钟产生伪SRAM来刷新时钟的控制电路的设计方法。
2.一种符合权利要求1的电路设计,其特征在于,从系统主芯片送来的控制信号中抽取LCD显示刷新时钟后,将所需信号根据功耗和伪SRAM速度要求,进行简单的分频或倍频处理。
3.一种符合权利要求1的电路设计,其特征在于,伪SRAM的刷新时钟和LCD的刷新时钟是同源的,简化了仲裁设计。
4.一种符合权利要求1的电路设计,其特征在于,在整个电路设计中,可使用LCD刷新频率和伪SRAM刷新频率之最小公倍数频率作为系统独一的参考时钟,而前二者是同源的,因此可以用普遍的同步逻辑验证流程进行验证。
【文档编号】G11C11/413GK103514944SQ201210217456
【公开日】2014年1月15日 申请日期:2012年6月28日 优先权日:2012年6月28日
【发明者】李煜文 申请人:上海摩晶电子科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1