自对准栅结构纳米场效应晶体管及其制备方法

文档序号:6905143阅读:157来源:国知局
专利名称:自对准栅结构纳米场效应晶体管及其制备方法
自对准栅结构纳米场效应晶体管及其制备方法发明领域本发明涉及场效应晶体管,特别的,涉及基于一维半导体纳米材料构建的自对准场效 应晶体管。
背景技术
以半导体纳米碳管为基础的纳米电子学具有巨大的应用前景,被认为是最有可能取代 目前以硅为基础的微电子集成电路工艺的技术。通过近十年的研究,人们认识到基于半导 体纳米碳管构建的许多纳米电子器件,特别是场效应晶体管,在功耗、速度和集成度等主 要性能指标方面显示出了明显优于硅基MOSFET的特征。另外,由于碳纳米管场效应晶体 管的极性取决于其源漏电极金属的性质,人们发现,采用金属钯可以与半导体碳管形成对 空穴的欧姆接触,形成高性能的空穴型(p型)场效应晶体管A. Javey, J. Guo, Q. Wang, M. Lundstrom, H. Dai, Nature, 424, 654(2003),而采用金属钪与半导体碳管形成对空穴的欧姆 接触,形成高性能的电子型(n型)场效应晶体管Zhang, Z. Y.; Liang, X. L.; Wang, S.; Yao, K.; Hu, Y. F,; Zhu, Y Z.; Chen, Q.; Zhou, W. W.; Li, Y.; Yao, Y. G; Zhang, J.; Peng, L. M. Nano Lett. , 7, 3603 (2007),因此基于碳纳米管场效应晶体管的集成电路的制造工艺及其简单, 整个过程无需高温和惨杂工艺,这样大大降低了工艺的成本,而工艺成本的急速增加,正 是阻碍当前硅基CMOS工艺进一步发展的重要障碍。晶体管的导电沟道长度(栅长)是一个重要的特征参数,在当前的硅基CMOS工艺中, 正是由于栅长的不断缩减,使得器件和电路的速度、集成度不断提高。对碳纳米管场效应 晶体管,也存在同样的问题,即要提高晶体管的速度、减小其面积,就要不断的縮减其沟 道长度,也就是源漏间距和栅长不断縮减,这使得栅电极和源漏电极之间的光刻套准极为 重要,这种套准要求栅电极正好位于源漏之间,最大限度的覆盖导电沟道,使栅电极对导 电通道的控制效率最大,但又不要与源漏电极有交叠,因为这种交叠会引起较大的寄生电 容,从而导致晶体管工作速度降低,在光刻过程中的套准很难满足这种要求,会大大增加 工艺的难度,降低成品率。因此,采用自对准栅结构是非常有必要的。目前硅基CMOS都 是采用的自对准栅结构,而自对准结构的采用也是硅基CMOS电极能够发展到目前规模的 一个极为重要的因素。同样,要不断縮减碳纳米管场效应晶体管的尺寸,提高集成度,采 用自对准栅结构也是非常有必要的。
美国Stanford大学的Dai H J教授研究组发明了一种自对准结构的碳纳米管场效应晶 体管Javey, A.; Guo, J.; Farmer, D. B.; Wang, Q.; Wang, D. W.; Gordon, R. G.; Lundstrom, M.; Dai, H. J.NanoLett., 4, 447 (2004),他们利用原子层沉积(ALD)生长的氧化铪层作为栅 介质层,采用铝作为栅电极,通过加热氧化在铝栅电极侧面形成氧化铝的侧墙,从而将栅 电极和源漏电极隔离开。但是该结构存在着明显的缺点,首先,该结构中源漏电极必须很 薄(典型的小于10纳米),这使得源漏的接触电阻明显增大,最重要的是,该结构对栅电 极材料有所限制,就是必须选择能够被氧化生成致密氧化层的金属,就是某些低功函数的 金属。这种限制实际上制约了我们调节晶体管的阈值电压。场效应晶体管的阈值电压也是 一个非常重要的参数,由于碳纳米管场效应晶体管不掺杂,因此我们无法象硅基CMOS器 件那样通过改变沟道的掺杂浓度来调节器件的阈值电压,这样,唯一有效的途径就是通过 改变栅电极的功函数来调节阈值电压,就是说我们可以通过选择不同的金属栅电极来调节 晶体管的阈值电压。但是,Dai的自对准结构使其无法自由选择不同功函数的金属作为栅 电极材料。因此, 一种新型的、更稳定、自由度更高、工艺更简单的自对准结构对纳米电 子器件和集成电路的进一步发展有着极为重要的意义。发明内容本发明的目的在于提供一种自对准栅结构纳米场效应晶体管及其制备技术,其中,导 电通道为一维半导体纳米材料,栅电极几乎完全覆盖源漏电极之间全部导电通道,并与源 漏电极实现电学隔离。上述目的是通过如下技术方案实现的一种自对准栅结构纳米场效应晶体管,其导电通道是一维半导体纳米材料;导电通道 两端分别是源、漏电极;栅介质层为原子层沉积(ALD)方式生长的氧化物层,覆盖在源、 漏电极之间,以及源、漏电极相对面的侧壁和部分源、漏电极上;而栅电极层是在栅介质 层上通过电子束蒸发或者热蒸发或者磁控溅射的方法生长的一层导电薄膜,栅介质层和栅 电极层的厚度之和小于源、漏电极的厚度,位于源漏电极之间导电通道上的栅电极通过氧 化物侧墙与源、漏电极实现电学隔离。上述一维半导体纳米材料最常用的是碳纳米管,采用高功函数金属(例如钯)作为与 碳纳米管连接的源、漏电极可形成p型场效应晶体管,而采用低功函数金属(例如钪)作 为与碳纳米管连接的源、漏电极可形成n型场效应晶体管。上述源、漏电极的厚度以50 80纳米为宜,而栅介质层的厚度一般在5 15纳米,
栅电极层的厚度在5 15纳米。对栅介质层和栅电极层的材料无特殊要求。栅介质层可以是氧化铪、氧化铝、氧化锆、 氧化硅等等任何绝缘层。栅电极层可以根据需要选择任何可通过蒸发或者溅射方式生长的 金属或者其它导电材料,例如金属Ti,形成金属单质薄膜或其它导电薄膜。本发明提出的自对准栅结构中,源漏电极要求较陡的侧壁和较大的厚度,可以通过剥离或者刻蚀的方法制备得到,栅介质层为原子层沉积(ALD)生长的氧化物层,而栅电极 是通过电子束蒸发或者热蒸发或者磁控溅射的方法生长的导电薄膜。图1为本发明的自对 准栅纳米场效应晶体管的典型结构图,其中,1为一维半导体材料,2和3分别是源和漏 电极,在制作栅堆垛层时,本发明针对一维纳米材料的几何特性,利用原子层沉积和蒸发 (或溅射)两种薄膜生长方式的差别,制备了这种纳米场效应晶体管。栅介质层4是通过 原子层沉积的方式生长的,因此会在所有裸露的表面(包括源漏电极的侧壁)上生长一层 厚度均匀的氧化层;而栅电极层通过蒸发(或溅射)的方式生长,该生长方式只能在向上 的平面上生长金属层或其它导电薄膜,因此栅电极在源漏侧墙处自动断开,使得源漏之间 的部分5与源漏电极之上的部分6、 7实际上是断开的,这样大大减小栅和源漏电极的寄 生电容,从而增加了晶体管的开关速度。本发明提供的自对准栅结构纳米场效应晶体管的制备方法包括如下步骤-1. 在一维半导体纳米材料上制作源、漏电极;2. 光刻形成栅极形状,其中,栅要覆盖住一部分源、漏电极;3. 通过原子层沉积(ALD)方式生长一层氧化物层作为栅介质层;4. 通过电子束蒸发或者热蒸发或者测控溅射的方法生长一层导电薄膜作为栅电极 层,其中栅介质层和栅电极层的厚度之和小于源、漏电极的厚度;5. 将样品进行剥离,制备出栅极。上述步骤1制作源漏电极的方法一般是,先在一维半导体纳米材料上通过光刻形成源、 漏电极的形状,然后分别蒸镀一层厚的金属层作为源、漏电极层,再通过剥离或刻蚀的方 法去除不需要的金属部分,得到源、漏电极。源、漏电极的厚度优选为50 80纳米,它 们相对一面的侧壁要求较为陡峭,最好是垂直于一维半导体纳米材料。而所述一维半导体 纳米材料通常选用碳纳米管。上述步骤3中所述氧化物层厚度优选为5 15纳米,可以是氧化铪、氧化铝、氧化锆、 氧化硅等等可通过ADL生长的任何绝缘层。上述步骤4中的导电薄膜厚度优选为5 15纳米,所有材料可以是可通过蒸发或者溅
射方式生长成薄膜的的金属或者其它导电材料。本发明的核心在于提出一种基于一维纳米材料场效应晶体管的自对准栅结构,这种自 对准结构的制作工艺简单、稳定,自由度高,其要点在于1. 源、漏电极厚度要大于栅介质层和栅电极层厚度之和,而且它们相对一面的侧壁要 非常陡峭,以保证栅电极能够在侧壁处断开;2. 栅堆垛层的范围要大于源漏电极之间的区域,栅极要与源、漏电极都有足够的交叠, 从而保证能够容忍一定的光刻套准偏差;3. 栅介质层为原子层沉积(ALD)生长的氧化物层,而栅电极是通过电子束蒸发或者 热蒸发或者磁控溅射的方法生长的导电薄膜。在本发明的器件结构中,如果源漏电极之间的间距(即图1中源电极2与漏电极3 之间长度)为L,栅介质层4的厚度为d,那么有效栅长Lg-L-2d,由于d为原子层沉积方 式生长的薄膜厚度,可以很小,典型可小于10纳米,因此,Lg很接近L,这就意味着源漏 之间的导电通道基本被栅电极覆盖,大大提高了栅对导电通道的控制能力,即器件的跨导。 另外,本发明中的器件结构只是对栅介质层和栅电极层的生长方式有所要求,对其材料并 无限制,因此,栅电极可以选择任何金属或者其它导电薄膜,从而可以自由调节器件的阈 值电压,满足电路设计的需要。


图1是基于单根碳纳米管的自对准栅场效应晶体管的结构示意图。 图2a是实施例l制备的n型自对准栅纳米场效应晶体管的转移特性(Ids-Vgs)曲线, 图2b是实施例1制备的n型自对准栅纳米场效应晶体管的输出特性(Ids-Vds)曲线, 其中,Vgs自上而下从2V到一1V,每条曲线减少0.2V。
具体实施方式
下面结合附图,通过实施例进一步详细说明本发明,但不以任何方式限制本发明。 实施例1:如图1所示的以金属钪为源漏电极,Hf02为栅介质、金属Ti为栅电极的n型自对准 碳纳米管场效应晶体管。分布绝缘基底8上的碳纳米管1上的两个Sc电极分别为源电极2 和漏电极3,栅介质层为ALD生长的氧化铪薄膜4,栅电极层为蒸发或者溅射生长的金属
薄膜,源漏之间的部分5与源漏电极之上的部分6、 7是断开的。具体制备步骤如下1. 在半导体碳纳米管上通过光刻形成源、漏电极的形状,分别蒸镀一层80纳米厚的 Sc金属层作为源漏电极层,然后将样品放进丙酮中剥离,去除不需要的金属层即 得到源漏金属电极;2. 光刻形成栅极形状,其中,栅要覆盖住一部分源漏电极;3. 通过原子层沉积(ALD)方式生长一层10纳米左右的HKD2作为栅介质层;4. 通过电子束蒸发或者热蒸发或者测控溅射的方法蒸镀一层8纳米厚的金属Ti作为 栅电极;5. 将样品放进丙酮中剥离,制备出栅极。所制备出来的n型纳米场效应晶体管通过实验测量得到的转移特性曲线和输出特性曲 线,分别如图2a和2b所示。本发明的原理和实施例都是通过碳纳米管为导电通道的器件结构来阐述的,但是本 发明方法并不仅限于碳纳米管器件,可以用于制备基于其它半导体纳米线、管、条带的场 效应晶体管,基本的工作原理对于其他基于一维半导体纳米材料的场效应晶体管同样适 用。任何基于本发明的自对准栅结构精髓对各部分材料、厚度等参数或者制备方式加以修 改的场效应晶体管都属于本发明的范畴。
权利要求
1. 一种自对准栅结构纳米场效应晶体管,其导电通道是一维半导体纳米材料;导电通道两端分别是源、漏电极;栅介质层为原子层沉积方式生长的氧化物层,覆盖在源、漏电极之间,以及源、漏电极相对面的侧壁和部分源、漏电极上;而栅电极层是在栅介质层上通过电子束蒸发或者热蒸发或者磁控溅射的方法生长的一层导电薄膜,栅介质层和栅电极层的厚度之和小于源、漏电极的厚度,位于源漏电极之间导电通道上的栅电极通过氧化物侧墙与源、漏电极实现电学隔离。
2. 如权利要求1所述的自对准栅结构纳米场效应晶体管,其特征在于所述一维半导体 纳米材料是碳纳米管。
3. 如权利要求1所述的自对准栅结构纳米场效应晶体管,其特征在于所述源、漏电极 的厚度是50 80纳米,栅介质层的厚度是5 15纳米,栅电极层的厚度是5 15纳米。
4. 如权利要求1所述的自对准栅结构纳米场效应晶体管,其特征在于所述栅介质层是氧化铪、氧化铝、氧化锆或氧化硅。
5. 如权利要求1所述的自对准栅结构纳米场效应晶体管,其特征在于所述栅电极层是金属单质薄膜。
6. —种自对准栅结构纳米场效应晶体管的制备方法,包括如下步骤1) 在一维半导体纳米材料上制作源、漏电极;2) 光刻形成栅极形状,其中,栅要覆盖住一部分源、漏电极;3) 通过原子层沉积方式生长一层氧化物层作为栅介质层;4) 通过电子束蒸发或者热蒸发或者测控溅射的方法生长一层导电薄膜作为栅电极层, 其中栅介质层和栅电极层的厚度之和小于源、漏电极的厚度;5) 将样品进行剥离,制备出栅极。
7. 如权利要求6所述的方法,其特征在于所述步骤l)具体是,先在一维半导体纳米材 料上通过光刻形成源、漏电极的形状,然后分别蒸镀一层厚的金属层作为源、漏电极 层,再通过剥离或刻蚀的方法去除不需要的金属部分,得到源、漏电极。
8. 如权利要求6或7所述的方法,其特征在于步骤l)中所述的一维半导体纳米材料是碳纳米管。
9. 如权利要求6或7所述的方法,其特征在于所述步骤1)源、漏电极的厚度控制在 50 80纳米;步骤3)栅介质层的厚度控制在5 15纳米;步骤4)栅电极层的厚度控 制在5 15纳米。
10. 如权利要求6或7所述的方法,其特征在于步骤3)中所述氧化物是氧化铪、氧化 铝、氧化锆或氧化硅;步骤4)中所述导电薄膜是金属单质薄膜。
全文摘要
本发明公开了一种自对准栅结构纳米场效应晶体管及其制备方法,以一维半导体纳米材料作为导电通道,其两端分别是源、漏电极;用原子层沉积方式生长栅介质层,覆盖在源、漏电极之间,以及源、漏电极相对面的侧壁和部分源、漏电极上;在栅介质层上再通过蒸发或溅射方法生长栅电极层,栅介质层和栅电极层的厚度之和小于源、漏电极的厚度,源漏电极之间导电通道上的栅电极通过栅介质侧墙与源、漏电极实现电学隔离。本发明的自对准结构制作工艺简单、稳定,自由度高,源漏之间的导电通道基本被栅电极覆盖,大大提高了栅对导电通道的控制能力,而且,对于栅介质层和栅电极层的材料无限制,从而可以自由调节器件的阈值电压,满足规模集成电路设计的需要。
文档编号H01L29/78GK101388412SQ20081022390
公开日2009年3月18日 申请日期2008年10月9日 优先权日2008年10月9日
发明者张志勇, 彭练矛, 梁学磊, 胜 王, 清 陈 申请人:北京大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1