显示面板的阵列基板及其修补方法

文档序号:6954590阅读:117来源:国知局
专利名称:显示面板的阵列基板及其修补方法
技术领域
本发明涉及一种显示面板的阵列基板及其修补方法,尤其涉及一种具有低电阻电 容负载与高显示品质的显示面板的阵列基板及其修补方法。
背景技术
显示面板,例如液晶显示面板主要由阵列基板(array substrate)、彩色滤光片 基板(CF substrate)、以及填充于两基板之间的液晶分子所组成,其中阵列基板上设有多 个呈阵列状排列的像素区,以及栅极线、数据线、共通线与薄膜晶体管等元件。随着液晶显 示器的应用日渐普及,消费者对于液晶显示器的解析度与像素开口率的要求也不断向上提 升,而为了满足高解析度与高像素开口率的规格,导线的线宽必须缩减,且导线的密度必须 提高。在上述情况下,在制作阵列基板上的栅极线、数据线或其它导线图案时,缺陷产生的 机率也会随之增加。在成本考量下,若此缺陷在可修补的范围内,一般会于阵列基板的周边 区先行布设用来修补数据线或栅极线的修补线路,借此当数据线或栅极线上产生断线缺陷 时,可使用修补线路作为替代线路。然而,由于修补线路布设于阵列基板的周边区,因此修 补线路的电阻电容负载会因其路径过长而增加,一旦作为替代线路时会造成信号延迟而使 得像素充电时间不足,而影响显示品质。此外,阵列基板的周边区必须保留足够空间以布设 修补线路,使得公知液晶显示面板无法具有窄边框的设计。

发明内容
本发明的目的之一在于提供一种显示面板的阵列基板及其修补方法,以减少阵列 基板的修补线路的电阻电容负载。本发明的一优选实施例提供一种显示面板的阵列基板的修补方法,包括下列步 骤。提供一阵列基板,其中阵列基板包括一基板、一第一图案化导电层、一第二图案化导电 层,以及多个修补线段。第一图案化导电层设置于基板上,且第一图案化导电层包括多条栅 极线。第二图案化导电层设置于基板上,且第二图案化导电层包括多条数据线与多条共通 线。栅极线与数据线呈交叉设置并定义出多个像素区,数据线包括一第一数据线,共通线包 括一第一共通线,且像素区包括一第一像素区、一第二像素区与一第三像素区。第一像素 区、第二像素区与第三像素区位于第一数据线的同一侧,第一像素区位于第二像素区与第 三像素区之间,第一共通线穿越第一像素区、第二像素区与第三像素区,且第一数据线具有 一断线缺陷位于第一像素区的一侧。修补线段分别设置于各像素区内。进行一切割工艺, 于第二像素区内的第一共通线形成一第一切断处,以及于第三像素区内的第一共通线形成 一第二切断处,以使第一切断处与第二切断处之间的第一共通线形成一浮置的共通修补线 段。进行一连接工艺,电性连接第二像素区的修补线段、第一数据线与共通修补线段,以及 电性连接第三像素区的修补线段、第一数据线与共通修补线段,以使得共通修补线段作为 第一数据线的一替代线路。本发明的另一优选实施例提供一种显示面板的阵列基板。上述显示面板的阵列基板包括一基板、一第一图案化导电层、一第二图案化导电层,以及多个修补线段。第一图案 化导电层设置于基板上,且第一图案化导电层包括多条栅极线。第二图案化导电层设置于 基板上,且第二图案化导电层包括多条数据线与多条共通线。栅极线与数据线呈交叉设置 并定义出多个像素区,数据线包括一第一数据线,共通线包括一第一共通线,且像素区包括 一第一像素区、一第二像素区与一第三像素区。第一像素区、第二像素区与第三像素区位于 第一数据线的同一侧,第一像素区位于第二像素区与第三像素区之间,第一共通线穿越第 一像素区、第二像素区与第三像素区,且第一数据线具有一断线缺陷位于第一像素区的一 侧。修补线段分别设置于各像素区内。第一共通线具有一第一切断处位于第二像素区内, 以及一第二切断处位于第三像素区内,且第一切断处与第二切断处之间的第一共通线形成 一浮置的共通修补线段。于第二像素区内,第一数据线与共通修补线段借由修补线段电性 连接,于第三像素区内,第一数据线与共通修补线段借由修补线段电性连接,借此使得共通 修补线段形成第一数据线的一替代线路。 本发明的显示面板的阵列基板的修补方法使用共通线的一部分作为具断线缺陷 的数据线的替代线路,因此不会造成电阻电容负载增加,而可有效提升修补后的显示面板 的显示品质。此外,由于不需于周边区预留修补线路的布设空间,因此可实现窄边框的设 计。


图1至图4示出了本发明的第一-优选实施例的显示面板的修补方法的示意图。
图5至图8示出了本发明的第二优选实施例的显示面板的修补方法的示意图。
图9与图10示出了本发明的第_三优选实施例的显示面板的修补方法的示意图。
其中,附图标记说明如下
10阵列基板10,修补后的阵列基板
12基板14第一图案化导电层
14G栅极16绝缘层
17图案化半导体层18第二图案化导电层
18S源极18D漏极
20修补线段22保护层
221第一开222第二开口
24第三图案化导电层26桥接共通线
GL栅极线DL数据线
DLl第一数据线DL2第二数据线
CL共通线CLl第一共通线
P像素区Pl第一像素区
P2第二像素区P3第三像素区
P4第四像素区CL2第二共通线
L长轴S短轴
Xl第一交叉点X2第二交叉点
X3第三交叉点X4第四交叉点
Y 断线缺陷
Cl 第一切断处 C3 第三切断处C2第二切断处C4第四切断处CR共通修补线段Z2第二连接点TA第四连接点
C5第五切断处
Zl第一连接点
Z3第三连接点
PE像素电极
具体实施例方式为使本领域普通技术人员能更进一步了解本发明,下文特列举本发明的优选实施 例,并配合所附附图,详细说明本发明的构成内容及所欲达成的功效。请参考图1至图4。图1至图4示出了本发明的第一优选实施例的显示面板的阵 列基板的修补方法的示意图,其中图1与图3以俯视图的形式示出,图2为沿图1的剖线 A-A’、B-B’与C-C’所示出的剖面示意图,图4为沿图3的剖线A_A’、B-B’与C-C’所示出 的剖面示意图。在本发明中,显示面板可为各种类型的液晶显示面板。如图1与图2所示, 首先,提供一阵列基板(也称为薄膜晶体管基板)10。阵列基板10包括一基板12、一第一 图案化导电层14、一绝缘层16(图1未示)、多个图案化半导体层17、一第二图案化导电层 18、多个修补线段20、一保护层22(图1未示)与一第三图案化导电层M。基板12可为一 透明基板,例如玻璃基板、石英基板或塑胶基板,但不以此为限。第一图案化导电层14可为 一图案化金属层,其材料可为例如铝、铬、钼、钨、钽、铜或是上述金属的合金。第一图案化导 电层14设置于基板12上,且第一图案化导电层14包括多条栅极线GL大体上彼此互相平 行设置,以及多个栅极14G分别与对应的栅极线GL电性连接。绝缘层16,例如氧化硅层、氮 化硅层或氮氧化硅层,覆盖于基板12以及第一图案化导电层14上。图案化半导体层17,例 如非晶硅层,设置于绝缘层16上并对应栅极14G。第二图案化导电层18可为一图案化金 属层,其材料可为例如铝、铬、钼、钨、钽、铜或是上述金属的合金。第二图案化导电层18设 置于基板12、绝缘层16与图案化半导体层17上,且第二图案化导电层18包括多条数据线 DL、多条共通线CL、多个源极18S与多个漏极18D。数据线DL大体上彼此互相平行设置,且 数据线DL与栅极线GL呈交叉设置并定义出多个像素区P。另外,各源极18S与各漏极18D 位于一对应的栅极14G的上方并对应于栅极14G的相对两侧,而形成一薄膜晶体管。数据 线DL包括一第一数据线DLl与一第二数据线DL2,且共通线CL包括一第一共通线CLl。像 素区P包括一第一像素区P1、一第二像素区P2与一第三像素区P3,其中第一像素区P1、第 二像素区P2与第三像素区P3位于第一数据线DLl的同一侧,第一像素区Pl位于第二像素 区P2与第三像素区P3之间。精确地说,第一像素区P1、第二像素区P2与第三像素区P3位 于第一数据线DLl与第二数据线DL2之间,且第一像素区Pl受第一数据线DLl的驱动,而 第二像素区P2与第三像素区P3则受第二数据线DL2的驱动。此外,第一共通线CLl穿越 第一像素区P1、第二像素区P2与第三像素区P3。在本实施例中,阵列基板10选用一具有三栅型(tri-gate)像素结构的液晶显示 面板的阵列基板为例说明本发明的修补方法,但本发明的显示面板的阵列基板的修补方法 并不以此为限,而可用于修补各种类型的液晶显示面板的阵列基板。三栅型像素结构是指 当显示面板的解析度为n*m,则数据线DL的数目为m,而栅极线GL的数目为3η,相较于具有单栅型(single-gate)像素结构的显示面板,具有三栅型像素结构的显示面板使用较多的 栅极线与较少的数据线,此一作法可减少高成本与高耗电的源极驱动晶片的数量。此外,在 本实施例中,各像素区P为一长方形区域,其具有一长轴L与一短轴S,且栅极线GL大体上 平行于各像素区P的长轴L,而数据线DL大体上平行于各像素区P的短轴S。在本实施例中,所有的共通线CL形成一彼此互相连接的网状图案,因此像素区P 另包括一第四像素区P4,其中第四像素区P4位于第一像素区Pl的一侧并与第一像素区Pl 相邻。精确地说,第四像素区P4位于第二数据线DL2相对于第一像素区Pl的另一侧。共 通线CL另包括一第二共通线CL2位于第四像素区P4内。此外,由于数据线DL与共通线CL 均为第二图案化导电层18的一部分,因此位于数据线DL的相对两侧的第一共通线CLl与 第二共通线CL2利用由另一导电层所构成的桥接共通线沈加以电性连接。修补线段20分别设置于各像素区P内。在本实施例中,修补线段20为第一图案 化导电层14的一部分,也即修补线段20与栅极线GL、栅极14G由相同的导电层所构成,且 修补线段20与栅极线GL电性分离,但不以此为限。举例而言,各修补线段20也可与对应 的栅极线GL电性连接,或是修补线段20可不为第一图案化导电层14的一部分,而由另一 层不同于第一图案化导电层14与第二图案化导电层18的导电层所构成,例如修补线段20 可为第三图案化导电层M的一部分。此外,在本实施例中,连接于同一条数据线DL且相邻 的任两薄膜晶体管分别用以驱动位于该数据线DL的相对两侧的像素区P,但不以此为限。 举例而言,连接于同一条数据线DL的所有薄膜晶体管可用以驱动位于该数据线DL的同一 侧的各像素区P。在本实施例中,第二像素区P2的修补线段20较佳可与第一数据线DL部分重叠而 形成一第一交叉点XI,以及与第一共通线CLl部分重叠而形成一第二交叉点X2,第三像素 区P3的修补线段20较佳可与第一数据线DLl部分重叠而形成一第三交叉点X3,以及与第 一共通线CLl部分重叠而形成一第四交叉点X4。借由上述交叉点的设计,有利于第一数据 线DLl的修补,关于此部分将于下文中详述。保护层22位于第二图案化导电层18上,且保护层22具有多个第一开口 221与多 个第二开口 222,其中各第一开口 221分别部分暴露出各漏极18D,而各第二开口 222则分 别部分暴露出部分共通线CL。第三图案化导电层对可为一图案化透明导电层,其材料可 为例如氧化铟锡或氧化铟锌等。第三图案化导电层M位于保护层22上,且第三图案化导 电层M包括多个像素电极PE,分别位于各像素区P内,并通过对应的第一开口 221与漏极 18D电性连接。在本实施例中,用以连接相邻的共通线CL的桥接共通线沈可为第三图案化 导电层M的一部分,也即桥接共通线沈为一透明桥接共通线,且经由第二开口 222与对应 的共通线CL电性连接。接着,对阵列基板10进行一检测工艺,以确认阵列基板10是否具有缺陷,若无缺 陷存在则进行后续工艺,若有缺陷存在则进行后续修补工艺。值得说明的是,本发明的阵列 基板的修补方法主要是用以修补断线缺陷,因此若检测出的缺陷为断线缺陷,则可直接进 行本发明的修补方法,而若检测出的缺陷为短路缺陷,则可先将短路缺陷先切断为断路缺 陷,再进行本发明的修补方法。以下将位于第一像素区Pl的一侧的第一数据线DLl被检测 出一断线缺陷Y的状况为例,说明本发明的阵列基板的修补方法。如图3与图4所示,当位于第一像素区Pl的一侧的第一数据线DL被检测出具有断线缺陷Y,则进行一修补工艺,其包括切割工艺与连接工艺两步骤。进行一切割工艺,于 第二像素区P2内的第一共通线CLl形成一第一切断处Cl,以及于第三像素区P3内的第一 共通线CL形成一第二切断处C2,此外,于桥接共通线沈形成一第三切断处C3,以切断第一 共通线CLl与第二共通线CL2之间的电性连接,以使第一切断处Cl与第二切断处C2之间 的第一共通线CLl形成一浮置的共通修补线段CR,也即共通修补线段CR与第一共通线CLl 以及第二共通线CL2电性分离。在本实施例中,切割工艺可为激光切割工艺,其可利用激光 光束形成切断处,但不以此为限。另外,进行一连接工艺,电性连接第二像素区P2的修补线 段20、第一数据线DLl与共通修补线段CR,以及电性连接第三像素区P3的修补线段20、第 一数据线DLl与共通修补线段CR。如前所述,由于各修补线段20均分别与数据线DL以及 共通线CL部分重叠,因此连接工艺可为激光熔接工艺,其可利用激光光束分别熔接位于第 一交叉点Xl的修补线段20与第一数据线DLl以形成一第一连接点Z1、位于第二交叉点X2 的修补线段20与第一共通线CLl以形成一第二连接点Z2、位于第三交叉点X3的修补线段 20与第一数据线DLl以形成一第三连接点Z3,以及位于第四交叉点X4的修补线段20与第 一共通线CLl以形成一第四连接点Z4。值得说明的是,在其它实施方式中,各修补线段20 并不限定于与数据线DL以及共通线CL部分重叠,且在此状况下,连接工艺可为例如激光气 相沉积工艺,其可沉积导电图案以连接修补线段20与第一数据线DL1,以及连接修补线段 20与第一共通线CLl。借由上述修补方法,修补后的阵列基板10’即可发挥正常功能,并将修补后的阵列 基板10’与另一基板(图未示)例如彩色滤光片基板组装,并于两基板之间填入液晶层(图 未示),即形成本实施例的显示面板。在进行完修补之后,共通修补线段CR即可作为第一数 据线DLl的替代线路(如图3的箭头所示),据此当进行显示时,第一数据线DLl的数据信 号可经由共通修补线段CR形成的替代线路顺利传递,而发挥正常显示作用。本发明的显示面板的阵列基板的修补方法及修补后的显示面板的阵列基板并不 以上述实施例为限。下文将依序介绍本发明的其它优选实施例的显示面板的阵列基板的修 补方法及修补后的显示面板阵列基板,且为了便于比较各实施例的相异处并简化说明,在 下文的各实施例中使用相同的符号标注相同的元件,且主要针对各实施例的相异处进行说 明,而不再对重复部分进行赘述。请参考图5至图8。图5至图8示出了本发明的第二优选实施例的显示面板的阵列 基板的修补方法的示意图,其中图5与图7以俯视图形式示出,图6为沿图5的剖线A-A’、 B-B'与C-C’所示出的剖面示意图,图8为沿图7的剖线A-A’、B-B’与C-C’所示出的剖面 示意图。如图5与图6所示,提供一阵列基板10,且与第一优选实施例不同之处在于,本实 施例的各修补线段20为第一图案化导电层14的一部分,且分别与对应的栅极线GL电性连 接。如图7与图8所示,在本实施例中,由于修补线段20与栅极线GL电性连接,因此除了 形成第一切断处Cl、第二切断处C2与第三切断处C3之外,切割工艺另包括形成一第四切断 处C4以切断第二像素区P2的修补线段20与相对应的栅极线GL之间的电性连接,以及形 成一第五切断处C5以切断第三像素区P3的修补线段20与相对应的栅极线GL之间的电性 连接。同样地,借由上述修补方法,即形成本实施例的修补后的阵列基板10’,其中在修 补后,共通修补线段CR即可作为第一数据线DLl的替代线路,据此当进行显示时,第一数据线DLl的数据信号可经由共通修补线段CR形成的替代线路顺利传递,而发挥正常显示作用。在上述两实施例中,连接于同一条数据线DL且相邻的任两薄膜晶体管分别用以 驱动位于该数据线DL的相对两侧的像素区P,且共通线CL形成彼此互相连接的网状图案, 但本发明的应用并不以此为限。请再参考图9与图10。图9与图10示出了本发明的第三 优选实施例的显示面板的阵列基板的修补方法的示意图。如图9所示,首先,提供一阵列基 板10,且与前述第一优选实施例与第二优选实施例不同之处在于,在本实施例中,连接于同 一条数据线DL的所有薄膜晶体管用以驱动位于该数据线DL的同一侧的各像素区P。举例 而言,用以驱动第一像素区P1、第二像素区P2与第三像素区P3的三个薄膜晶体管均电性 连接于第一数据线DL1。此外,于各像素区P内,共通线CL具有一 C形图案,且位于同一行 的共通线CL在像素区P内并未与位于相邻行的共通线CL电性连接,但不以此为限。值得 说明的是,在本实施例中,各修补线段20为第一图案化导电层14的一部分,且未与栅极线 GL电性连接(也即类似于第一实施例的作法),但并不以此为限。例如,各修补线段20也 可分别与对应的栅极线GL电性连接(也即类似于第二实施例的作法)。如图10所示,当位于第一像素区Pl的一侧的第一数据线DL被检测出具有断线缺 陷Y,则进行一修补工艺,其包括切割工艺与连接工艺两步骤。进行一切割工艺,于第二像素 区P2内的第一共通线CLl形成一第一切断处Cl,以及于第三像素区P3内的第一共通线CL 形成一第二切断处C2,以使第一切断处Cl与第二切断处C2之间的第一共通线CLl形成一 浮置的共通修补线段CR。在本实施例中,由于共通线CL并未形成网状图案,因此不需形成 第三切断处。另外,进行一连接工艺,电性连接第二像素区P2的修补线段20、第一数据线 DLl与共通修补线段CR,以及电性连接第三像素区P3的修补线段20、第一数据线DLl与共 通修补线段CR。借由上述修补方法,即形成本实施例的修补后的阵列基板10’,其中在修补后,共 通修补线段CR即可作为第一数据线DLl的替代线路,据此当进行显示时,第一数据线DLl 的数据信号可经由共通修补线段CR形成的替代线路顺利传递,而发挥正常显示作用。综上所述,本发明的显示面板的阵列基板的修补方法是使用共通线的一部分作为 具断线缺陷的数据线的替代线路,因此不会造成电阻电容负载增加,而可有效提升修补后 的显示面板的显示品质。此外,由于不需于周边区预留修补线路的布设空间,因此可实现窄 边框的设计。以上所述仅为本发明的优选实施例,凡依本发明权利要求所做的均等变化与修 饰,皆应属本发明的涵盖范围。
权利要求
1.一种显示面板的阵列基板的修补方法,包括提供一阵列基板,该阵列基板包括一基板;一第一图案化导电层,设置于该基板上,该第一图案化导电层包括多条栅极线;一第二图案化导电层,设置于该基板上,该第二图案化导电层包括多条数据线与多条 共通线,其中所述多条栅极线与所述多条数据线呈交叉设置并定义出多个像素区,所述多 条数据线包括一第一数据线,所述多条共通线包括一第一共通线,所述多个像素区包括一 第一像素区、一第二像素区与一第三像素区,该第一像素区、该第二像素区与该第三像素区 位于该第一数据线的同一侧,该第一像素区位于该第二像素区与该第三像素区之间,该第 一共通线穿越该第一像素区、该第二像素区与该第三像素区,且该第一数据线具有一断线 缺陷位于该第一像素区的一侧;以及多个修补线段,设置于各该像素区内;进行一切割工艺,于该第二像素区内的该第一共通线形成一第一切断处,以及于该第 三像素区内的该第一共通线形成一第二切断处,以使该第一切断处与该第二切断处之间的 该第一共通线形成一浮置的共通修补线段;以及进行一连接工艺,电性连接该第二像素区的该修补线段、该第一数据线与该共通修补 线段,以及电性连接该第三像素区的该修补线段、该第一数据线与该共通修补线段,以使得 该共通修补线段作为该第一数据线的一替代线路。
2.如权利要求1所述的显示面板的阵列基板的修补方法,其中所述多个像素区另包 括一第四像素区,该第四像素区与该第一像素区相邻且未与该第一像素区共用该第一数据 线,所述多条共通线另包括一第二共通线位于该第四像素区内,以及一桥接共通线电性连 接该第一像素区的该第一共通线与该第四像素区的该第二共通线,且该切割工艺另包括于 该桥接共通线形成一第三切断处,以切断该第一共通线与该第二共通线之间的电性连接。
3.如权利要求2所述的显示面板的阵列基板的修补方法,其中该桥接共通线包括一透 明桥接共通线。
4.如权利要求1所述的显示面板的阵列基板的修补方法,其中所述多个修补线段为该 第一图案化导电层的一部分。
5.如权利要求2所述的显示面板的阵列基板的修补方法,其中各该修补线段与所述多 条栅极线的其中之一电性连接,且该切割工艺另包括形成一第四切断处以切断该第二像素 区的该修补线段与相对应的该栅极线之间的电性连接,以及形成一第五切断处以切断该第 三像素区的该修补线段与相对应的该栅极线之间的电性连接。
6.如权利要求1所述的显示面板的阵列基板的修补方法,其中该切割工艺包括一激光 切割工艺。
7.如权利要求1所述的显示面板的阵列基板的修补方法,其中该第二像素区的该修补 线段与该第一数据线部分重叠而形成一第一交叉点,该第二像素区的该修补线段与该第一 共通线部分重叠而形成一第二交叉点,该第三像素区的该修补线段与该第一数据线部分重 叠而形成一第三交叉点,该第三像素区的该修补线段与该第一共通线部分重叠而形成一第 四交叉点。
8.如权利要求7所述的显示面板的阵列基板的修补方法,其中该连接工艺包括进行一激光熔接工艺,以分别熔接位于该第一交叉点的该修补线段与该第一数据线以形成一第一 连接点、位于该第二交叉点的该修补线段与该第一共通线以形成一第二连接点、位于该第 三交叉点的该修补线段与该第一数据线以形成一第三连接点,以及位于该第四交叉点的该 修补线段与该第一共通线以形成一第四连接点。
9.如权利要求1所述的显示面板的阵列基板的修补方法,其中各该像素区为一长方形 区域,其具有一长轴与一短轴,且所述多条栅极线大体上平行于各该像素区的该长轴。
10.一种显示面板的阵列基板,包括一基板;一第一图案化导电层,设置于该基板上,该第一图案化导电层包括多条栅极线;一第二图案化导电层,设置于该基板上,该第二图案化导电层包括多条数据线与多条 共通线,其中所述多条栅极线与所述多条数据线呈交叉设置并定义出多个像素区,所述多 条数据线包括一第一数据线,所述多条共通线包括一第一共通线,所述多个像素区包括一 第一像素区、一第二像素区与一第三像素区,该第一像素区、该第二像素区与该第三像素区 位于该第一数据线的同一侧,该第一像素区位于该第二像素区与该第三像素区之间,该第 一共通线穿越该第一像素区、该第二像素区与该第三像素区,且该第一数据线具有一断线 缺陷位于该第一像素区的一侧;以及多个修补线段,设置于各该像素区内;其中该第一共通线具有一第一切断处位于该第二像素区内,以及一第二切断处位于该 第三像素区内,且该第一切断处与该第二切断处之间的该第一共通线形成一浮置的共通修 补线段;以及其中于该第二像素区内,该第一数据线与该共通修补线段借由该修补线段电性连接, 于该第三像素区内,该第一数据线与该共通修补线段借由该修补线段电性连接,借此使得 该共通修补线段形成该第一数据线的一替代线路。
11.如权利要求10所述的显示面板的阵列基板,其中所述多个像素区另包括一第四像 素区,该第四像素区与该第一像素区相邻且未与该第一像素区共用该第一数据线,所述多 条共通线另包括一第二共通线位于该第四像素区内,以及一桥接共通线连接该第一像素区 的该第一共通线与该第四像素区的该第二共通线,该桥接共通线另具有一第三切断处切断 该第一共通线与该第二共通线之间的电性连接。
12.如权利要求11所述的显示面板的阵列基板,其中该桥接共通线包括一透明桥接共 通线。
13.如权利要求10所述的显示面板的阵列基板,其中所述多个修补线段为该第一图案 化导电层的一部分。
14.如权利要求10所述的显示面板的阵列基板,其中该第二像素区的该修补线段与 该第一数据线部分重叠而形成一第一连接点,该第二像素区的该修补线段与该第一共通线 部分重叠而形成一第二连接点,该第三像素区的该修补线段与该第一数据线部分重叠而形 成一第三连接点,该第三像素区的该修补线段与该第一共通线部分重叠而形成一第四连接点ο
15.如权利要求10所述的显示面板的阵列基板,其中各该像素区为一长方形区域,其 具有一长轴与一短轴,且所述多条栅极线大体上平行于各该像素区的该长轴。
全文摘要
一种显示面板的阵列基板及其修补方法,该方法包括下列步骤。提供一阵列基板,其包括基板、栅极线、数据线、共通线与修补线段。栅极线与数据线呈交叉设置并定义出多个像素区,数据线包括一第一数据线,共通线包括一第一共通线。第一数据线具有一断线缺陷。进行一切割工艺,于第一共通线形成一第一切断处与一第二切断处,以使第一切断处与第二切断处之间的第一共通线形成一浮置的共通修补线段。进行一连接工艺,电性连接修补线段、第一数据线与共通修补线段,以使得共通修补线段作为第一数据线的一替代线路。本发明可有效提升修补后的显示面板的显示品质,并可实现窄边框的设计。
文档编号H01L21/77GK102074503SQ20101051629
公开日2011年5月25日 申请日期2010年10月19日 优先权日2010年10月19日
发明者吴彦锋 申请人:友达光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1