沟槽式萧基二极管及其制作方法

文档序号:7033764阅读:289来源:国知局
专利名称:沟槽式萧基二极管及其制作方法
技术领域
本发明涉及一种沟槽式萧基二极管及其制作方法,尤其是涉及一种以一制作方法以提供出一种具有较低的反向电压漏电流、较低的正向偏置电压(Vf)、较高的反向耐电压值以及较短的反向回复时间(tKK)等特性的沟槽式萧基二极管。
背景技术
萧基二极管(Schottky Diode)为以电子作为载流子的单极性元件,其特性为速度快,且于加入较低的正向偏置电压(Forward Bias Voltage ;Vf)时,便可有较大的顺向电流与较短的反向回复时间(Reverse Recovery Time ;tKK),但若加入持续增加的反向偏压时,贝1J会有较大的漏电流(与金属功函数及半导体掺杂浓度所造成的萧基能障(SchottkyBarrier)有关)。而后,有沟槽式的萧基能障二极管的提出,通过于沟槽中填入金属材料来夹止反向漏电流,使元件的漏电流能大幅降低。
关于沟槽式的萧基能障二极管,其代表性前案可参阅美国专利第5365102号(专利名称:SCH0TTKY BARRIER RECTIFIER WITH MOS TRENCH)中所揭露的元件结构与技术;并请参阅如图1A至图1F所示的主要制作工艺步骤。首先在图1A中,提供有一外延层(epitaxial layer)厚度的半导体基板12,且此基板12具有两表面12a、12b,其中高掺杂浓度(N+型)的阴极区域12c邻近其表面12a,而低掺杂浓度(N型)的漂移区域12d则从高掺杂浓度(N+型)的阴极区域12c伸展至表面12b ;并进而于其上成长一二氧化硅层(SiO2) 13,以降低接着要成长的一氮化硅层(Si3N4) 15的沉积应力,并再在氮化硅层15上形成一光致抗蚀剂层17。
而接着在图1B中,利用该光致抗蚀剂层17进行一光刻制作工艺(lithography)及蚀刻制作工艺(etching),以移除部分的氮化硅层15、二氧化硅层13以及基板12,从而将其基板12的漂移区域12d蚀刻出多个分离平台14,且形成为具有一特定深度与宽度的一沟槽结构22。接着在图1C中,分别于其沟槽结构22的侧壁22a及底部22b上成长出绝缘性质的一热氧化层16。并在图1D中,移除剩下的氮化硅层15和二氧化硅层13,以及在图1E中,在其整体结构的上方镀上一阳极金属层23,使其多个分离的平台14能接触阳极金属层23。并接着在图1F中,在背面的表面12a处同样进行金属镀制,而于其背面的表面12a处则能形成出一阴极金属层20 ;使其阳极金属层23与平台14的接触便因所谓的萧基能障(Schottky Barrier)而成为萧基接面,从而完成晶片的制作工艺。
由上述的方法制作的沟槽式萧基二极管(Trench MOS Barrier SchottkyRectifier,简称为TMBS),具有极低的正向偏置电压(Vf),反向漏电流则受到沟槽结构的夹止,会比无沟槽结构者有更低的漏电流。然而,由于沟槽结构内填入金属的材质,会因热膨胀系数的差异与结构的些微不同,于可靠度测试时,易因循环的热胀冷缩测试而产生破裂的问题。换句话说,由于在硅晶片上挖沟槽等制作工艺所制造出的应力未能有效的得到适当的处理,使得产品在可靠度测试时较容易故障;在实际产品应用时也偶有故障产生。其原因即为应力导致的微细裂痕,最后造成元件故障。发明内容
为解决上述问题,本发明提供一种沟槽式萧基二极管制作方法,该方法包含下列步骤:提供一半导体基板;于该半导体基板上形成一第一氧化层;根据该第一氧化层对该半导体基板进行蚀刻,以于该半导体基板中形成一多沟槽结构,其中该多沟槽结构包括一宽沟槽结构形成于该半导体基板的一第一侧,以及多个窄沟槽结构形成于该半导体基板的一第二侧;在该多沟槽结构的表面上形成一栅极氧化层;在该栅极氧化层上与该第一氧化层上形成一多晶硅结构;对该多晶硅结构进行蚀刻,以露出该第一氧化层的顶面与部分侧面以及该宽沟槽结构底部的部分该栅极氧化层;形成一第二氧化层覆盖于该多晶硅结构上与该第一氧化层上,并以光刻及蚀刻制作工艺将该半导体基板、该多晶硅结构和该栅极氧化层的部分表面加以露出;在该第二氧化层上与该半导体基板、该多晶硅结构和该栅极氧化层的部分表面上形成一金属溅镀层;以及对该金属溅镀层进行蚀刻,以将该第二氧化层的部分表面加以露出。
本发明另一方面为一种沟槽式萧基二极管,包含有:一半导体基板,其内部具有多个沟槽结构,其中该些沟槽结构包括一宽沟槽结构形成于该半导体基板的一第一侧,以及多个窄沟槽结构形成于该半导体基板的一第二侧;一第一氧化层,形成于该半导体基板的表面上该宽沟槽结构的二侧;一栅极氧化层,形成于该些沟槽结构的表面上,该栅极氧化层并凸出于该半导体基板的表面;一多晶硅结构,形成于该些窄沟槽结构的该栅极氧化层上以及该宽沟槽结构的侧边以及部分底部的该栅极氧化层上,该多晶硅结构并凸出于该半导体基板的表面;一第二氧化层,形成于该第一氧化层上与部分的该多晶硅结构以及部分的该栅极氧化层上;以及一金属溅镀层,形成于该第二氧化层、该半导体基板、该多晶硅结构和该栅极氧化层的部分表面上。
为了对本发明的上述及其他方面有更佳的了解,下文特举较佳实施例,并配合所附附图,作详细说明如下:


图1A至图1F为现有的沟槽式的萧基能障二极管`的主要制作工艺步骤示意图2A至图2P,为本发明所提出的沟槽式萧基二极管的制作方法,其较佳实施例的制作流程示意图。
主要元件符号说明
半导体基板12表面12a、12b
阴极区域12c漂移区域12d
二氧化硅层13氮化硅层15
平台14热氧化层16
光致抗蚀剂层17
阴极金属层20沟槽结构22
侧壁22a底部22b
金属层23半导体基板30
高掺杂浓度的硅基板31低掺杂浓度的外延层32
表面32a第一氧化层41
牺牲氧化层46
栅极氧化层47多晶硅结构50
硼磷氧化层55第一光致抗蚀剂层BI
第二光致抗蚀剂层B2第三光致抗蚀剂层B3
金属派镀层60第一金属层61
第二金属层具体实施方式
请参阅图2A至图2P,为本发明所提出的沟槽式萧基二极管的制作方法,其较佳实施例的制作流程示意图。如图2A所示,首先先提供一半导体基板30;在此实施例中,该半导体基板30包含了有一高掺杂浓度(N+型)的硅基板31与一低掺杂浓度(N型)的外延层32此两部分;而其中低掺杂浓度的外延层32形成于高掺杂浓度的硅基板31之上,且其低掺杂浓度的外延层32具有一定的厚度,以提供本发明后续所需的多沟槽结构(Mult1-Trench)的蚀刻形成。·
接着便于该半导体基板30的表面32a上,也就是对其中的低掺杂浓度的外延层32所在的表面32a,先进行一热氧化(Thermal Oxidation)制作工艺,而在该半导体基板30的表面32a上形成一第一氧化层41。
如图2B所示,再在该第一氧化层41上形成定义有一第一光致抗蚀剂图案的一第一光致抗蚀剂层BI,用以使该第一氧化层41蚀刻出该第一光致抗蚀剂图案;因而根据所述的该第一光致抗蚀剂图案对该第一氧化层41进行蚀刻,使得该第一光致抗蚀剂图案能转移至该第一氧化层41上。而在此实施例中,所述的该第一光致抗蚀剂图案和后续待形成的多沟槽结构(Mult1-Trench)的样式相对应。因此如图2C中所示,蚀刻后的该第一氧化层41便能成为用以提供蚀刻出沟槽的硬掩模(Hard Mask)。在此实施例中,采用的干式蚀刻法蚀刻该第一氧化层41形成所述的该硬掩模。之后,除去完成蚀刻后的该第一光致抗蚀剂层BI,而呈现出如图2D所示的结果。
接着,如图2E所示,便根据该第一氧化层41上的图案对该半导体基板30进行沟槽的蚀刻(Trench Etching),以在该半导体基板30中形成本发明的一多沟槽结构,其包括一宽沟槽结构43以及多个窄沟槽结构45。根据本发明的实施例,在半导体基板的第一侧(例如右侧)形成宽沟槽结构43,此区域将形成沟槽式萧基二极管的防护环区域(guardring area);而在半导体基板的第二侧(例如左侧)形成多个窄沟槽结构45,此区域将形成沟槽式萧基二极管的元件区域(device area)。
而当该多沟槽结构形成了之后,便是接着对其包含有底部与侧壁的表面进行一粗糙度的修饰(Trench Rounding),以使其表面因前述的蚀刻过程所产生的粗糙边角能加以去除,而让后续的相关氧化层的形成有较佳的环境。
在此一步骤中,其修饰的处理包含有几个程序。其一为先对该多沟槽结构进行其表面向下厚度约达数百个A大小的干式蚀刻,使得此一较薄的蚀刻处理能修饰其表面 ’另一方面则是接着前述处理后,在该多沟槽结构的表面(包含了其底部与侧壁)上形成一牺牲氧化层(Sacrificial 0xide)46。此牺牲氧化层46其厚度不大,也就是通过其形成之后便接着加以除去的过程,来达到修饰该多沟槽结构的表面的目的。而图2F中所示的,为修饰过程中所形成牺牲氧化层46的示意。
接着,再次将该牺牲氧化层46加以除去,并再在该多沟槽结构的表面上,也就是包含了于其底部与侧壁上,形成如图2G中所示的一栅极氧化层(Gate Oxide)47。而在此实施例中,该栅极氧化层47的形成能凸出于前述的该半导体基板30的表面32a的高度,也就是说,该多沟槽结构上的该栅极氧化层47能和所述的该第一氧化层41的部分侧面相接触。
承上所述,当该栅极氧化层47在该多沟槽结构的表面上形成之后,便接着于该栅极氧化层47上与该第一氧化层41上形成如图2H中所示的一多晶硅结构50。在此实施例中,该多晶娃结构50以一化学气相沉积(Chemical Vapor Deposition,简称为CVD)制作工艺的方式于该栅极氧化层47上与该该第一氧化层41上完成,使得该多晶硅结构50能填满该些窄沟槽结构上的该栅极氧化层47中所呈现的空间外,还能从该第一氧化层41的顶面与其部分侧面上加以整个覆盖。
接着,便是将所形成的该多晶硅结构50加以除去所不需要的部分。在此实施例中,所使用的除去方式为一回蚀刻(Etch Back)制作工艺,也就是仍以干式蚀刻的方式但不使用任何的光致抗蚀剂图案,而是依所设定的时间来均匀地对该多晶硅结构50进行向下的蚀刻。其蚀刻的结果如图21中所示。经过蚀刻之后该宽沟槽结构底部上部分的栅极氧化层47能够加以露出,同时该第一氧化层41的顶面与其一部分的侧面也能够加以露出;而该第一氧化层41的另一部分的侧面,则仍旧和该栅极氧化层47以及所剩下的该多晶硅结构50相接触。换句话说,该多晶硅结构50仍填满于该些窄沟槽结构中的栅极氧化层47上,而该多晶硅结构50仅覆盖该宽沟槽结构的侧边以及部分底部的栅极氧化层47。
接着,便是于该多晶娃结构50上与该第一氧化层41上,先进行一化学气相沉积(CVD)制作工艺,以形成如图2J所示的一硼磷氧化层55 ;在此实施例中,该硼磷氧化层55以加入硼、磷杂质的氧化物为材质,以使其熔点能降低,因而在经过加热后(较佳方式加热到约摄氏800度),即可使得此种含硼、磷杂质的氧化物具有较软的易流动性质。因此,进而在进行化学气相沉积制作工艺时,对于如所述的该多晶硅结构50与该第一氧化层41所呈现的凹陷不一的表面,便能有效地完成其硼磷氧化层55的覆盖,以及形成其硼磷氧化层55表面的平坦外观。
接着,如图2K所示,便再于该硼磷氧化层55上形成定义有一第二光致抗蚀剂图案的一第二光致抗蚀剂层B2,用以根据该第二光致抗蚀剂图案来对该硼磷氧化层55及第一氧化层41进行蚀刻;进而再除去完成蚀刻后的该第二光致抗蚀剂层B2,而结果即如图2L所示。在此一步骤中,利用该第二光致抗蚀剂层B2所采用的蚀刻方式为一接触蚀刻(Contact Etching)制作工艺。
其中,此种接触蚀刻制作工艺是针对未被该第二光致抗蚀剂层B2覆盖的所有氧化层,包括了该第一氧化层41以及此处该硼磷氧化层55进行全部的蚀刻;因此,使得该半导体基板30、该多晶硅结构50和该栅极氧化层47的部分表面能加以露出,也就是露出如图2L中所示的左侧区域。
接着便是在该硼磷氧化层55、该半导体基板30、该多晶硅结构50和该栅极氧化层47的部分表面上进行一金属派镀(Metal Sputtering)制作工艺,以形成如图2M中所示的第一金属层61。接着,如图2N中所不,于该第一金属层61上再形成第二金属层62,而第一金属层61与第二金属层62即为金属派镀层60。
在本发明的实施例中,该金属溅镀层60是由一第一金属层61和一第二金属层62这两部分所构成。而该第一金属层61可采用一钛金属(Ti)的材质;该第二金属层62的采用为铝、硅、铜(Al/Si/Cu)的合金。是故,该金属溅镀层60(即其中的第一金属层61)与该半导体基板30 (即其中的低掺杂浓度(N型)的外延层32)的表面32a相接触时,便能形成所谓的一萧基接面或萧基能障(Schottky Barrier)。此外,在此实施例中,于此一步骤后还可包含进行一,决速热制作工艺(Rapid Thermal Processing,简称为RTP),如此便可有效地修正该金属溅镀制作工艺的结果。
承上所述,如图20所示,便是再于该金属溅镀层60上形成定义有一第三光致抗蚀剂图案的一第三光致抗蚀剂层B3,用以根据该第三光致抗蚀剂图案来对部分的该金属溅镀层60,也就是针对如图20中所示的右侧区域进行蚀刻;进而再除去完成蚀刻后的该第三光致抗蚀剂层B3,而成为如图2P中所示的结构。
在此步骤中,利用该第三光致抗蚀剂层B3所采用的蚀刻方式为一金属蚀刻(Metal Etching)制作工艺,从而能在该第三光致抗蚀剂图案下,对包含了该第一金属层61与该第二金属层62的该金属溅镀层60进行蚀刻,以将所述的该硼磷氧化层55位于其晶片右侧区域的部分表面加以露出。此外,在此实施例中,于此一步骤后还可包含进行一热融合(Sintering)制作工艺,以加强该金属溅镀层60于该硼磷氧化层55上与该半导体基板30、该多晶硅结构50和该栅极氧化层47的部分表面上的密合。最后,进行一晶片允收测试(Wafer Acceptance Test,简称为WAT),来对完成所有制作工艺后的晶片进行结构的电性测试。
所以,图2P中所示即为本发明完成的结构,便为利用本发明所提出的沟槽式萧基二极管制作方法,所完成的一沟槽式萧基二极管。由该图所示可知,其结构包含有:一半导体基板30、一第一氧化层41、一栅极氧化层47、一多晶娃结构50、一硼磷氧化层55 (第二氧化层)以及一金属溅镀层60。其中该半导体基板30内部具有一多沟槽结构,包括第一侧的一宽沟槽结构以及第二侧的多个窄沟槽结构;而所示的该第一氧化层41则形成于和该半导体基板30该宽沟槽结构相邻的表面32a上;而该栅极氧化层47则以凸出于该半导体基板30的表面32a的方式,形成于该沟槽结构的表面上;同样的,该多晶娃结构50也以凸出于该半导体基板30的表面32a的方式,形成于窄沟槽结构中该栅极氧化层47上以及覆盖该宽沟槽结构的侧边以及部分底部的栅极氧化层47。而该硼磷氧化层55 (第二氧化层)形成于该第一氧化层41上与部分的该多晶娃结构50上;而包含该第一金属层61和该第二金属层62的该金属溅镀层60,则便形成于该硼磷氧化层55 (第二氧化层)、该半导体基板30、该多晶硅结构50和该栅极氧化层47的部分表面上,且该硼磷氧化层55 (第二氧化层)部分位于其晶片右侧区域的表面呈现为露出。
综上所述,利用本发明所述的制作方法所完成的沟槽式萧基二极管的结构,其第一侧(I)形成沟槽式萧基二极管的防护环区域(guard ring area);而第二侧(II)形成形成沟槽式萧基二极管的元件区域(device area)。
换句话说,其结构于第一侧(I)的区域可成为有效阻绝电流的一种防护环(guardring)结构,使其漏电流的现象得以有效改善。而在本发明中,所述的多晶硅结构50和栅极氧化层47的样式凸出于其半导体基板30的表面32a,使得和所覆盖于其上的金属溅镀层60之间便能加强其彼此的结合程度,使产品的可靠度测试结果较现有的沟槽式萧基二极管结构更为优异。其次,经由相关技术的电性测试后,本发明所提出的沟槽式萧基二极管具有较低的反向电压漏电流、较低的正向偏置电压(Vf)、较高的反向耐电压值以及较短的反向回复时间(tKK)等特性。如此一来,本发明所提出的沟槽式萧基二极管及其制作方法,便能有效地解决如先前技术中所述的相关缺失,进而成功地达成了本案发展的主要目的。
综上所述,虽然结合以上较佳实施例揭露了本发明,然而其并非用以限定本发明。本发明所属技术领域中熟悉此技术者,在不脱离本发明的精神和范围内,可作各种的更动与润饰。因此,本发明的保护范围应以附上的权利要求所界定的为准。
权利要求
1.一种沟槽式萧基二极管制作方法,该方法包含下列步骤: 提供一半导体基板; 在该半导体基板上形成一第一氧化层; 根据该第一氧化层对该半导体基板进行蚀刻,以于该半导体基板中形成一多沟槽结构,其中该多沟槽结构包括一宽沟槽结构形成于该半导体基板的一第一侧,以及多个窄沟槽结构形成于该半导体基板的一第二侧; 在该多沟槽结构的表面上形成一栅极氧化层; 在该栅极氧化层上与该第一氧化层上形成一多晶硅结构; 对该多晶硅结构进行蚀刻,以露出该第一氧化层的顶面与部分侧面以及该宽沟槽结构底部的部分该栅极氧化层; 形成一第二氧化层覆盖于该多晶硅结构上与该第一氧化层上,并以光刻及蚀刻制作工艺将该半导体基板、该多晶硅结构和该栅极氧化层的部分表面加以露出; 在该第二氧化层上与该半导体基板、该多晶硅结构和该栅极氧化层的部分表面上形成一金属溅镀层;以及 对该金属溅镀层进行蚀刻,以将该第二氧化层的部分表面加以露出。
2.如权利要求1所述的沟槽式萧基二极管制作方法,其中该半导体基板包含一高掺杂浓度(N+型)的硅基板与一低掺杂浓度(N型)的外延层。
3.如权利要求1所述的沟槽式萧基二极管制作方法,其中形成该第一氧化层包含下列步骤: 进行一热氧化制作工艺,而于该半导体基板的表面上形成一第一氧化层; 在该第一氧化层上形成一第一光致抗蚀剂层,且定义该第一光致抗蚀剂层具有一第一光致抗蚀剂图案; 根据该第一光致抗蚀剂图案对该第一氧化层进行蚀刻,以将该第一光致抗蚀剂图案转移至该第一氧化层上而形成一蚀刻硬掩模层;以及除去蚀刻后的该第一光致抗蚀剂层。
4.如权利要求3所述的沟槽式萧基二极管制作方法,其中该第一光致抗蚀剂图案和该多沟槽结构的样式相对应。
5.如权利要求1所述的沟槽式萧基二极管制作方法,其中形成该栅极氧化层包含下列步骤: 对该多沟槽结构进行蚀刻,以将该多沟槽结构的表面进行修饰; 在该多沟槽结构 的表面上形成一牺牲氧化层;以及 除去该牺牲氧化层,并再于该多沟槽结构的表面上形成该栅极氧化层。
6.如权利要求1所述的沟槽式萧基二极管制作方法,其中该多晶硅结构以一化学气相沉积制作工艺于该栅极氧化层上与该第一氧化层上完成。
7.如权利要求1所述的沟槽式萧基二极管制作方法,其中形成该第二氧化层包含下列步骤: 进行一化学气相沉积制作工艺,而于该多晶娃结构上与该第一氧化层上形成一硼磷氧化层,该硼磷氧化层即为该第二氧化层; 在该硼磷氧化层上形成一第二光致抗蚀剂层,且定义该第二光致抗蚀剂层具有一第二光致抗蚀剂图案; 根据该第二光致抗蚀剂图案对该硼磷氧化层及该第一氧化层进行一接触蚀刻制作工艺后留下部分该硼磷氧化层,而将该半导体基板、该多晶硅结构和该栅极氧化层的部分表面加以露出;以及 除去蚀刻后的该第二光致抗蚀剂层。
8.如权利要求1所述的沟槽式萧基二极管制作方法,其中形成该金属溅镀层包含下列步骤: 在该第二氧化层、该半导体基板、该多晶硅结构和该栅极氧化层的部分表面上进行一金属溅镀制作工艺,以形成一第一金属层;以及 在该第一金属层上进行该金属溅镀制作工艺,以形成一第二金属层,而该第一金属层与该第二金属层构成为该金属溅镀层。
9.如权利要求8所述的沟槽式萧基二极管制作方法,其中该第一金属层以一钛金属而完成,而该第二金属层为铝、硅、铜的合金。
10.如权利要求8所述的沟槽式萧基二极管制作方法,其中该方法包含下列步骤:进行一快速热制作工艺,以修正该金属溅镀制作工艺的结果。
11.如权利要求1所述的沟槽式萧基二极管制作方法,其中该方法包含下列步骤: 在该金属溅镀层上形成一第三光致抗蚀剂层,且定义该第三光致抗蚀剂层具有一第三光致抗蚀剂图案; 根据该第三光致抗蚀剂图案对部分的该金属溅镀层进行一金属蚀刻制作工艺,以将该第二氧化层的部分表面加以露出;以及 除去蚀刻后的该第三光致抗蚀剂层。
12.如权利要求1所述的沟槽式萧基二极管制作方法,其中该方法包含下列步骤:进行一热融合制作工艺,以加强该金属溅镀层于该第二氧化层上与该半导体基板、该多晶硅结构和该栅极氧化层的部分表面上的密合。
13.一种沟槽式萧基二极管,包含有: 半导体基板,其内部具有多个沟槽结构,其中该些多沟槽结构包括一宽沟槽结构形成于该半导体基板的一第一侧,以及多个窄沟槽结构形成于该半导体基板的一第二侧; 第一氧化层,形成于该半导体基板的表面上该宽沟槽结构的二侧; 栅极氧化层,形成于该些沟槽结构的表面上,该栅极氧化层并凸出于该半导体基板的表面; 多晶硅结构,形成于该些窄沟槽结构的该栅极氧化层上以及该宽沟槽结构的侧边以及部分底部的该栅极氧化层上,该多晶硅结构并凸出于该半导体基板的表面; 第二氧化层,形成于该第一氧化层上与部分的该多晶硅结构以及部分的该栅极氧化层上;以及 金属溅镀层,形成于该第二氧化层、该半导体基板、该多晶硅结构和该栅极氧化层的部分表面上。
14.如权利要求13所述的沟槽式萧基二极管,其中该半导体基板包含一高掺杂浓度(N+型)的硅基板与一低掺杂浓度(N型)的外延层。
15.如权利要求13所述的沟槽式萧基二极管,其中该第一氧化层的形成,为先在该半导体基板的表面上进行一热氧化制作工艺以形成一热氧化层,并再对该热氧化层进行蚀刻而产生该硬掩模层。
16.如权利要求13所述的沟槽式萧基二极管,其中该栅极氧化层的形成,为先对该多沟槽结构进行蚀刻,以在该多沟槽结构的表面上形成一牺牲氧化层,并于除去该牺牲氧化层后再加以形成。
17.如权利要求13所述的沟槽式萧基二极管,其中该多晶硅结构的形成,是在该栅极氧化层上进行一化学气相沉积制作工艺与对应的蚀刻而产生。
18.如权利要求13所述的沟槽式萧基二极管,其中该第二氧化层的形成,为先在该多晶硅结构上与该第一氧化层上进行一化学气相沉积制作工艺以形成一硼磷氧化层,并再对该硼磷氧化层进行一接触蚀刻制作工艺而产生该第二氧化层。
19.如权利要求13所述的沟槽式萧基二极管,其中该金属溅镀层包含有: 第一金属层,形成于该第二氧化层、该半导体基板、该多晶硅结构和该栅极氧化层的部分表面上;以及 第二金属层,形成于该第一金属层上; 其中该第一金属 层以一钛金属而完成,而该第二金属层为招、娃、铜的合金。
全文摘要
本发明公开一种沟槽式萧基二极管及其制作方法。该方法包含提供半导体基板;在该半导体基板上形成第一氧化层;根据第一氧化层对半导体基板进行蚀刻,以在半导体基板中形成多沟槽结构;在多沟槽结构的表面上形成栅极氧化层;在栅极氧化层上与第一氧化层上形成多晶硅结构;对多晶硅结构进行蚀刻,以将第一氧化层的顶面与部分侧面加以露出;形成第二氧化层覆盖于多晶硅结构上与第一氧化层上,并以光刻及蚀刻制作工艺将半导体基板、多晶硅结构和栅极氧化层的部分表面加以露出;在第二氧化层上与半导体基板、多晶硅结构和栅极氧化层的部分表面上形成金属溅镀层;及对金属溅镀层进行蚀刻,以将第二氧化层的部分表面加以露出。
文档编号H01L29/872GK103151261SQ20121000179
公开日2013年6月12日 申请日期2012年1月5日 优先权日2011年12月6日
发明者陈自雄 申请人:陈自雄
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1