在功率半导体中用于电流传感器的半导体布置的制作方法

文档序号:7036734阅读:181来源:国知局
在功率半导体中用于电流传感器的半导体布置的制作方法
【专利摘要】本发明涉及一种用于功率半导体中的电流传感器的半导体布置,所述半导体布置在衬底(1)上包括具有绝缘栅电极的晶体管单元(2)的多重布置,所述晶体管单元的发射极端子(10)在第一区域(12)中通过第一导电层(16)与至少一个输出端子(25)连接,并且其发射极端子(10)在第二区域(13)中通过第二导电层(17)与至少一个传感器端子(18)连接,所述至少一个传感器端子布置在第一单元区域边界(14)之外,所述第一单元区域边界包围所述第一区域(12)的晶体管单元(2)和所述第二区域(13)的晶体管单元(2),其中,在所述第二区域(13)的晶体管单元(2)和所述传感器端子(18)之间构造有属于所述第一单元区域边界(14)的沟槽结构,在朝所述衬底(1)的外部边缘的方向上,与所述第一导电层(16)连接的掺杂层(15)连接所述沟槽结构。
【专利说明】在功率半导体中用于电流传感器的半导体布置

【技术领域】
[0001] 本发明涉及一种在功率半导体中用于电流传感器、尤其用于具有绝缘栅电极的双 极型晶体管、也称为绝缘栅双极晶体管(Insulated Gate Bipolar Transistor, IGBT)的类 型的功率半导体的半导体布置。

【背景技术】
[0002] 功率半导体通常制造为坚直结构并且具有多个晶体管单元。其中,在半导体衬底 的前侧上形成栅级结构和发射极结构,所述栅级结构和发射极结构通过至少一个p-n结与 在背侧上构造为全面积的金属化部的集电极层连接。在功率晶体管中,所述单元结构在衬 底的大的区域上重复,从而能够接通高的电流。然而,在此应注意避免短路状态或者过载状 态。因此,从普遍的现有技术已知,在输出端子处安装分流电阻,以便探测在主电路中可能 出现的短路或者过载状态。
[0003] 此外,以下是现有技术:通过传感器端子分支出发射极的一个区域或者说发射极 单元的一部分并且将在那里流动的电流作为信号使用。典型地,传感器端子位于发射极区 域内并且完全地或者部分地以发射极单元填充。在完全填充的情况下,传感器单元非常紧 贴地嵌入主发射极中,并且可以预期:传感器单元的行为仅仅少许地偏离主发射极单元的 行为。但是,通过发射极端子和传感器端子的尺寸比例预给定传感器电流与主电流的固定 比例。仅仅部分地填充的情况提供以下优点:更自由地设计该比例,但是为此失去紧贴的嵌 入,并且存在无单元的区域,在所述无单元的区域中在导电的状态下也形成载流子等离子 体。
[0004] 在使用或者已经在设计IGBT时应注意:在关断情况下通过发射极流出的载流子 不使各个晶体管单元过载。在具有η沟道的IGBT的例子中,通过发射极流出的载流子种类 以空穴存在。特别是对于位于传感区域的和主发射极区域的边缘处的单元而言,存在过载 的危险和闩锁效应(Latch-up)的触发,这是因为,在无单元的区域中在无发射极接触的情 况下也形成载流子等离子体。一方面,所述不包含单元的中间区域(无单元的区域)在传 感器端子不完全填充的情况下存在,但该中间区域也是由将与两个发射极区域连接的导电 层隔开的必要性而引起。


【发明内容】

[0005] 本发明的任务在于,减少与无单元的区域邻近的单元的通过位于无单元的区域中 的载流子等离子体的在关断时流出的空穴引起的负荷,并且同时能够实现传感器单元尽可 能紧贴地嵌入主发射极中。
[0006] 所述任务通过用于功率半导体的半导体布置来解决,所述半导体布置在衬底上包 括具有绝缘栅电极的晶体管单元的多重布置,所述晶体管单元的发射极端子在第一区域中 通过第一导电层与至少一个输出端子连接,并且其发射极端子在第二区域中通过第二导电 层与至少一个传感器端子连接。传感器端子布置在包围第一区域的晶体管单元和第二区域 的晶体管单元的第一单元区域边界之外。在第二区域的晶体管单元和传感器端子之间构造 有属于第一单元区域边界的沟槽结构,在朝衬底的外部边缘的方向上,与第一导电层连接 的掺杂层连接所述沟槽结构,并且,此外,所述沟槽结构在第一区域的晶体管和第二区域的 晶体管之间延伸。
[0007] 根据本发明,由IGBT单元组成的发射极被分成两个单元组。一方面形成主单元, 所述主单元借助于第一导电层与发射极输出端连接。该单元组占据电路布置的衬底区域的 最大的部分。与第二导电层连接的、较小的部分作为传感器单元提供,并且作为电流传感器 使用,从而通过外部的电阻能够产生电压信号,所述电压信号可被再处理以探测短路和过 载电流。所述连接第一导电层的掺杂区域用于在关断时流出的空穴的导出(ableiten),从 而所述空穴不对邻近的主单元加负荷,这可能会导致锁定(Latch)事件的危险增大并且因 此导致芯片的损坏。
[0008] 通过以下方式解决本发明的任务:将传感器的端子置于有效的单元区域之外在单 元区域边界后方。来自该端子区域的空穴通过连接到主发射极的导电层上的掺杂区域导 走。因此,还能够与传感器端子的尺寸和形状无关地设计传感器区域的尺寸和形状。
[0009] 根据本发明的另一种构型,第二区域的晶体管单元以任意的多边形的形状、优选 以半圆或者接近半圆的多边形或者矩形或者正方形的形状布置。
[0010] 所述布置可以借助于通常的布局程序以简单的方式构造为重复的结构,并且可借 助于功率半导体的通用的制造工艺实现。
[0011] 根据本发明的另一种构型,第一区域的晶体管单元至少部分地、优选在三个侧面 上包围第二区域的晶体管单元。
[0012] 根据本发明的另一种构型,第一区域的晶体管单元完全地包围第二区域的晶体管 单元。
[0013] 根据本发明的另一种构型,第二区域的晶体管单元与第一区域的晶体管单元在空 间上隔开地布置。
[0014] 在该实施方式中,电流传感器单元没有紧贴地嵌入主单元中,而是与主单元远离 地以自身的单元区域边界被环绕。这相当于隔开的较小的IGBT半导体,所述较小的IGBT半 导体的等离子体在接通的状态下或者在接通过程期间视间距而定地与主IBGT的等离子体 少量地交互作用直至完全不交互作用。然而,两个部分始终还可以看作为一个IGBT芯片, 因为它们在朝芯片的边缘的方向上被共同的边缘封闭结构环绕。
[0015] 根据本发明的另一种构型,传感器端子作为金属化区域布置在绝缘层之上,所述 绝缘层的层厚度大于栅级电介质的层厚度。
[0016] 在这种实施方式中,传感器端子可被放置在厚氧化物之上的任意位置上。
[0017] 根据本发明的另一种构型,第二区域的晶体管单元被第二单元区域边界环绕。 [0018] 尤其在当传感器单元远离主单元布置时才使用该实施方式。
[0019] 根据本发明的另一种构型,传感器端子和第二区域的晶体管单元布置在单元区域 边界之外。
[0020] 在该实施方式中,在传感器端子和第二区域的晶体管单元之间没有双沟槽结构。
[0021] 第二导电层可以在单元区域边界的区域内具有切口,第一导电层与掺杂层在该切 口中连接。这导致进一步地改善在关断过程中流出的空穴的导出。

【专利附图】

【附图说明】
[0022] 以下根据实施例参照附图详细解释本发明。附图示出:
[0023] 图1在剖面图中示出晶体管单元;
[0024] 图2a以俯视图示出根据本发明的根据本发明的第一实施方式的半导体布置;
[0025] 图2b以另外的俯视图示出根据本发明的根据本发明的第一实施方式的半导体布 置;
[0026] 图3示出根据图2a的实施方式的另一示意图;
[0027] 图4根据本发明的另一种实施方式以俯视图示出根据本发明的半导体布置;
[0028] 图5根据本发明的另一种实施方式以俯视图示出根据本发明的半导体布置;
[0029] 图6根据本发明的另一种实施方式以俯视图示出根据本发明的半导体布置;
[0030] 图7根据本发明的另一种实施方式以俯视图示出根据本发明的半导体布置,和
[0031] 图8根据本发明的另一种实施方式以俯视图示出根据本发明的半导体布置。
[0032] 在附图中相同的或者起相同作用的元件设有一致的参考标记。

【具体实施方式】
[0033] 在图1中示出电路布置1的剖面图,该电路布置为用于具有绝缘栅电极(IGBT) 3 的多个晶体管单元2的基础单元。如从图1中得知,例如p+型掺杂的衬底4在背侧上包括 通常作为金属层施加的集电极端子5。在集电极端子5和衬底4之上施加在本例中η型掺 杂的缓冲层6,在该缓冲层上紧接是同样η型掺杂的外延层7。在外延层7中,例如通过离 子注入来布置Ρ型掺杂的槽8,在所述槽中分别布置有两个η型掺杂的岛9,所述两个η型 掺杂的与Ρ型掺杂的槽8 -同部分地被发射极端子10覆盖。
[0034] 栅电极3被由硅氧化物所形成的绝缘层11环绕,所述绝缘层也可以布置在晶体管 单元2之外。整体上,在所示出的例子中获得用于η沟道IGBT的η+ρηρ+结构。然而,也可 考虑,在其他的IGBT类型中、例如在ρ沟道IGBT或者具有坚直结构的IGBT中应用本发明。
[0035] 以下描述根据本发明的第一实施方式的电路布置1。在图2a中以俯视图、即以具 有发射极端子10的上侧的俯视图示出电路布置1。如从图2a中可得知,电路布置1包括多 个晶体管单元2,所述多个晶体管单元布置在第一区域12和第二区域13中。此外,在图2a 中所示出的布置应理解为仅仅是示例性的。
[0036] 晶体管单元2基本上完全地覆盖第一区域12或者第二区域13,并且能够以任意的 图案布置,所述图案不是必须需要规则的。第一区域12的晶体管单元2并联连接并且用于 功率半导体。
[0037] 第二区域13的晶体管单元2同样并联连接并且用于电流传感器,如以下还将详细 解释地那样。第一区域12的晶体管单元2可被称为主单元,而第二区域13的晶体管单元 可被称作传感器单元。
[0038] 第一区域12的晶体管单元2和第二区域13的晶体管单元2被第一单元区域边界 环绕,其中,单元区域边界设有参考标记14。第一单元区域边界14以沟槽的形式构造在衬 底中。但也是可能的是,使用由两个在衬底中并排地延伸的沟槽形成的双沟槽结构。在第 一单元区域边界14之外的区域设有掺杂层15,所述掺杂层在所示出的实施例中为ρ型掺杂 层。所述掺杂层15在图2a中表示为阴影区。
[0039] 参照图2b,以下详细阐述第一区域12的晶体管单元2和第二区域13的晶体管单 元2的接通。所述接通在金属化层之上进行,该金属化层将根据图1的发射极端子10连接 起来。在图2b中,为了更好的可显示性,未未绘出第一区域12的晶体管单元2和第二区域 13的晶体管单元2以及p型掺杂层15。
[0040] 第一区域12的晶体管单元2的发射极端子通过第一导电层16连接。所述第一导 电层16可通过合适的输出端子作为功率晶体管的输出端使用,在所述功率晶体管中提供 第一区域12的晶体管单元2的输出端。
[0041] 第二区域13的晶体管单元2的发射极端子10通过第二导电层17与至少一个传 感器端子连接。所述传感器端子可通过键合引线与外部的电阻连接,如还将在下面阐述的 那样。第二导电层17也作为传感器端子起作用。所述传感器端子在图1中示意性地通过 参考标记18来表示。以此方式,在第二区域13的晶体管单元2的发射极端子和传感器端 子18之间建立电连接。
[0042] 如可从图2b中得知的那样,在第一导电层16和第二导电层17之间张开一个空 隙,从而这些区域的发射极端子不相互连接。
[0043] 如已经与图2a相关联地阐述的那样,p型掺杂层15位于传感器端子18下方,所 述P型掺杂层布置在第一边缘结构4的外部边缘处。该区域通过触点19与第一导电层16 连接。因此,P型掺杂层15能够实现在关断过程中流出的空穴的导出,从而所述空穴不对 第一区域12的晶体管单元2的相邻的单元加负荷。
[0044] 在图3中再次示意性地概括根据图1、图2a和2b的电路布置1。第一区域12的 晶体管单元2形成主单元IGBT 21。第二区域13的晶体管2形成传感器单元IGBT 22。两 个IGBT的相应的集电极端子能够与端子26连接,栅极端子能够与其他的端子27连接。主 单元IGBT 21的发射级端子10与输出端子25连接。传感器单元IGBT 22的发射极端子10 通过传感器端子18与例如可为外部的欧姆电阻23的结构元件连接,其中,通过信号24能 够探测在输出端子25处的短路状态或者过载状态。
[0045] 以下描述本发明的另外的实施方式。在此主要说明与图2所示出的实施例相关联 的差别。
[0046] 在图4中,在第二区域13的晶体管单元2旁边,沿着传感器端子18的方向布置有 另一个P型掺杂的区域15',其与所述p型掺杂的区域15隔开。所述另一个p型掺杂的区 域15'通过另外的触点19'与第二导电层17(未在图4中示出)连接。
[0047] 在图5中示出第二区域13的晶体管单元2的布置的变型。第二区域13的晶体管 单元2在该实施方式中矩形地布置。此外,也可考虑,设置用于第二区域13的晶体管单元 2的另外的布置,所述另外的布置能够与制造工艺兼容。因此,可能的是,第二区域13的晶 体管单元2以任意的多边形的形状、优选以半圆或者接近半圆的多边形或者矩形或者正方 形的形状布置。
[0048] 在图6中示出第一区域12的晶体管单元2的和第二区域13的晶体管单元2的布 置的另外的变型。在该实施方式中,第一区域12的晶体管单元2和第二区域13的晶体管 单元2相对于彼此具有较大的间距30。由于在到目前为止所示出的实施方式中在第一区域 12的晶体管单元2和第二区域13的晶体管单元2之间的间距仅仅略微超过晶体管单元2 的直径,所以根据图6的间距30例如可以相当于晶体管单元2的直径的十倍。
[0049] 在图7中示出一个实施例,在该实施例中,第二区域13的晶体管单元2被第二单 元区域边界14'环绕,所述第二单元区域边界又可以实施为双沟槽结构。在此,第二区域13 的晶体管单元2不嵌入第一区域12的晶体管单元2中或者不被其部分地环绕,而是远离第 一区域12的晶体管单元2地布置。布置在该区域中的厚氧化物的相应的开口允许至传感 器端子18的连接。
[0050] 第二区域13的晶体管单元2被另外的p型掺杂层15'环绕。第一区域12的晶体 管单元2在第一单元区域边界14之外被p型掺杂层15环绕。p型掺杂层15和15'相互隔 开。P型掺杂层15类似于以上所描述的实施方式地借助于触点19与第一导电层16连接。 另外的P型掺杂层15'通过另外的触点19'与第二导电层17连接。所述导电层16和17 又相互隔开。在该例子中,掺杂层15和15'在触点19'附近隔开。但是,该空隙也同样可 以在19和19'之间的其他地方延伸。类似的适用于在导电层16和17之间的分隔空隙。
[0051] 与此不同,在图8中,第二区域13的晶体管单元2与传感器端子18 -同嵌入第一 区域12的晶体管单元2的区域中。在此,如此布置单元区域边界14,使得它环绕传感器端 子18。
【权利要求】
1. 一种用于功率半导体中的电流传感器的半导体布置,所述半导体布置在衬底(1)上 包括具有绝缘栅电极的晶体管单元(2)的多重布置,所述晶体管单元的发射极端子(10)在 第一区域(12)中通过第一导电层(16)与至少一个输出端子(25)连接,并且其发射极端子 (10)在第二区域(13)中通过第二导电层(17)与至少一个传感器端子(18)连接,所述至少 一个传感器端子布置在第一单元区域边界(14)之外,所述第一单元区域边界包围所述第 一区域(12)的晶体管单元(2)和所述第二区域(13)的晶体管单元(2),其中,在所述第二 区域(13)的晶体管单元(2)和所述传感器端子(18)之间构造有属于所述第一单元区域边 界(14)的沟槽结构,在朝所述衬底(1)的外部边缘的方向上,与所述第一导电层(16)连接 的掺杂层(15)连接所述沟槽结构。
2. 根据权利要求1所述的半导体布置,在所述半导体布置中所述沟槽结构构造为双沟 槽结构。
3. 根据权利要求1或2所述的半导体布置,在所述半导体布置中所述第二区域(13) 的晶体管单元(2)以多边形的形状、优选以半圆或者六边形或者矩形或者正方形的形状布 置。
4. 根据权利要求1至3中任一项所述的半导体布置,在所述半导体布置中所述第一区 域(12)的晶体管单元(2)至少部分地、优选在三个侧面上包围所述第二区域(13)的晶体 管单元(2)。
5. 根据权利要求1至3中任一项所述的半导体布置,在所述半导体布置中所述第一区 域(12)的晶体管单元(2)完全地包围所述第二区域(13)的晶体管单元(2)和所述第二导 电层(17)。
6. 根据权利要求1至5中任一项所述的半导体布置,在所述半导体布置中所述第二区 域(13)的晶体管单元(2)与所述第一区域(12)的晶体管单元(2)在空间上隔开地布置。
7. 根据权利要求6的半导体布置,在所述半导体布置中,所述传感器端子(18)作为金 属化区域布置在绝缘层之上,所述绝缘层的层厚度大于栅级电介质(11)的层厚度。
8. 根据权利要求6或7的半导体布置,在所述半导体布置中所述第二区域(13)的晶体 管单元(2)被第二单元区域边界(14')环绕。
9. 根据权利要求1至8中任一项所述的半导体布置,在所述半导体布置中所述传感器 端子(18)和所述第二区域(13)的晶体管单元(2)布置在所述单元区域边界(14)之外。
【文档编号】H01L27/02GK104106136SQ201380008975
【公开日】2014年10月15日 申请日期:2013年1月25日 优先权日:2012年2月14日
【发明者】T·雅克, T·赫尔, C·普伦特克 申请人:罗伯特·博世有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1