一种差分信号耦合模数装置的制造方法

文档序号:8459029阅读:363来源:国知局
一种差分信号耦合模数装置的制造方法
【技术领域】
[0001]本发明涉及一种差分信号耦合模数装置,属于电路技术领域。
【背景技术】
[0002]目前,现有的仪器仪表模数转换驱动电路中,要求驱动电路可提供充足的建立时间和低阻抗。但常由于模拟输入信号缓冲不足,导致模数转换模块高失真、噪声高等问题。

【发明内容】

[0003]目的:为了克服现有技术中存在的不足,本发明提供一种差分信号耦合模数装置。
[0004]技术方案:为解决上述技术问题,本发明采用的技术方案为:
一种差分信号耦合模数装置,包括放大器、ADC模块、电阻、模拟信号输入端,所述放大器包括第一放大器、第二放大器,所述ADC模块包括第一信号输入端、第二信号输入端、信号输出端,所述模拟信号输入端通过电阻与第一放大器正极输入端相连接,所述第一放大器负极输入端与第二放大器负极输入端相连接,所述第二放大器正极输入端通过电阻接地,所述第一放大器、第二放大器的输出端分别与第一信号输入端、第二信号输入端相连接;所述第一放大器、第二放大器的负极输入端、输出端之间均并联有电阻;所述第一放大器正极输入端与第二放大器输出端之间并联有电阻;所述第一放大器驱动电压设置为+12V,所述第二放大器驱动电压设置为-12V。
[0005]所述第一放大器、第二放大器负极输入端之间并联有电阻。
[0006]作为优选方案,所述放大器采用AD8022。
[0007]作为优选方案,所述ADC模块采用AD7266。
[0008]作为优选方案,所述模拟信号输入端的信号电压设置为-2.5V到+2.5V。
[0009]有益效果:本发明提供的一种差分信号耦合模数装置,采用双运放对将差分信号直接耦合至AD7266的模拟输入。本设计是一款双通道、低功耗、低噪声、低失真的差分驱动
目.ο
【附图说明】
[0010]图1为本发明的结构示意图。
【具体实施方式】
[0011]下面结合附图对本发明作更进一步的说明。
[0012]如图1所不,一种差分信号親合模数装置,包括放大器1、ADC模块2、电阻3、模拟信号输入端4,所述放大器包括第一放大器11、第二放大器12,所述ADC模块2包括第一信号输入端21、第二信号输入端22、信号输出端23,所述模拟信号输入端4通过电阻3与第一放大器11正极输入端相连接,所述第一放大器11负极输入端与第二放大器12负极输入端相连接,所述第二放大器12正极输入端通过电阻3接地,所述第一放大器11、第二放大器12的输出端分别与第一信号输入端21、第二信号输入端22相连接;所述第一放大器11、第二放大器12的负极输入端、输出端之间均并联有电阻3 ;所述第一放大器11正极输入端与第二放大器12输出端之间并联有电阻3 ;所述第一放大器11驱动电压设置为+12V,所述第二放大器12驱动电压设置为-12V。
[0013]所述第一放大器11、第二放大器12负极输入端之间并联有电阻3。
[0014]作为优选方案,所述放大器I采用AD8022。
[0015]作为优选方案,所述ADC模块2采用AD7266。
[0016]作为优选方案,所述模拟信号输入端4的信号电压设置为-2.5V到+2.5V。
[0017]以上所述仅是本发明的优选实施方式,应当指出:对于本技术领域的普通技术人员来说,在不脱离本发明原理的前提下,还可以做出若干改进和润饰,这些改进和润饰也应视为本发明的保护范围。
【主权项】
1.一种差分信号耦合模数装置,包括放大器、ADC模块,其特征在于:还包括电阻、模拟信号输入端,所述放大器包括第一放大器、第二放大器,所述ADC模块包括第一信号输入端、第二信号输入端、信号输出端,所述模拟信号输入端通过电阻与第一放大器正极输入端相连接,所述第一放大器负极输入端与第二放大器负极输入端相连接,所述第二放大器正极输入端通过电阻接地,所述第一放大器、第二放大器的输出端分别与第一信号输入端、第二信号输入端相连接;所述第一放大器、第二放大器的负极输入端、输出端之间均并联有电阻;所述第一放大器正极输入端与第二放大器输出端之间并联有电阻;所述第一放大器驱动电压设置为+12V,所述第二放大器驱动电压设置为-12V。
2.根据权利要求1所述的一种差分信号耦合模数装置,其特征在于:所述第一放大器、第二放大器负极输入端之间并联有电阻。
3.根据权利要求1所述的一种差分信号耦合模数装置,其特征在于:所述放大器采用AD8022。
4.根据权利要求1所述的一种差分信号耦合模数装置,其特征在于:所述ADC模块采用 AD7266。
5.根据权利要求1所述的一种差分信号耦合模数装置,其特征在于:所述模拟信号输入端的信号电压设置为-2.5V到+2.5V。
【专利摘要】本发明公开了一种差分信号耦合模数装置,包括放大器、ADC模块、电阻、模拟信号输入端,所述放大器包括第一放大器、第二放大器,所述ADC模块包括第一信号输入端、第二信号输入端、信号输出端,所述模拟信号输入端通过电阻与第一放大器正极输入端相连接,所述第一放大器负极输入端与第二放大器负极输入端相连接,所述第二放大器正极输入端通过电阻接地,所述第一放大器、第二放大器的输出端分别与第一信号输入端、第二信号输入端相连接;所述第一放大器、第二放大器的负极输入端、输出端之间均并联有电阻。本发明提供的一种差分信号耦合模数装置,本设计是一款双通道、低功耗、低噪声、低失真的差分驱动装置。
【IPC分类】H03M1-12
【公开号】CN104779956
【申请号】CN201510145266
【发明人】罗宇新
【申请人】苏州固基电子科技有限公司
【公开日】2015年7月15日
【申请日】2015年3月31日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1