移位寄存系统和显示装置驱动电路的制作方法

文档序号:2606315阅读:273来源:国知局
专利名称:移位寄存系统和显示装置驱动电路的制作方法
技术领域
本实用新型是关于一种移位寄存系统。
背景技术
移位寄存器一般应用于显示装置的驱动电路中,显示装置的栅极驱动电路中的移位寄存器通过扫描线逐行输出扫描信号,显示装置的源极驱动电路中的移位寄存器用于将图像信号写入信号线,通过显示像素显示图像信号。
请参考图1,是一种现有技术的显示装置驱动电路示意图。其应用薄膜晶体管(Thin Film Transistor,TFT)作为开关来驱动像素电极103,反面电极105位于像素电极103的对面形成一公共导电层,固定电压Vc与反面电极105相连;栅极驱动器(IntegratedCircuits,集成电路)300及源极驱动器200分别驱动n行扫描电极和m列信号电极;源极驱动器200通过移位寄存器210取样图像信号后经采样控制器220及输出缓冲器230将其提供给信号电极102,栅极驱动器300依次通过移位寄存器(Shift Register)310,电平转换器(Level Shifter)320及输出缓冲器(Output Buffer)330输出扫描脉冲到扫描电极101,控制器400控制提供给栅极驱动器300和源极驱动器200的时间信号及其它信号。
该栅极驱动器300内的移位寄存器310具有256个输出端,则该移位寄存器310内部需要256个寄存器来组成。因移位寄存器310内部需要众多数量的寄存器,因此会占据较大的芯片面积,而且使生产成本较高。

实用新型内容为了克服现有技术中移位寄存器内部结构占据芯片面积大的问题,本实用新型提供一种占据芯片面积小的移位寄存系统。
本实用新型还提供一种采用上述移位寄存系统的显示装置驱动电路。
本实用新型解决技术问题所采用的方案是提供一种移位寄存系统,其包括一移位寄存器、一计数器和多个开关元件,该移位寄存器内部包括一接收外部信号的起始脉冲端、多个输出端和一控制端;该计数器内部包括一与该移位寄存器的控制端相连接的信号接收端、一与该移位寄存器的起始脉冲端相连接的脉冲输出端和多个输出端;该多个开关元件内部各包括相应于该移位寄存器多个输出端并与之相连的多个输入端、与外部相连接的多个输出端和一与该计数器多个输出端的其中之一个输出端相连接的开启关闭端。
本实用新型的显示装置驱动电路,其包括呈行列排列的多个行栅极线及多个列数据线,多个像素、位于该栅极线与数据线交叉处并用于驱动该多个像素的多个开关、与多个栅极线相连的栅极驱动器、与多个数据线相连的源极驱动器、用于控制该栅极驱动器及该源极驱动器的控制电路;其中,该栅极驱动器包括一移位寄存系统,其包括一移位寄存器、一计数器和多个开关元件,该移位寄存器内部包括一接收外部信号的起始脉冲端、多个输出端和一控制端;该计数器内部包括一与该移位寄存器的控制端相连接的信号接收端、一与该移位寄存器的起始脉冲端相连接的脉冲输出端和多个输出端;该多个开关元件内部各包括相应于该移位寄存器多个输出端并与其相连的多个输入端、与外部相连接的多个输出端和一与该计数器多个输出端的其中的一个输出端相连接的开启关闭端。
相较于现有技术,本实用新型的移位寄存系统和显示装置驱动电路都采用开关元件与寄存器的输出端相连接,通过多组开关来产生移位输出从而减少移位寄存器所需寄存器较多,因而内部占据芯片空间大的问题,因此能够降低生产成本。

图1是现有技术显示装置驱动电路示意图。
图2是本实用新型移位寄存系统示意图。
图3是图2中的移位寄存系统驱动波形示意图。
图4是本实用新型显示装置的驱动电路示意图。
具体实施方式请参考图2,是本实用新型的移位寄存系统示意图。该移位寄存系统31包括移位寄存器311、计数器316、第一开关元件312、第二开关元件313、第三开关元件314及第四开关元件315。该移位寄存器311内部包括由64个寄存器(图未示)组成的64个输出端,一用于接收信号的起始脉冲端STV1及一控制端STV2。该计数器316包括一信号接收端STV、一脉冲输出端a及四个开启关闭信号输出端b1、b2、b3、b4。该信号接收端S TV与该移位寄存器的控制端STV2相连接,该脉冲输出端a与该移位寄存器的起始脉冲端STV1相连接。该四组开关元件内部分别包括相应于移位寄存器311输出端所对应的64个输入端、64个输出端及一开启关闭端on/off;该四组开关元件中,第一开关元件312的开启关闭端on/off与该计数器316的开启关闭信号输出端b1相连接,第二开关元件313的开启关闭端on/off与该计数器316的开启关闭信号输出端b2相连接,第三开关元件314的开启关闭端on/off与该计数器316的开启关闭信号输出端b3相连接,第四开关元件315的开启关闭端on/off与该计数器316的开启关闭信号输出端b4相连接。该四组开关元件的输入端通过具有64位的数据总线与该移位寄存器311的输出端相连接,该四组开关元件的输出端与外部(图未示)相连,用以输出信号。
请参考图3,是移位寄存系统驱动波形示意图。以下以本实用新型的移位寄存系统31输出256个移位脉冲信号为例介绍本实用新型的移位寄存方法。移位寄存系统31所接收的256个移位脉冲信号通过其第一开关元件312、第二开关元件313、第三开关元件314和第四开关元件315输出。首先,移位寄存系统31内部的计数器316接收外部的起始脉冲,然后该计数器316的开始端a传送一脉冲至移位寄存器311的起始脉冲端STV1,输出端b1传送一脉冲至第一开关元件312的开启关闭端on/off。该移位寄存器311的控制端STV1接收该计数器316开始端a传送的脉冲开始产生移位输出。该第一开关元件312被该计数器316输出端b1传送的脉冲触发为开启状态并接收该移位寄存器311产生的移位输出信号。此时第二开关元件313、第三开关元件314和第四开关元件315由于没有被触发即处于关闭状态,因此该移位寄存器311的64个输出端通过总线将其第1-64个脉冲信号输出给第一开关元件312,此时由第一开关元件312的64个输出端向外部传输信号,即图中S1.1~S1.64所示波形。
经过63个时钟周期后,该移位寄存器311的一控制端STV2端送出一脉冲回至该计数器316的控制端S TV端。该计数器316再度接收一脉冲后其送出一脉冲以触发第二开关元件313并同步由其开始端a送出一脉冲至该移位寄存器311的一控制端STV1以触发该移位寄存器311。该移位寄存器311的控制端STV1接收该计数器316开始端a传送的脉冲开始产生移位输出。该第二开关元件313被该计数器316输出端b2传送的脉冲触发为开启状态并接收该移位寄存器311产生的移位输出信号。此时第一开关元件312、第三开关元件314和第四开关元件315由于没有被触发即处于关闭状态,因此该移位寄存器311的64个输出端通过总线将其第65-128个脉冲信号输出给第二开关元件313,此时由第二开关元件313的64个输出端向外部传输信号,即图中S2.1~S2.64所示波形。
再经过63个时钟周期后,该移位寄存器311的一控制端STV2端送出一脉冲回至该计数器316的控制端STV端。该计数器316再度接收一脉冲后其送出一脉冲以触发第三开关元件314并同步由其开始端a送出一脉冲至该移位寄存器311的一控制端STV1以触发该移位寄存器311。该第三开关元件314被该计数器316输出端b3传送的脉冲触发为开启状态并接收该移位寄存器311产生的移位输出信号。此时第一开关元件312、第二开关元件313和第四开关元件315由于没有被触发即处于关闭状态,因此该移位寄存器311的64个输出端通过总线将其第129-192个脉冲信号输出给第三开关元件314,此时由第三开关元件314的64个输出端向外部传输信号,即图中S3.1~S3.64所示波形。
再经过63个时钟周期后,该移位寄存器311的一控制端STV2端送出一脉冲回至该计数器316的控制端STV端。该计数器316再度接收一脉冲后其送出一脉冲以触发第四开关元件315并同步由其开始端a送出一脉冲至该移位寄存器311的一控制端STV1以触发该移位寄存器311。该第四开关元件315被该计数器316输出端b4传送的脉冲触发为开启状态并接收该移位寄存器311产生的移位输出信号。此时第一开关元件312、第二开关元件313和第三开关元件314由于没有被触发即处于关闭状态,因此该移位寄存器311的64个输出端通过总线将其第193-256个脉冲信号输出给该第四开关元件315,此时由第四开关元件315的64个输出端向外部传输信号,即图中S4.1~S4.64所示波形。
再经过63个时钟周期后,该移位寄存器311的一控制端STV2端送出一脉冲回至该计数器316的控制端STV端。该计数器316第五次接收脉冲后,若其在此传送一脉冲触发该移位寄存器311时,按照上述方式该移位寄存器311重新产生移位输出,该四组开关元件按照顺序输出信号;若其不再传送一脉冲触发该移位寄存器311,则其向其它电路(图未示)传送信号,该移位寄存器311不再产生移位输出。则一具有64个寄存器的移位寄存器311及四组开关元件的移位寄存系统31实现输出256个脉冲信号。
另外,本实用新型的移位寄存系统31内部的移位寄存器311的输出端不限于64个,可根据需要扩大或缩小其输出端的数量,若其为128个输出端,则仅需两组具有相应数量的输入输出端子的开关元件可同样实现。不限于在经过63个时钟周期后,该移位寄存器311的控制端STV2端送出一脉冲回至该计数器316的控制端STV端,也可在经过62个时钟周期后,或者在64个时钟周期内的某一时刻,该移位寄存器311的控制端STV2端送出一脉冲回至该计数器316的控制端STV端。
请参考图4,是本实用新型的显示装置驱动电路示意图。该显示装置1的玻璃基板(图未示)上包括多个像素10、栅极驱动器20、源极驱动器30和控制器40。该多个像素10构成一显示区域50。栅极驱动器20内部包括如图2所示的移位寄存系统。源极驱动器30的内部电路与传统相同。控制器40用于控制栅极驱动器20及源极驱动器30的起始脉冲信号及时钟信号。栅极驱动器20驱动n行栅极线、源极驱动器30驱动m列数据线。薄膜晶体管(图未示)作为开关来驱动多个像素10,其位于n行栅极线及m列数据线的交叉处,反面电极(图未示)位于该多个像素10的对面形成一公共导电层。该薄膜晶体管由多晶硅组成。
由于本实用新型的移位寄存系统和显示装置驱动电路中的移位寄存器与多个开关元件相连接,与现有技术相比,输出相同位数的图像信号采用较少数量的寄存器,因而能节省移位寄存器内部的空间,减少芯片面积,从而降低生产成本。
另外,本实用新型的移位寄存系统不限于应用在显示装置驱动电路的栅极驱动器中,也可应用于源极驱动器中。
权利要求1.一种移位寄存系统,其包括一移位寄存器、一计数器和多个开关元件,该移位寄存器内部包括一接收外部信号的起始脉冲端、多个输出端和一控制端;该计数器内部包括一与该移位寄存器的控制端相连接的信号接收端、一与该移位寄存器的起始脉冲端相连接的脉冲输出端和多个输出端;该多个开关元件内部各包括相应于该移位寄存器多个输出端并与其相连的多个输入端、与外部相连接的多个输出端和一与该计数器多个输出端的其中的一个输出端相连接的开启关闭端。
2.如权利要求1所述的移位寄存系统,其特征在于该移位寄存器的多个输出端是64个。
3.如权利要求1所述的移位寄存系统,其特征在于该多个开关元件是4个。
4.一种显示装置驱动电路,其包括呈行列排列的多个行栅极线及多个列数据线,多个像素、位于该栅极线与数据线交叉处并用于驱动该多个像素的多个开关、与多个栅极线相连的栅极驱动器、与多个数据线相连的源极驱动器、用于控制该栅极驱动器及该源极驱动器的控制电路;其特征在于该栅极驱动器包括一移位寄存系统,其包括一移位寄存器、一计数器和多个开关元件,该移位寄存器内部包括一接收外部信号的起始脉冲端、多个输出端和一控制端;该计数器内部包括一与该移位寄存器的控制端相连接的信号接收端、一与该移位寄存器的起始脉冲端相连接的脉冲输出端和多个输出端;该多个开关元件内部各包括相应于该移位寄存器多个输出端并与其相连的多个输入端、与外部相连接的多个输出端和一与该计数器多个输出端的其中的一个输出端相连接的开启关闭端。
5.如权利要求4所述的驱动电路,其特征在于该多个开关是薄膜晶体管。
6.如权利要求5所述的驱动电路,其特征在于其中该薄膜晶体管由多晶硅制成。
7.如权利要求4所述的驱动电路,其特征在于该移位寄存器的输出端是64个。
8.如权利要求4所述的驱动电路,其特征在于该多个开关元件是4个。
专利摘要本实用新型提供一种移位寄存系统,其包括一移位寄存器、一计数器和多个开关元件,该移位寄存器内部包括一接收外部信号的起始脉冲端、多个输出端和一控制端;该计数器内部包括一与该移位寄存器的控制端相连接的信号接收端、一与该移位寄存器的起始脉冲端相连接的脉冲输出端和多个输出端;该多个开关元件内部各包括相应于该移位寄存器多个输出端并与其相连的多个输入端、与外部相连接的多个输出端和一与该计数器多个输出端的其中的一个输出端相连接的开启关闭端。本实用新型还提供一种显示装置驱动电路。
文档编号G09G3/20GK2763930SQ20042010313
公开日2006年3月8日 申请日期2004年12月18日 优先权日2004年12月18日
发明者陈思孝, 陈龙宽, 谢朝桦 申请人:鸿富锦精密工业(深圳)有限公司, 群创光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1