1.一种移位寄存器,包括:
输入单元,其输入端接收输入信号,输出端连接第一节点,控制端接收第一时钟信号;
第一输出单元,其输入端接收第二时钟信号,输出端连接到输出信号端,控制端连接到所述第一节点;
第二输出单元,其输入端接收第一低电平信号,输出端连接到所述输出信号端,控制端接收第三时钟信号;
负压变换单元,其输入端接收第二低电平信号,输出端连接到所述第一节点,控制端接收第四时钟信号。
2.根据权利要求1所述的移位寄存器,其中,所述第三时钟信号是所述第一时钟信号。
3.根据权利要求1或2所述的移位寄存器,其中,所述输入单元包括第一晶体管,所述输入单元的输入端是第一晶体管的源极和漏极中的一个,输出端是第一晶体管的源极和漏极中的另一个,控制端是第一晶体管的栅极。
4.根据权利要求1或2所述的移位寄存器,其中,所述第一输出单元包括第二晶体管和电容器,所述第一输出单元的输入端是第二晶体管的源极和漏极中的一个,输出端是第二晶体管的源极和漏极中的另一个,控制端是第二晶体管的栅极,所述电容器的第一端连接到第一节点,第二端连接到输出控制端。
5.根据权利要求1或2所述的移位寄存器,其中,所述第二输出单元包括第三晶体管,其中,所述第二输出单元的输入端是第三晶体管的源极和漏极中的一个,输出端是第三晶体管的源极和漏极中的另一个,控制端是第三晶体管的栅极。
6.根据权利要求1或2所述的移位寄存器,其中,所述负压变换单元包括第四晶体管,所述负压变换单元的输入端是第四晶体管的源极和漏极中的一个,输出端是第四晶体管的源极和漏极中的另一个,控制端是第四晶体管的栅极。
7.一种栅极驱动电路,包括级联的多个根据权利要求1-6中的任一项所述的移位寄存器。
8.一种显示装置,包括根据权利要求7所述的栅极驱动电路。
9.一种用于驱动根据权利要求1-6中的任一项所述的移位寄存器的驱动方法,包括:
第一下拉阶段,通过第一时钟信号控制输入单元关断,通过第四时钟信号控制负压变换单元接通,输入低电平的第二时钟信号,以使得第一节点的电压降低到第三电平,输出信号端输出低电平;
第二下拉阶段,包括第一时段和第二时段,
在第一时段中,通过第一时钟信号控制输入单元接通,通过第四时钟信号控制负压变换单元关断,输入低电平的第二时钟信号,以使得第一节点的电压降低到第四电平,输出信号端输出低电平;
在第二时段中,通过第一、第四时钟信号控制输入单元和负压变换单元关断,输入低电平的第二时钟信号,以使得第一节点的电压保持在第四电平,输出信号端输出低电平。
10.根据权利要求9所述的方法,其中,在所述第一下拉阶段之前,所述方法还包括:
第一上拉阶段,通过第一、第三时钟信号控制输入单元和第二输出单元接通,通过第四时钟信号控制负压变换单元关断,输入低电平的第二时钟信号,以使得第一节点的电压提升到第一电平,输出信号端输出低电平;
第二上拉阶段,通过第一、第四时钟信号控制输入单元和负压变换单元关断,输入高电平的第二时钟信号,以使得第一节点的电压进一步提升到第二电平,输出信号端输出高电平。
11.根据权利要求9或10所述的方法,其中,所述第一下拉阶段和第二下拉阶段交替循环,以使得第一节点的电压在第三电平和第四电平之间周期性变化。
12.根据权利要求9或10所述的方法,其中,第三电平与第四电平是不同的负电平。
13.根据权利要求9或10所述的方法,其中,第三电平大于第四电平。