栅极驱动器以及显示面板的制作方法

文档序号:9688713阅读:416来源:国知局
栅极驱动器以及显示面板的制作方法
【技术领域】
[0001]本公开涉及显示技术领域,具体涉及一种栅极驱动器以及应用该栅极驱动器的显示面板。
【背景技术】
[0002]随着光学技术与半导体技术的发展,液晶显示面板(LiquidCrystal Display,IXD)以及有机发光二极管显示面板(Organic Light Emitting D1de,0LED)等平板显示面板由于具有形体更轻薄、成本和能耗更低、反应速度更快、色纯度和亮度更优以及对比度更高等特点,已经被广泛应用于各类电子产品上。但是,现有技术中的显示产品仍存在有待改进之处。例如:
[0003]显示面板主要通过像素矩阵实现显示,通常而言,各行像素均耦接至对应的扫描栅线。在显示面板工作过程中,通过栅极驱动器将输入的时钟信号等信号经过移位寄存器单元转换成控制像素开启/关断的栅极信号,例如,栅极开启信号和栅极关断信号;将栅极扫描信号顺次施加到显示面板的各行像素的扫描栅线,即可对各行像素进行选通。
[0004]如图1中所示,为一种栅极驱动器的结构示意图。该栅极驱动器包括级联的5级移位寄存器单元SR1?SR5,移位寄存器单元SR1的第一输入端VIN1接收起始信号STV,移位寄存器单元SR2?SR5的第一输入端VIN1接收前一级移位寄存器单元的输出信号,移位寄存器单元SR1?SR4的第二输入端VIN2接收后一级移位寄存器单元的输出信号作为复位信号;此夕卜,各移位寄存器单元还接收第一时钟信号CK1以及第二时钟信号CKB1。每一移位寄存器单元根据接收的信号在其输出端V0UT提供一输出信号。
[0005]由于图1中栅极驱动器最末级的移位寄存器单元,即移位寄存器单元SR5的第二输入端VIN2没有输入信号,因此其输出端可能会输出错误的信号。参考图2中所示,为栅极驱动器最末级(例如第5级)的移位寄存器单元的输出信号S5的模拟波形,可以明显看出相比前一级(例如第4级的输出信号S4)会有多次输出。
[0006]参考图3中所示,一种解决方案是在栅极驱动器最末级的移位寄存器单元之后设置一虚拟(Dummy)移位寄存器单元DSR1,利用虚拟移位寄存器单元DSR1的输出信号DS1向最末级的移位寄存器单元SR5的第二输入端提供输入信号;同时,由于在反向扫描时,原本第1级的移位寄存器单元SR1将成为最末级的移位寄存器单元,因此,在栅极驱动器第1级的移位寄存器单元SR1之前同样需要设置一虚拟移位寄存器单元DSR2。这样无疑进一步增加了栅极驱动器的面积;而且虚拟移位寄存器单元的输出信号DS1以及DS2无法作为有效栅极扫描信号输入至显示区域,因此还需要在显示区域之外为虚拟移位寄存器单元的输出信号DS1以及DS2额外设置负载。
[0007]随着平板显示技术的发展,高分辨率以及窄边框产品得到了越来越多的关注,上述栅极驱动器中的虚拟移位寄存器单元会占据一定的版图面积,不利于增加有效显示面积以及窄边框设计。
[0008]需要说明的是,在上述【背景技术】部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。

【发明内容】

[0009]本公开的目的在于提供一种栅极驱动器以及应用该栅极驱动器的显示面板,用于至少在一定程度上克服由于相关技术的限制和缺陷而导致的一个或多个问题。
[0010]本公开的其他特性和优点将通过下面的详细描述变得清晰,或部分地通过本公开的实践而习得。
[0011 ]根据本公开的第一方面,提供一种栅极驱动器,包括:
[0012]移位寄存器组,所述移位寄存器组包括级联的N级移位寄存器单元,所述移位寄存单元包括第一输入端、时钟信号端以及输出端;其中,N为整数且N>3;
[0013]第1级至第N-1级所述移位寄存器单元根据所述第一输入端接收的第一输入信号和所述时钟信号端接收的时钟信号在所述输出端产生一栅极开启信号;
[0014]其中,第m级所述移位寄存器单元的第一输入端与第m-Ι级所述移位寄存器单元的输出端电连接,l〈m〈N;
[0015]其中,至少第N级所述移位寄存单元还包括一复位信号端,第N级所述移位寄存单元根据所述复位信号端接收的复位信号在输出端产生栅极关断信号。
[0016]在本公开的一种示例性实施例中,第1级至第N-1级所述移位寄存器单元还包括第二输入端;
[0017]第1级至第N-1级所述移位寄存器单元根据所述第二输入端接收的第二输入信号和所述时钟信号端接收的时钟信号在所述输出端产生一栅极关断信号;
[0018]其中,第m级所述移位寄存器单元的第二输入端与第m+1级所述移位寄存器单元的输出端电连接。
[0019]在本公开的一种示例性实施例中,第1级至第N-1级所述移位寄存器单元均还包括一复位信号端,第1级至第N-1级所述移位寄存单元还根据所述复位信号端接收的复位信号在输出端产生栅极关断信号。
[0020]在本公开的一种示例性实施例中,第1级所述移位寄存器单元的第一输入端接收的所述第一输入信号为起始信号。
[0021]在本公开的一种示例性实施例中,所述复位信号与所述起始信号间隔N个所述栅极开启信号。
[0022]在本公开的一种示例性实施例中,所述复位信号与所述起始信号的频率周期相同。
[0023]在本公开的一种示例性实施例中,所述栅极驱动器包括多个所述移位寄存器组。
[0024]在本公开的一种示例性实施例中,所述栅极驱动器包括第一移位寄存器组和第二移位寄存器组;所述第一移位寄存器组中的移位寄存器单元与所述第二移位寄存器组中的移位寄存器单元交错间隔排列。
[0025]在本公开的一种不例性实施例中,所述第一移位寄存器组中的所述时钟信号与所述第二移位寄存器组中的所述时钟信号频率相同且相位差为1/4个信号周期。
[0026]在本公开的一种示例性实施例中,所述移位寄存器组用于驱动多条栅极线,每个所述移位寄存单元的输出端均与一条所述栅极线电连接。
[0027]根据本公开的第二方面,提供一种显示面板,包括上述任意一种栅极驱动器、多条栅极线以及多条数据线;
[0028]所述栅极线与所述数据线相交以限定多个像素单元,所述像素单元呈阵列排布;
[0029]每个所述移位寄存单元的输出端均与一条所述栅极线电连接。
[0030]综上所述,本公开的示例实施方式中通过提供复位信号至最末级的移位寄存单元的复位信号端,可以实现栅极驱动器各级的正确输出;同时,相比于现有技术中,无需在最末级移位寄存器单元之后设置虚拟移位寄存器单元以向最末级移位寄存器单元第二输入端提供输入信号,因此,可以在一定程度上使得栅极驱动器的版图面积减小,为实现更高分辨率和更窄边框的显示面板提供了技术支持;同时,由于节省了虚拟移位寄存器单元,从而可以简化制备工艺,压缩制备成本。
【附图说明】
[0031]通过参照附图详细描述其示例性实施例,本公开的上述和其它特征及优点将变得更加明显。
[0032]图1中示意性示出一种栅极驱动器的结构图;
[0033]图2中示意性示出图1中栅极驱动器部分输出信号的模拟波形图;
[0034]图
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1