栅极驱动器以及显示面板的制作方法_3

文档序号:9688713阅读:来源:国知局
出的栅极扫描信号的波形准确度。
[0055]继续参考图4至图9中所示,本示例实施方式中,第1级移位寄存器单元的第一输入端接收的第一输入信号为一第一起始信号STV1,复位信号与起始信号STV1间隔N个所述栅极开启信号,例如,参考图6中所示,复位信号与起始信号STV1间隔5个栅极开启信号,并且复位信号与起始信号STV的频率周期相同,以便于在每次扫描开始之前或者扫描结束之后进行复位。
[0056]上述示例性实施例中,是以栅极驱动器包括一个移位寄存器组为例进行说明。但在本公开的其他示例性实施例中,栅极驱动器也可以包括更多的移位寄存器组。例如,参考图10中所示,栅极驱动器可以包括第一移位寄存器组和第二移位寄存器组,第一移位寄存器组可以包括移位寄存器单元SR1A至SR5A,第二移位寄存器组可以包括移位寄存器单元SR1B至SR5B,第一移位寄存器组中的移位寄存器单元与第二移位寄存器组中的移位寄存器单元交错间隔排列,举例而言,图10中栅极驱动器中移位寄存器单元的排列顺序可以为SRI A、SR1B、SR2A、SR2B、SR3A、SR3B、SR4A、SR4B、SR5A、SR5B,通过上述排列顺序,可以交错输出栅极扫描信号,减少相邻两个栅极扫描信号之间的时间间隔。但本领域技术人员容易理解的是,当栅极驱动器包括三个或三个以上的移位寄存器组时,上述排列方式同样适用,例如,栅极驱动器还可以包括第三移位寄存器组,第三移位寄存器组可以包括移位寄存器单元SR1C至SR5C,则移位寄存器单元的排列顺序可以为SR1A、SR1B、SR1C、SR2A、SR2B、SR2C等。
[0057]进一步的,本示例实施方式中,所述第一移位寄存器组中的时钟信号与第二移位寄存器组中的时钟信号频率可以相同,例如波形相同;并且,所述第一移位寄存器组中的时钟信号与第二移位寄存器组中的时钟信号相位差为1/4个信号周期,这样,则可以使得栅极驱动器的相邻输出信号之间的时间间隔保持一致。
[0058]进一步的,本示例实施方式还提供了一种显示面板,该显示面板包括上述的任意一种栅极驱动器。由于使用的栅极驱动器具有更小的版图面积,因此该显示面板的有效显示面积可以得以增加,有利于提升显示面板的分辨率;同时,该显示面板的边框可以做的更窄。本示例性实施例中,该显示面板可以为液晶显示面板或者0LED显示面板,在本公开的其他示例性实施例中,该显示面板也可能是PLED(Polymer Light-Emitting D1de,高分子发光二极管)显示面板、PDP(Plasma Display Panel,等离子显示)显示面板等其他平板显示面板,即本示例实施方式中并不特别局限适用范围。
[0059]综上所述,本公开的示例实施方式中通过提供复位信号至最末级的移位寄存单元的复位信号端,可以实现栅极驱动器各级的正确输出;同时,相比于现有技术中,无需在最末级移位寄存器单元之后设置虚拟移位寄存器单元以向最末级移位寄存器单元第二输入端提供输入信号,因此,可以在一定程度上使得栅极驱动器的版图面积减小,为实现更高分辨率和更窄边框的显示面板提供了技术支持;同时,由于节省了虚拟移位寄存器单元,从而可以简化制备工艺,压缩制备成本。
[0060]本公开已由上述相关实施例加以描述,然而上述实施例仅为实施本公开的范例。必需指出的是,已揭露的实施例并未限制本公开的范围。相反地,在不脱离本公开的精神和范围内所作的更动与润饰,均属本公开的专利保护范围。
【主权项】
1.一种栅极驱动器,其特征在于,包括: 移位寄存器组,所述移位寄存器组包括级联的N级移位寄存器单元,所述移位寄存单元包括第一输入端、时钟信号端以及输出端;其中,N为整数且N>3; 第1级至第N-1级所述移位寄存器单元根据所述第一输入端接收的第一输入信号和所述时钟信号端接收的时钟信号在所述输出端产生一栅极开启信号; 其中,第m级所述移位寄存器单元的第一输入端与第m-1级所述移位寄存器单元的输出端电连接,l〈m〈N; 其中,至少第N级所述移位寄存单元还包括一复位信号端,第N级所述移位寄存单元根据所述复位信号端接收的复位信号在输出端产生栅极关断信号。2.根据权利要求1所述的栅极驱动器,其特征在于,第1级至第N-1级所述移位寄存器单元还包括第二输入端; 第1级至第N-1级所述移位寄存器单元根据所述第二输入端接收的第二输入信号和所述时钟信号端接收的时钟信号在所述输出端产生一栅极关断信号; 其中,第m级所述移位寄存器单元的第二输入端与第m+1级所述移位寄存器单元的输出端电连接。3.根据权利要求1所述的栅极驱动器,其特征在于,第1级至第N-1级所述移位寄存器单元均还包括一复位信号端,第1级至第N-1级所述移位寄存单元还根据所述复位信号端接收的复位信号在输出端产生栅极关断信号。4.根据权利要求1所述的栅极驱动器,其特征在于,第1级所述移位寄存器单元的第一输入端接收的所述第一输入信号为起始信号。5.根据权利要求4所述的栅极驱动器,其特征在于,所述复位信号与所述起始信号间隔N个所述栅极开启信号。6.根据权利要求5所述的栅极驱动器,其特征在于,所述复位信号与所述起始信号的频率周期相同。7.根据权利要求1所述的栅极驱动器,其特征在于,所述栅极驱动器包括多个所述移位寄存器组。8.根据权利要求7所述的栅极驱动器,其特征在于,所述栅极驱动器包括第一移位寄存器组和第二移位寄存器组;所述第一移位寄存器组中的移位寄存器单元与所述第二移位寄存器组中的移位寄存器单元交错间隔排列。9.根据权利要求8所述的栅极驱动器,其特征在于,所述第一移位寄存器组中的所述时钟信号与所述第二移位寄存器组中的所述时钟信号频率相同且相位差为1/4个信号周期。10.根据权利要求1-9任意一项所述的栅极驱动器,其特征在于,所述移位寄存器组用于驱动多条栅极线,每个所述移位寄存单元的输出端均与一条所述栅极线电连接。11.一种显示面板,其特征在于,包括根据权利要求1-10任意一项所述栅极驱动器、多条栅极线、多条数据线; 所述栅极线与所述数据线相交以限定多个像素单元,所述像素单元呈阵列排布; 每个所述移位寄存单元的输出端均与一条所述栅极线电连接。
【专利摘要】本公开提供一种栅极驱动器以及显示面板。该栅极驱动器包括移位寄存器组,移位寄存器组包括级联的N级移位寄存器单元,移位寄存单元包括第一输入端、时钟信号端以及输出端;其中,N为整数且N>3;第1级至第N-1级移位寄存器单元根据第一输入端接收的第一输入信号和时钟信号端接收的时钟信号在输出端产生一栅极开启信号;其中,第m级移位寄存器单元的第一输入端与第m-1级移位寄存器单元的输出端电连接,1<m<N;至少第N级移位寄存单元还包括一复位信号端,第N级移位寄存单元根据复位信号端接收的复位信号在输出端产生栅极关断信号。本公开可以使得栅极驱动器的版图面积减小。
【IPC分类】G09G3/3225, G09G3/3266, G09G3/36
【公开号】CN105448259
【申请号】CN201510992412
【发明人】林珧, 曹兆铿, 秦丹丹, 敦栋梁, 金慧俊
【申请人】上海中航光电子有限公司, 天马微电子股份有限公司
【公开日】2016年3月30日
【申请日】2015年12月25日
当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1