移位寄存器单元及驱动方法、栅极驱动电路和显示装置的制造方法

文档序号:8446520阅读:284来源:国知局
移位寄存器单元及驱动方法、栅极驱动电路和显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种移位寄存器单元及驱动方法、栅极驱动电路和显示装置。
【背景技术】
[0002]随着液晶显示不断的发展,高分辨率、窄边框成为液晶显示发展的趋势,而栅极移位寄存器在显示面板中的应用,是实现窄边框与高分辨率的重要方法之一。
[0003]TFT-LCD (Thin Film Transistor-Liquid Crystal Display 薄膜场效应晶体管-液晶显示器)的驱动器主要包括栅极驱动电路与数据驱动电路,而栅极驱动电路主要由多级移位寄存器单元组成,每一级移位寄存器单元均与一根栅线对接,通过移位寄存器单元的输出信号,逐行扫描驱动像素TFT。但是现有的移位寄存器单元不能解决由于时钟信号引起的耦合电压的问题,不能在实现双向扫描的同时使得噪音的干扰降到最低,采用的薄膜晶体管多,不利于实现窄边框,成本高,良率低。

【发明内容】

[0004]本发明的主要目的在于提供一种移位寄存器单元及驱动方法、栅极驱动电路和显示装置,解决了现有技术中不能在实现阈值电压补偿以及双向扫描的同时使得噪音的干扰降到最低,采用的薄膜晶体管多,不利于实现窄边框的问题。
[0005]为了达到上述目的,本发明提供了一种移位寄存器单元,包括输入端、栅极驱动信号输出端和复位端,所述移位寄存器单元还包括:
[0006]上拉晶体管,栅极与上拉节点连接,第一极接入第一时钟信号,第二极与所述栅极驱动信号输出端连接;
[0007]下拉晶体管,栅极与下拉节点连接,第一极与所述栅极驱动信号输出端连接,第二极接入第一低电平;
[0008]下拉节点控制模块,接入所述第一低电平和第二时钟信号,并分别与所述上拉节点和所述下拉节点连接,用于在每一显示周期的预充电阶段控制所述下拉节点的电位为低电位,在每一显示周期的输出阶段控制该下拉节点的电位维持为低电位,还用于在每一显示周期的第一放噪阶段控制将所述下拉节点的电位上拉为高电位,从而控制所述下拉晶体管导通,使得所述栅极驱动信号输出端输出低电平,在每一显示周期的第二放噪阶段控制将所述下拉节点的电位下拉为低电位;
[0009]上拉节点控制模块,接入高电平、所述第一低电平和第二低电平,并分别与上拉节点、所述下拉节点、所述输入端和所述复位端连接,用于在每一显示周期的预充电阶段控制所述上拉节点的电位被拉高为高电位,在每一显示周期的输出阶段控制所述上拉节点的电位被进一步自举拉高,从而控制所述上拉晶体管保持导通,使得所述栅极驱动信号输出端输出所述第一时钟信号,在每一显示周期的第一放噪阶段控制所述上拉节点的电位被拉低为低电位,并在每一显示周期的第二放噪阶段控制所述上拉节点的电位维持为低电位,从而控制所述上拉晶体管关断;
[0010]所述第一时钟信号和所述第二时钟信号反相。
[0011]实施时,本发明所述的移位寄存器单元还包括:输出放噪晶体管,栅极接入第二时钟信号,第一极与所述栅极驱动信号输出端连接,第二端接入所述第一低电平,在每一显示周期的预充电阶段和第一放噪阶段导通,以对所述栅极驱动信号输出端进行放噪,使得所述栅极驱动信号输出端输出低电平。
[0012]实施时,所述下拉节点控制模块,还接入所述第一时钟信号,进一步用于在每一显示周期的第二放噪阶段将所述下拉节点的电位拉高为高电位,从而通过所述上拉节点控制模块进一步控制所述上拉节点的电位为低电位并控制所述栅极驱动信号输出端输出低电平。
[0013]实施时,所述下拉节点控制模块包括:
[0014]第一下拉节点控制晶体管,栅极与所述上拉节点连接,第一极与所述下拉节点连接,第二极接入所述第一低电平;
[0015]以及,下拉节点控制电容,连接于所述下拉节点和第二时钟信号输出端之间。
[0016]实施时,所述下拉节点控制模块还包括:
[0017]第二下拉节点控制晶体管,栅极接入所述第一时钟信号,第一极与所述下拉节点连接,第二极接入所述第一时钟信号。
[0018]实施时,所述上拉节点控制模块包括第一晶体管、第二晶体管、上拉节点控制晶体管和存储电容,其中,
[0019]所述上拉节点控制晶体管,栅极与所述下拉节点连接,第一极接入所述第一低电平,第二极与所述上拉节点连接;
[0020]所述存储电容,连接与所述上拉节点和所述栅极驱动信号输出端之间;
[0021]在正向扫描时:所述第一晶体管,栅极与所述输入端连接,第一极接入所述高电平,第二极与所述上拉节点连接;
[0022]所述第二晶体管,栅极与所述复位端连接,第一极与所述上拉节点连接,第二极接入所述第二低电平;
[0023]在反向扫描时:所述第一晶体管,栅极与所述复位端连接,第一极接入所述第二低电平,第二极与所述上拉节点连接;
[0024]所述第二晶体管,栅极与所述输入端连接,第一极与所述上拉节点连接,第二极接入所述高电平。
[0025]本发明还提供了一种移位寄存器单元的驱动方法,应用于上述的移位寄存器单元,所述驱动方法包括:在每一显示周期内,在正向扫描和反向扫描时:
[0026]在预充电阶段,输入端接入高电平,复位端接入低电平,第一时钟信号为低电平,第二时钟信号为高电平,上拉节点控制模块控制上拉节点的电位被拉高为高电位,从而控制上拉晶体管导通,下拉节点控制模块控制下拉节点的电位为低电位,从而控制下拉晶体管关断,所述输出放噪晶体管导通,栅极驱动信号输出端输出低电平,所述输出放噪晶体管;
[0027]在输出阶段,所述输入端接入低电平。所述复位端接入低电平,所述第一时钟信号为高电平,所述第二时钟信号为低电平,上拉节点控制模块控制所述上拉节点的电位被进一步自举拉高,从而控制所述上拉晶体管保持导通,使得所述栅极驱动信号输出端输出所述第一时钟信号,下拉节点控制模块控制该下拉节点的电位维持为低电位;
[0028]在第一放噪阶段,所述输入端接入低电平,所述复位端接入高电平,所述第一时钟信号为低电平,所述第二时钟信号为高电平,上拉节点控制模块控制所述上拉节点的电位被拉低为低电位,下拉节点控制模块控制将所述下拉节点的电位上拉为高电位,从而控制所述下拉晶体管导通,使得所述栅极驱动信号输出端输出低电平,所述输出放噪晶体管导通,以对所述栅极驱动信号输出端进行放噪,使得所述栅极驱动信号输出端输出低电平;
[0029]在第二放噪阶段,所述输入端接入低电平,所述复位端接入低电平,所述第一时钟信号为高电平,所述第二时钟信号为低电平,上拉节点控制模块控制所述上拉节点的电位维持为低电位,从而控制所述上拉晶体管关断,下拉节点控制模块控制将所述下拉节点的电位下拉为低电位。
[0030]实施时,本发明所述的移位寄存器单元的驱动方法还包括:在一显示周期内第二放噪阶段结束后至下一显示周期开始前,重复所述第一放噪阶段和所述第二放噪阶段。
[0031 ] 实施时,所述驱动方法还包括:
[0032]在每一显示周期的第二放噪阶段,下拉节点控制模块进一步控制所述下拉节点的电位拉高为高电位,从而通过所述上拉节点控制模块进一步控制所述上拉节点的电位为低电位,通过所述输出放噪晶体管进一步控制所述栅极驱动信号输出端输出低电平。
[0033]本发明还提供了一种栅极驱动电路,包括沉积在阵列基板上的多级上述的移位寄存器单元;
[0034]第一级移位寄存器单元的输入端接入开启信号;
[0035]除了第一级移位寄存器单元之外,每一级移位寄存器单元的输入端与相邻上一级移位寄存器单元的栅极驱动信号输出端连接;
[0036]除了最后一级移位寄存器单元之外,每一级移位寄存器单元的复位端与相邻下一级移位寄存器单元的栅极驱动信号输出端连接;
[0037]最后一级移位寄存器单元的复位端接入复位信号。
[0038]本发明还提供了一种显示装置,包括上述的栅极驱动电路。
[0039]与现有技术相比,本发明所述的移位寄存器单元及驱动方法、栅极驱动电路和显示装置,利用每个元器件实现栅极驱动信号输出端无效时,不断进行降噪,使噪音的干
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1