移位寄存器单元、其驱动方法、栅极驱动电路及显示装置的制造方法

文档序号:8446526阅读:346来源:国知局
移位寄存器单元、其驱动方法、栅极驱动电路及显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种移位寄存器单元、其驱动方法、栅极驱动电路及显示装置。
【背景技术】
[0002]在薄膜晶体管显示器中,通常通过栅极驱动装置向像素区域的各个薄膜晶体管(TFT, Thin Film Transistor)的栅极提供栅极驱动信号。栅极驱动装置可以通过阵列工艺形成在液晶显示器的阵列基板上,即阵列基板行驱动(Gate Driver on Array, GOA)工艺,这种集成工艺不仅节省了成本,而且可以做到液晶面板(Panel)两边对称的美观设计,同时,也省去了栅极集成电路(IC,Integrated Circuit)的绑定(Bonding)区域以及扇出(Fan-out)的布线空间,从而可以实现窄边框的设计;并且,这种集成工艺还可以省去栅极扫描线方向的Bonding工艺,从而提高了产能和良率。
[0003]目前,现有的栅极驱动电路,主要是通过一个时钟信号来控制下拉节点,然后再通过下拉节点控制上拉节点和栅极信号输出端的下拉,但是由于下拉节点的占空比为50%,所以栅极信号输出端Output在扫描周期的一半时间内被下拉,另一半时间中处于悬空,这样导致栅极信号输出端输出的信号的噪声比较大。

【发明内容】

[0004]有鉴于此,本发明实施例提供一种移位寄存器单元、其驱动方法、栅极驱动电路及显示装置,用以降低移位寄存器单元的栅极信号输出端所输出的信号的噪声。
[0005]因此,本发明实施例提供了一种移位寄存器单元,包括:输入单元、复位单元、第一输出单元、第二输出单元以及控制单元;其中,
[0006]所述输入单元的第一输入端用于接收输入信号,第二输入端与第一参考电压相连,输出端与第一节点相连;所述输入单元用于在所述输入信号的控制下将所述第一参考电压提供给所述第一节点;
[0007]所述复位单元的第一输入端用于接收复位信号,第二输入端与第二参考电压相连,输出端与所述第一节点相连;所述复位单元用于在所述复位信号的控制下,将所述第二参考电压提供给所述第一节点;
[0008]所述第一输出单元的第一输入端用于接收时钟信号,第二输入端与所述第一节点相连,输出端与所述移位寄存器单元的栅极信号输出端相连;所述第一输出单元用于在所述第一节点的电位为第一电位时,将所述时钟信号提供给所述移位寄存器单元的栅极信号输出端;
[0009]所述第二输出单元的第一输入端与第一直流源相连,第二输入端与所述第二节点相连,第一输出端与所述第一节点相连,第二输出端与所述移位寄存器单元的栅极信号输出端相连;所述第二输出单元用于在所述第二节点的电位为第一电位时,将所述第一直流源的电压分别提供给所述第一节点和所述移位寄存器单元的栅极信号输出端;
[0010]所述控制单元的输入端与所述第一节点相连,输出端与所述第二节点相连;所述控制单元用于在所述第二节点的电位为第一电位时,使所述第一节点的电位为第二电位,在所述第一节点的电位为第一电位时,使所述第二节点的电位为第二电位;
[0011]当所述第一电位为高电位,所述第二电位为低电位时,所述第一参考电压为高电位电压,所述第二参考电压和所述第一直流源的电压为低电位电压;或者,当所述第一电位为低电位,所述第二电位为高电位时,所述第一参考电压为低电位电压,所述第二参考电压和所述第一直流源的电压为高电位电压。
[0012]较佳地,为了减小栅极信号输出端输出的信号的失真,在本发明实施例提供的上述移位寄存器单元中,还包括:第三输出单元;其中,
[0013]所述第三输出单元的第一输入端与第二直流源相连,第二输入端与所述第一输出单元的输出端相连,输出端与所述移位寄存器单元的栅极信号输出端相连;
[0014]所述第三输出单元用于在所述第一输出单元的输出端的电压为第一电位时,将所述第二直流源的电压提供给所述移位寄存器单元的栅极信号输出端;
[0015]当所述第一电位为高电位,所述第二电位为低电位时,所述第二直流源的电压为高电位电压;当所述第一电位为低电位,所述第二电位为高电位时,所述第二直流源的电压为低电位电压。
[0016]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器单元中,所述第三输出单元具体包括:第一开关晶体管;其中,
[0017]所述第一开关晶体管,其栅极为所述第三输出单元的第二输入端,源极为所述第三输出单元的第一输入端,漏极为所述第三输出单元的输出端。
[0018]较佳地,为了改善显示装置的关机残影等不良问题,在本发明实施例提供的上述移位寄存器单元中,还包括:放电单元;其中,
[0019]所述放电单元的第一输入端与第三直流源相连,第二输入端与放电控制信号相连,输出端与所述栅极信号输出端相连;
[0020]所述第三输出单元用于在所述放电控制信号的控制下,将所述第三直流源的电压提供给所述栅极信号输出端。
[0021]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器单元中,所述放电单元具体包括:第二开关晶体管;其中,
[0022]所述第二开关晶体管,其栅极为所述放电单元的第二输入端,源极为所述放电单元的第一输入端,漏极为所述放电单元的输出端。
[0023]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器单元中,所述输入单元具体包括:第三开关晶体管;其中,
[0024]所述第三开关晶体管,其栅极为所述输入单元的第一输入端,源极为所述输入单元的第二输入端,漏极为所述输入单元的输出端。
[0025]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器单元中,所述复位单元具体包括:第四开关晶体管;其中,
[0026]所述第四开关晶体管,其栅极为所述复位单元的第一输入端,源极为所述复位单元的第二输入端,漏极为所述复位单元的输出端。
[0027]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器单元中,所述第一输出单元具体包括:第五开关晶体管和电容;其中,
[0028]所述第五开关晶体管,其栅极为所述第一输出单元的第二输入端,源极为所述第一输出单元的第一输入端,漏极为所述第一输出单元的输出端;
[0029]所述电容连接与所述第五开关晶体管的栅极与漏极之间。
[0030]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器单元中,所述第二输出单元具体包括:第六开关晶体管和第七开关晶体管;其中,
[0031]所述第六开关晶体管,其栅极为所述第二输出单元的第二输入端,源极为所述第二输出单元的第一输入端,漏极为所述第二输出单元的第一输出端;
[0032]所述第七开关晶体管,其栅极为所述第二输出单元的第二输入端,源极为所述第二输出单元的第一输入端,漏极为所述第二输出单元的第二输出端。
[0033]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器单元中,所述控制单元具体包括:第八开关晶体管,第九开关晶体管,第十开关晶体管和第十一开关晶体管;其中,
[0034]所述第八开关晶体管,其栅极和所述第九开关晶体管的栅极相连且均为所述控制模块的输入端,源极分别与所述第九开关晶体管的源极和所述第一直流源相连,漏极与所述第十开关晶体管的漏极相连且为所述控制模块的输出端;
[0035]所述第九开关晶体管的漏极分别与所述第十开关晶体管的栅极和所述第十一开关晶体管的漏极相连;
[0036]所述第十开关晶体管的源极分别与所述第十一开关晶体管的源极、所述第十一开关晶体管的栅极、以及第四直流源相连。
[0037]相应地,本发明实施例还提供了一种上述任一种移位寄存器单元的驱动方法,包括:
[0038]在第一阶段,所述输入单元在所述输入信号的控制下将所述第一参考电压提供给所述第一节点;所述第一节点的电位为第一电位,所述控制单元使所述第二节点的电位为第二电位;所述第一输出单元将所述时钟信号提供给所述移位寄存器单元的栅极信号输出端;
[0039]在第二阶段,所述第一节点的电位为第一电位,所述控制单元使所述第二节点的电位为第二电位;所述第一输出单元将所述时钟信号提供给所述移位寄存器单元的栅极信号输出端;
[0040]在第三阶段,所述复位单元在所述复位信号的控制下,将所述第二参考电压提供给所述第一节点;所述第二节点的电位为第一电位,所述控制单元使所述第一节点的电位为第二电位;所述第二输出单元将所述第一直流源的电压分别提供给所述第一节点和所述移位寄存器单元的栅极信号输出端;
[0041]在第四阶段,所述第二节点的电位为第一电位,所述控制单元使所述第一节点的电位为第二电位;所述第二输出单元将所述第一直流源的电压分别提供给所述第一节点和所述移位寄存器单元的栅极信号输出端。
[0042]相应地,本发明实施例还提供了一种栅极驱动电路,包括串联的多个本发明实例提供的上述任一种移位寄存器单元;其中,
[0043]除第一级移位寄存器单元之外,其余每一级移位寄存器单元的栅极信号输出端分别向与其相邻的上一级移位寄存器单元输入复位信号;
[0044]除最后一级移位寄存器单元之外,其余每一级移位寄存器单元的栅极信号输出端分别向与其相邻的下一级移位寄存器单元输入输入信号;
[0045]所述第一级移位寄存器单元的输入信号由帧起始信号端输入。
[0046]相应地,本发明实施例还提供了一种显示装置,所述显示装置包含至少一个本发明实施例提供的上述任一种栅极驱动电路。
[0047]本发明实施例提供的一种移位寄存器单元、其驱动方法、栅极驱动电路及显示装置,移位寄存器单元包括:输入单元、复位单元、第一输出单元、第二输出单元以及控制单元。输入单元用于在输入信号的控制下将第一参考电压提供给第一节点;复位单元用于在复位信号的控制下,将第二参考电压提供给所述第一节点;第一输出单元用于在第一节点的电位为第一电位时,将时钟信号提供给移位寄存器单元的栅极信号输出端;第二输出单元用于在第二节点的电位为第一电位时,将第一直流源的电压分别提供给第一节点和移位寄存器单元的栅极信号输出端;控制单元用于在第二节点的电位为第一电位时,使第一节点的电位为第二电位,在第一节点的电位为第一电位时,使第二节点的电位为第二电位。该移位寄存器单元利用控制单元控制第一节点和第二节点的电位,在第一节点的电位为第一电位时,第一输出单元将时钟信号提供给移位寄存器单元的栅极信号输出端,在第二节点的电位为第一电位时,第二输出单元将第一直流源的电压分别提供给第一节点和移位寄存器单元的栅极信号输出端,从而对第一节点和栅极信号输出端进行放燥,进而保证移位寄存器单元的栅极信号输出端始终有信号输出,从而可以消除噪声,保证栅极信号输出端输出的信号的稳定性。
【附图说明】
[0048]图1为本发明实施例提供的移位寄存器单元的结构示意图之一;
[0049]图2为本发明实施例提供的移位寄存器单元的结构示意图之二 ;
[0050]图3为本发明实施例提供的移位寄存器单元的结
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1