显示装置及其驱动方法_3

文档序号:9788536阅读:来源:国知局
反馈CV CV_FB,公共电压补偿器400经由供应节点(SN)将补偿CV CV_C0MP施加至CVL。此处,SN是需要将补偿CV CV_C0MP施加到的CVL所共同连接的一个节点。SN可以是多个SDIC中的每一个内部的一个点或者是其每一个外部的一个点。
[0076]上述公共电压反馈结构和补偿公共电压提供结构允许有效地执行公共电压补偿。
[0077]经由通过公共电压补偿器400对施加至显示面板110的CV的补偿,再次施加至显示面板110的补偿CV CV_C0MP是被共同施加至多个SP的电压,且可以是被施加至每个SP内的电容器C的一端的电压。
[0078]如上所述,补偿CV CV_C0MP被施加至每个SP内的电容器C的一端,从而可以防止电容器C的充电特性变得不均匀,因此能改善图像质量。
[0079]图5是示出根据本发明实施方式的显示装置100的公共电压补偿器400的实例图。
[0080]参照图5,根据本发明实施方式的显示装置100的公共电压补偿器400可包括差值电压输出单元510、补偿公共电压输出单元520等。
[0081]参照图5,差值电压输出单元510具有从功率控制器200接收基准CV CV_REF作为输入的第一输入端子I1、从FBL接收反馈CV CV_FB作为输入的第二输入端子12以及输出基准CV CV_REF和反馈CV CV_FB之间的差值电压ACV(S卩Δ CV = CV_REF_CV_FB)的输出端子O。
[0082]例如可通过一种比较器、一种放大器(例如运算放大器(op-amp)电路)等实现差值电压输出单元510。
[0083]参照图5,基于基准CV CV_REF和差值电压Δ CV,补偿公共电压输出单元520输出补偿CV CV_C0MP,并经由SN将补偿CV CV_C0MP施加至CVL。
[0084]作为实例,可由一种加法器实现补偿公共电压输出单元520,可通过将基准CV CV_REF和差值电压ACV相加获得补偿CV CV_C0MP。
[0085]例如,当基准CV CV_REF等于5V时,如果反馈CV CV_FB等于4.7V(低于所需电压值5V),则差值电压Λ CV等于+0.3V,通过5V+ (+0.3V) = 5.3 [V]获得补偿CV CV_C0MP。补偿公共电压输出单元520输出5.3V的补偿CV CV_C0MP,且由此,即使当产生0.3V的差值电压ACV时,也可将所需的5V电压值施加至显示面板110中的CVL。
[0086]如上所述,可通过简单的电路结构实现公共电压补偿器400。因此,当实际施加到显示面板110的CV不同于所需电压值时,S卩,当发生由耦合现象导致的公共电压失真现象时,即使在不使用复杂电路或昂贵元件的情况下,公共电压补偿器400也可经由公共电压补偿将补偿CV CV_C0MP施加至CVL。因此,能有效减少或防止由耦合现象引起的公共电压失真现象的发生。
[0087]图6是根据本发明实施方式的显示装置100的公共电压补偿器400的另一实例图。
[0088]参照图6,公共电压补偿器400可包括op-amp电路610和620。
[0089]图6是示出在作为图2中的实例示出的显示装置100的系统结构下,使用op-amp电路610和620实现公共电压补偿器400的实例图。
[0090]参照图6,两个op-amp电路610和620分别对应于两个S-PCB S_PCB#1和S_PCB#2。
[0091]参照图6,两个op-amp电路610和620当中左侧的op-amp电路610经由连接至两个 S-PCB S-PCBSl 和 S-PCBS2 当中左侧的 S-PCB S-PCBSl 的六个 SDIC SDICS1,...,和SDIC#6,将补偿CV CV_C0MP施加至设置在显示面板110的左侧区域611中的CVL。
[0092]为了将补偿CV CV_C0MP施加至设置于显示面板110的左侧区域611中的CVL,左侧的op-amp电路610接收CV (该CV实际被施加至设置于显示面板110的左侧区域611中的CVL当中至少一个CVL上的FBN FBN#1)的反馈作为反馈CV CV_FB,并且自功率控制器200接收基准CV CV_REF作为输入。
[0093]在参照图5如上所述的方案中,左侧的op-amp电路610接收基准CV CV_REF和反馈CV CV_FB作为输入,获得补偿CV CV_C0MP并输出补偿CV CV_C0MP至相关SN SN#1,且由此将补偿CV CV_C0MP施加至设置于显示面板110的左侧区域611中且电连接至相关SNSN#1 的 CVL0
[0094]相似地,参照图6,两个op-amp电路610和620当中右侧的op-amp电路620经由连接至两个 S-PCB S-PCBSl 和 S-PCB#2 当中右侧的 S-PCB S-PCBS2 的六个 SDIC SDICS7,...,和SDIC#12,将补偿CV CV_C0MP施加至设置在显示面板110的右侧区域621中的CVL。
[0095]为了将补偿CV CV_C0MP施加至设置于显示面板110的右侧区域621中的CVL,右侧的op-amp电路620接收CV (该CV实际被施加到设置于显示面板110的右侧区域621中的CVL当中至少一个CVL上的FBN FBN#2)的反馈作为反馈CV CV_FB,并自功率控制器200接收基准CV CV_REF作为输入。
[0096]在参照图5如上所述的方案中,右侧的op-amp电路620接收基准CV CV_REF和反馈CV CV_FB作为输入,获得补偿CV CV_C0MP并输出补偿CV CV_C0MP至相关SN SN#2,从而将补偿CV CV_C0MP施加至设置于显示面板110的右侧区域621中且电连接至相关SN SN#2的 CVL0
[0097]如上所述,可通过配置取样op-amp电路610和620实现公共电压补偿器400。因此,即使在不使用复杂电路或者昂贵元件的情况下,公共电压补偿器400经由公共电压补偿也可将补偿CV CV_C0MP施加至CVL。因此,能有效减少或防止由耦合现象引起的公共电压失真现象的发生。
[0098]图7是示出根据本发明实施方式被实施为显示装置100的源极驱动器集成电路(SDIC)的内部元件的公共电压补偿器400的图。
[0099]参照图7,公共电压补偿器400可包括在数据驱动器120的每个SDIC中。
[0100]这种情况下,一个公共电压补偿器400可包括在所有的SDIC SDIC#1,...,和SDICS12中的每一个中。
[0101]替换地,一个公共电压补偿器400可仅包括在所有SDIC SDICS1,...,和SDIC#12当中的至少一个SDIC中。这种情况下,在从包括公共电压补偿器400的具体SDIC输出补偿CV CV_C0MP之后,可经由补偿公共电压线(未示出)将补偿CV CV_C0MP提供至CVL。
[0102]如上所述,公共电压补偿器400可包括在SDIC中。因此,不需要将要设置公共电压补偿器400的单独空间,使得能够容易设计PCB等。
[0103]图8是示出公共电压补偿器400被实现为根据本发明实施方式的显示装置100的源极印刷电路板(S-PCB) S-PCB#I上的电路的图。
[0104]参照图8,公共电压补偿器400可以作为被实施在S-PCB S_PCB#1上的电路。此时,公共电压补偿器400可被设计为图5或6中示出的电路。
[0105]参照图8,被实现为S-PCB S-PCBSl上的电路的公共电压补偿器400从设置于C-PCB上的功率控制器200接收基准CV CV_REF作为输入,并接收CV作为输入,该CV实际上经由公共电压线FBL被施加至显示面板110作为反馈CV CV_FB。
[0106]参照图8,在参照图5如上所述的方案中,基于输入基准CV CV_REF和反馈CV CV_FB,公共电压补偿器400将补偿CV CV_C0MP输出至SN。
[0107]经由相关SDIC SDIC#1, SDICS2,...,和 SDIC#6 将输出补偿 CV CV_C0MP 提供至相关 CVL0
[0108]如上所述,公共电压补偿器400可被实现于S-PCB S-PCBSl上,由此具有不改变昂贵的SDIC的优点。特别是,当将公共电压补偿器400配置成图5或图6中所示的简单电路时,可以以低成本在S-PCB S-PCBSl上容易地实现公共电压补偿器400。
[0109]以上已经描述了根据本发明的实施方式用于减少或防止由公共电压耦合现象引起的公共电压失真现象的公共电压补偿。下文中,当根据本发明实施方式的显示装置100是OLED显示装置时,将简要描述公共电压失真。
[0110]图9是示出根据本发明实施方式的显示装置100的子像素结构的实例图。图10是示出图9中所示子像素结构中参考电压(Vref)耦合现象的图。
[0111]
当前第3页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1