显示装置及其驱动方法_4

文档序号:9788536阅读:来源:国知局
当根据本发明实施方式的显示装置100是OLED显示装置时,每个SP都可被配置为包括0LED、以及用于驱动OLED的两个或更多个晶体管和一个或多个电容器的电路。
[0112]图9是示出包括三个晶体管Tl、T2和T3以及一个电容器Cl的SP等效电路实例的电路图。
[0113]参照图9,每个SP都包括0LED、第一晶体管Tl、第二晶体管T2、第三晶体管T3和第一电容器Cl。
[0114]第一晶体管Tl是驱动晶体管,其驱动OLED并连接在OLED和驱动电压线(DVL)或者连接至DVL的图案之间。
[0115]在第一晶体管Tl中,第二节点N2是栅极节点,第一节点NI是源极节点或漏极节点,第三节点N3是漏极节点或者源极节点。
[0116]第二晶体管T2是开关晶体管,其控制第一晶体管Tl的导通和截止,并连接在第一晶体管Tl的第二节点(栅极节点)N2和数据线(DL)之间。
[0117]第三晶体管T3连接在第一晶体管Tl的第一节点NI (源极节点或漏极节点)和参考电压线(RVL)或者连接至RVL的图案之间。
[0118]第一电容器Cl连接在第一晶体管Tl的第一节点NI及其第二节点N2之间,且用作在一帧期间保持预定电压的存储电容器。
[0119]参照图9,第二晶体管T2的导通和截止由从第一栅极线(GL)提供的扫描信号控制。当第二晶体管T2导通时,第二晶体管T2将从数据线(DL)提供的数据电压Vdata施加至第一晶体管Tl的第二节点N2。
[0120]参照图9,开关SW连接至RVL的端部。
[0121]当开关SW开启(图中的0N)时,开关SW将参考电压Vref提供至RVL。相反地,当开关SW关闭(图中的OFF)时,开关SW将RVL连接至模数转换器(ADC)。
[0122]参照图9,由感测信号控制第三晶体管T3的导通和截止,感测信号是经由第二栅极线GL’提供的一种栅极信号。当开关SW开启且第三晶体管T3导通时,将参考电压Vref施加至第一晶体管T的第一节点NI。
[0123]参照图9,当开关SW关闭且第三晶体管T3导通时,第一晶体管Tl的第一节点NI的电压由ADC感测。
[0124]通过将所感测的电压转换成数字值,ADC产生感测数据并将所产生的感测数据提供至时序控制器140。
[0125]此处,第一晶体管Tl的第一节点NI的感测电压是反映出第一晶体管Tl的唯一特性值(例如阈值电压等)的电压。因此,时序控制器140可执行补偿工艺,其基于所接收的感测数据补偿每个SP内第一晶体管Tl的唯一特性值之间的差。从这一点上,第三晶体管T3也被称为“感测晶体管”。
[0126]参照图9,数据电压Vdata和参考电压Vref可被施加至第一电容器Cl的两端。
[0127]参照图9,施加至第一电容器Cl的一端的参考电压Vref是施加至所有SP的一种公共电压。因此,RVL对应于CVL。
[0128]CVL 与 DL 相邻。
[0129]因此,当经由数据线提供的数据电压Vdata快速变化时,S卩,当数据电压Vdata从高电平变为低电平时或者当数据电压Vdata从低电平变为高电平时,会发生参考电压Vref变得小于或者大于所需电压值的现象,其中参考电压Vref是经由与数据线相邻的RVL在数据电压Vdata快速变化的点处施加的。
[0130]具体地,参照图10,当经由数据线提供的数据电压Vdata摆动时,在显示面板110中的反冲现象会导致施加至与数据线相邻的RVL的参考电压Vref发生耦合现象。
[0131]耦合现象引起参考电压Vref所施加到的电容器C的充电特性不均匀。不均匀的充电特性会引起图像故障现象,比如水平串扰等。
[0132]图11是示出公共电压补偿结构的图,公共电压补偿结构用于减少由根据本发明实施方式的显示装置100中的参考电压耦合现象引起的参考电压失真现象。
[0133]参照图11,公共电压补偿器400经由连接至RVL当中至少一个RVL上的FBN的FBL,接收实际施加至显示面板110 (即实际施加至RVL)的参考电压的反馈作为反馈参考电压 Vref_FB0
[0134]参照图11,公共电压补偿器400基于自RVL和功率控制器200输入的基准参考电压Vref_REF将补偿参考电压Vref_C0MP输出至SN。
[0135]因此,补偿参考电压Vref_C0MP被施加至电连接到SN的所有RVL。
[0136]因此,与期望被施加至显示面板110的基准参考电压Vref_REF相同的电压被实际施加至显示面板110。
[0137]RVL是提供与补偿CV CV_C0MP对应的补偿参考电压Vref_C0MP的CVL。第三晶体管T3导通并将经由RVL提供的补偿参考电压Vref_C0MP施加至第一晶体管Tl的第一节点NI和电容器Cl的一端。
[0138]如上所述,当由于有机发光显示面板中参考电压Vref的耦合现象导致将具有与所需电压值不同的电压值的参考电压Vref施加至有机发光显示面板时,对参考电压Vref的补偿会使得具有所需电压值的参考电压Vref被施加至有机发光显示面板,由此能减少由参考电压親合现象引起的参考电压失真现象,从而也能提尚图像质量。
[0139]如上所述,被提供至有机发光显示面板的补偿CV CV_C0MP可以是通过补偿施加至每个SP内的驱动晶体管的源极节点或漏极节点的参考电压Vref获得的补偿参考电压Vref_C0MP,可以是通过根据SP结构等补偿提供至每个SP内的驱动晶体管的驱动电压EVDD获得的补偿驱动电压EVDD_C0MP,或者可以是通过补偿提供至每个SP内的OLED的阴极或阳极的基础电压EVSS获得的补偿基础电压EVSS_C0MP。
[0140]图12是示出通过补偿根据本发明实施方式的显示装置100中的参考电压,减少参考电压(Vref)耦合现象和由参考电压耦合现象引起的参考电压失真现象的图。
[0141]参照图12,当应用上述参考电压补偿时,与图10不同,能注意到即使在数据电压Vdata快速变化的点也不会发生参考电压Vref失真的现象。
[0142]如上所述,与参考电压Vref —样,当有机发光显示面板中的驱动电压EVDD或基础电压EVSS的耦合现象引起具有与所需电压值不同电压值的驱动电压EVDD或者基础电压EVSS被施加到有机发光显示面板时,对驱动电压EVDD或者基础电压EVSS的补偿使得具有所需电压值的驱动电压EVDD或者基础电压EVSS被施加至有机发光显示面板,从而能减少由驱动电压EVDD或者基础电压EVSS的耦合现象引起的驱动电压EVDD或者基础电压EVSS的失真现象,因此也能改善图像质量。
[0143]图13是示出根据本发明实施方式的显示装置的另一子像素结构的驱动电压耦合现象的图。图14是示出公共电压补偿结构的图,公共电压补偿结构用于减少在根据本发明实施方式的显示装置100中由驱动电压(EVDD)耦合现象引起的驱动电压失真现象。图15是示出通过在根据本发明实施方式的显示装置100中补偿驱动电压,减少驱动电压耦合现象和由驱动电压耦合现象引起的驱动电压失真现象的图。
[0144]图13是示出包括两个晶体管Tl和T2以及一个电容器Cl的SP的等效电路实例的电路图。
[0145]参照图13,每个SP都包括0LED、第一晶体管Tl、第二晶体管T2和第一电容器Cl。
[0146]第一晶体管Tl是驱动OLED且连接在OLED和驱动电压线(DVL)或者连接至DVL的图案之间的驱动晶体管。
[0147]在第一晶体管Tl中,第二节点N2是栅极节点,第一节点NI是漏极节点或源极节点,第三节点N3是源极节点或漏极节点。
[0148]第二晶体管T2是开关晶体管,其控制第一晶体管Tl的导通和截止,并连接在第一晶体管Tl的第二节点(栅极节点)N2和数据线(DL)之间。
[0149]第一电容器Cl连接在第一晶体管Tl的第一节点NI和其第三节点N3之间,并用作在一帧期间保持预定电压的存储电容器。
[0150]参照图13,第二晶体管T2的导通和截止由从栅极线(GL)提供的扫描信号控制。当第二晶体管T2导通时,第二晶体管T2将从数据线(DL)提供的数据电压Vdata施加至第一晶体管Tl的第二节点N2。
[0151]参照图13,数据电压Vdata和驱动电压EVDD可被施加至第一电容器Cl的两端。
[0152]参照图13,被施加至第一电容器Cl的一端的驱动电压EVDD是提供至所有SP的一种公共电压。因此,DVL与CVL对应。
[0153]CVL 与 DL 相邻。
[0154]因此,当经由数据线提供的数据电压Vdata快速变化时,S卩,当数据电压Vdata从高电平变为低电平或者当数据电压Vdata从低电平变为高电平时,会发生驱动电压EVDD变成小于或大于所需电压值的现象,其中驱动电压EVDD是经由与数据线相邻的DVL在数据电压Vdata快速变化的点处施加的。
当前第4页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1