Goa电路及液晶显示装置的制造方法_4

文档序号:9811868阅读:来源:国知局
第一实施例的具体工作过程类似,仅需要将各信号、节点的电位高低进行调换即可,此处不再赘述。
[0078]本发明还提供一种液晶显示装置,包括上述GOA电路,从而具有良好的工作稳定性。
[0079]综上所述,本发明的GOA电路,通过增设级传单元和级传下拉单元,并对全局控制辅助单元进行改进,采用级传单元的级传端输出的不同于扫描驱动信号的信号作为级传信号,采用全局控制辅助单元在全部GOA单元的输出端同时输出扫描驱动信号的期间稳定级传端的电位,使得级传端输出的信号与扫描驱动信号的电位相反,在完成全局控制全部GOA单元的输出端同时输出的功能后,能够避免现有技术中以GOA单元输出的扫描驱动信号作为级传信号所导致的电路失效问题,消除GOA电路级传过程中的冗余脉冲,保证GOA电路正常工作,提升液晶显示装置的工作稳定性。本发明的液晶显示装置包括上述GOA电路,具有良好的工作稳定性。
[0080]以上所述,对于本领域的普通技术人员来说,可以根据本发明的技术方案和技术构思作出其他各种相应的改变和变形,而所有这些改变和变形都应属于本发明权利要求的保护范围。
【主权项】
1.一种GOA电路,其特征在于,包括级联的多级GOA单元,每一级GOA单元均包括:控制输入单元(100)、稳压单元(200)、输出单元(300)、第二节点控制单元(400)、第一节点下拉单元(500)、下拉维持单元(600)、全局控制单元(700)、级传下拉单元(800)、级传单元(900)、及全局控制辅助单元(1000); 设N为正整数,除第一级与第二级GOA单元外,在第N级GOA单元中: 所述控制输入单元(100)包括:第一薄膜晶体管(Tl),所述第一薄膜晶体管(Tl)的栅极电性连接于第M+2条时钟信号(CK(M+2)),源极电性连接于上两级第N-2级GOA单元的级传端(ST(N-2)),漏极电性连接于第三节点(K(N)); 所述稳压单元(200)包括:第二薄膜晶体管(T2),所述第二薄膜晶体管(T2)的栅极电性连接于第一恒压电位,源极电性连接于第三节点(K(N)),漏极电性连接于第一节点(Q(N)); 所述输出单元(300)包括:第三薄膜晶体管(T3),所述第三薄膜晶体管(T3)的栅极电性连接于第一节点(Q(N)),源极电性连接于第M条时钟信号(CK(M)),漏极电性连接于输出端(G(N));以及第一电容(Cl),所述第一电容(Cl)的一端电性连接于第一节点(Q(N)),另一端电性连接于输出端(G(N)); 所述第二节点控制单元(400)包括:第四薄膜晶体管(T4),所述第四薄膜晶体管(T4)的栅极电性连接于第三节点(K (N)),源极电性连接于第M+2条时钟信号(CK(M+2)),漏极电性连接于第二节点(P(N));以及第八薄膜晶体管(T8),所述第八薄膜晶体管(T8)的栅极电性连接于第M+2条时钟信号(CK(M+2)),源极电性连接于第一恒压电位,漏极电性连接于第二节点(P(N)); 所述第一节点下拉单元(500)包括:第六薄膜晶体管(T6),所述第六薄膜晶体管(T6)的栅极电性连接于第M条时钟信号(CK(M)),源极电性连接于第七薄膜晶体管(T7)的漏极,漏极电性连接于第三节点(K(N));以及第七薄膜晶体管(T7),所述第七薄膜晶体管(T7)的栅极电性连接于第二节点(P(N)),源极电性连接于第二恒压电位; 所述下拉维持单元(600)包括:第五薄膜晶体管(T5),所述第五薄膜晶体管(T5)的栅极电性连接于第二节点(P(N)),源极电性连接于第二恒压电位,漏极电性连接于输出端(G(N));以及第二电容(C2),所述第二电容(C2)的一端电性连接于第二节点(P(N)),另一端电性连接于第二恒压电位; 所述全局控制单元(700)包括:第十一薄膜晶体管(Tll),所述第十一薄膜晶体管(Tll)的栅极电性连接于全局控制信号(Gas),源极电性连接于第二恒压电位,漏极电性连接于第二节点(P(N));以及第十二薄膜晶体管(T12),所述第十二薄膜晶体管(T12)的栅极与源极均电性连接于全局控制信号(Gas),漏极电性连接于输出端(G(N)); 所述级传下拉单元(800)包括:第十薄膜晶体管(TlO),所述第十薄膜晶体管(TlO)的栅极电性连接于第二节点(P(N)),源极电性连接于第二恒压电位,漏极电性连接于级传端(ST(N)); 所述级传单元(900)包括:第九薄膜晶体管(T9),所述第九薄膜晶体管(T9)的栅极电性连接于第一节点(Q(N)),源极电性连接于第M条时钟信号(CK(M)),漏极电性连接于级传端(ST(N)); 所述全局控制辅助单元(1000)包括:第十三薄膜晶体管(T13),所述第十三薄膜晶体管(T13)的栅极电性连接于输出端(G(N)),源极电性连接于第十四薄膜晶体管(T14)的漏极,漏极电性连接于级传端(ST(N));以及第十四薄膜晶体管(T14),所述第十四薄膜晶体管(T14)的栅极电性连接于全局控制信号(Gas),源极电性连接于第二恒压电位。2.如权利要求1所述的GOA电路,其特征在于,各个薄膜晶体管均为N型低温多晶硅半导体薄膜晶体管,所述第一恒压电位为恒压高电位(VGH),第二恒压电位为恒压低电位(VGL)。3.如权利要求2所述的GOA电路,其特征在于,所述全局控制信号(Gas)提供高电位时,所有GOA单元的输出端同时输出高电位,同时所有GOA单元的级传端同时输出低电位。4.如权利要求1所述的GOA电路,其特征在于,各个薄膜晶体管均为P型低温多晶硅半导体薄膜晶体管,所述第一恒压电位为恒压低电位(VGL),第二恒压电位为恒压高电位(VGH)。5.如权利要求4所述的GOA电路,其特征在于,所述全局控制信号(Gas)提供低电位时,所有GOA单元的输出端同时输出低电位,同时所有GOA单元的级传端同时输出高电位。6.如权利要求1所述的GOA电路,其特征在于,在第一级GOA单元和第二级GOA单元中,所述第一薄膜晶体管(Tl)的源极均电性连接于电路的起始信号(STV)。7.如权利要求1所述的GOA电路,其特征在于,包括四条时钟信号:第一、第二、第三、及第四条时钟信号(CK( I)、CK(2)、CK(3)、CK(4));当所述第M条时钟信号(CK(M))为第三条时钟信号(CK(3))时,第M+2条时钟信号(CK(M+2))为第一条时钟信号(CK(I));当所述第M条时钟信号(CK(M))为第四条时钟信号(CK(4))时,第M+2条时钟信号(CK(M+2))为第二条时钟信号(CK⑵)。8.如权利要求7所述的GOA电路,其特征在于,所述第一、第二、第三、及第四条时钟信号(CK(I)、CK(2)、CK(3)、CK(4))的脉冲周期相同,所述第一条时钟信号(CK(I))的第一个脉冲信号首先产生,所述第一时钟信号(CK(I))的第一个脉冲信号结束的同时所述第二条时钟信号(CK(2))的第一个脉冲信号产生,所述第二条时钟信号(CK(2))的第一个脉冲信号结束的同时所述第三条时钟信号(CK( 3))的第一个脉冲信号产生,所述第三条时钟信号(CK (3))的第一个脉冲信号结束的同时所述第四条时钟信号(CK(4))的第一个脉冲信号产生,所述第四条时钟信号(CK(4))的第一个脉冲信号结束的同时所述第一条时钟信号(CK(I))的第二个脉冲信号产生。9.一种液晶显示装置,其特征在于,包括如权利要求1至8任一项所述的GOA电路。
【专利摘要】本发明提供一种GOA电路及液晶显示装置。该GOA电路通过增设级传单元(900)和级传下拉单元(800),并对全局控制辅助单元(1000)进行改进,采用级传单元(900)的级传端(ST(N))输出的不同于扫描驱动信号的信号作为级传信号,采用全局控制辅助单元(1000)在全部GOA单元的输出端(G(N))同时输出扫描驱动信号的期间稳定级传端(ST(N))的电位,使得级传端(ST(N))输出的信号与扫描驱动信号的电位相反,在完成全局控制全部GOA单元的输出端(G(N))同时输出的功能后,能够避免现有技术中以GOA单元输出的扫描驱动信号作为级传信号所导致的电路失效问题,消除GOA电路级传过程中的冗余脉冲,保证GOA电路正常工作,提升液晶显示装置的工作稳定性。
【IPC分类】G09G3/36
【公开号】CN105575349
【申请号】CN201510980037
【发明人】赵莽
【申请人】武汉华星光电技术有限公司
【公开日】2016年5月11日
【申请日】2015年12月23日
当前第4页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1