一种像素电路、有机电致发光显示面板及显示装置的制造方法

文档序号:8581142阅读:151来源:国知局
一种像素电路、有机电致发光显示面板及显示装置的制造方法
【技术领域】
[0001] 本实用新型设及显示技术领域,尤其设及一种像素电路、有机电致发光显示面板 及显示装置。
【背景技术】
[0002] 随着显示技术的进步,有机发光显示器的rganic Li曲t血itting Diode, OLED) 是当今平板显示器研究领域的热点之一,越来越多的有源矩阵有机发光二极管(Active Matrix Organic Li曲t Emitting Diode,AM0LE的显不面板进入市场,相对于传统的薄膜晶 体管液晶显示面板(Thin Film Transistor Liquid Crystal Display, TFT LCD), AM0LED 具有更快的反应速度,更高的对比度W及更广大的视角。
[0003] 现有的AM0L邸像素电路的电路结构,如图1所示,包括:第一开关晶体管Ml、第二 开关晶体管M2、第S开关晶体管M3、第四开关晶体管M4、第五开关晶体管M5、存储电容C,W 及发光器件0L邸;其中,第一开关晶体管Ml的栅极分别与第二开关晶体管M2的源极和存 储电容C的一端相连,源极与第一参考信号端VDD相连,漏极与第二开关晶体管M2的漏极 和第五开关晶体管M5的源极相连;第二开关晶体管M2的栅极与扫描信号端Scan相连;第 S开关晶体管M3的栅极与扫描信号端Scan相连,源极与数据信号端化ta相连,漏极分别 与第四开关晶体管M4的漏极和存储电容C的另一端相连;第四开关晶体管M4的栅极与扫 描信号端Scan相连,源极与第二参考信号端Vsus相连;第五开关晶体管M5的栅极与扫描 信号端Scan相连,漏极与发光器件0LED的一端相连;发光器件0LED的另一端与第立参考 信号端VSS相连。
[0004] 图2为图1所示的像素电路的工作时序图,由图2可知,在tl时间段,扫描信号输 入端Scan输入低电平信号,因此第二开关晶体管M2和第S开关晶体管导通,第四开关晶体 管M4和第五开关晶体管M5截止,此时数据信号端化ta上的信号通过导通的第S开关晶体 管M3写入到存储电容C的左端,即b点的电压为Vb = Vdata,存储电容C右端的电压即a 点的电压Va = VDD-Vth,Vth为第一开关晶体管Ml的阔值电压,同时,由于第二开关晶体管 M2导通,因此C点的电压与a点的电压相等,即Vc = Va = V孤-Vth,此时存储电容C两端 之间的电压差为Vb-Va = Vdata-VDD+Vth ;在t2时间段,扫描信号输入端Scan输入高电平 信号,因此第四开关晶体管M4和第五开关晶体管M5导通,第二开关晶体管M2和第S开关 晶体管M3截止,导通的第四开关晶体管M4将第二参考信号端Vsus与存储电容C的左端即 13点导通,因此13点的电压变为¥3113,3点的电压¥3 = ¥3113-¥(1313+¥00-¥1:11,而由于第二开 关晶体管M2处于截止状态,因此C点的电压保持为V孤-Vth,此时导通的第五开关晶体管 M5将第一开关晶体管Ml的漏极与发光器件0L邸的一端导通,使第一开关晶体管Ml的漏极 输出驱动电流到发光器件0L邸,驱动0L邸发光。由上述分析可知,tl阶段为数据信号写入 阶段,t2阶段为发光阶段,在t2阶段第一开关晶体管Ml驱动发光器件0LED发光的驱动电 流为:
[0005]
【主权项】
1. 一种像素电路,其特征在于,包括;充电控制模块、驱动模块、重置控制模块、发光控 制模块,W及发光器件;其中, 所述充电控制模块的控制端与扫描信号端相连,输入端与数据信号端相连,输出端与 所述重置控制模块的第一输入端相连; 所述重置控制模块的控制端与阔值电压信号端相连,第二输入端分别与参考信号端和 所述驱动模块的输入端相连,第一输出端与所述驱动模块的控制端相连,第二输出端分别 与所述驱动模块的输出端和所述发光控制模块的输入端相连; 所述发光控制模块的控制端与发光信号端相连,输出端与所述发光器件的输入端相 连;所述发光器件的输出端与低电平信号端相连; 在重置和补偿阶段,所述充电控制模块在所述扫描信号端的控制下将所述数据信号端 与所述重置控制模块的第一输入端导通,所述重置控制模块在所述阔值电压信号端和所述 参考信号端的控制下对所述驱动模块的控制端与输出端进行重置处理和参考电压补偿处 理;在数据写入阶段,所述充电控制模块在所述扫描信号端的控制下将所述数据信号端输 入的数据信号写入到所述重置控制模块的第一输入端;在发光阶段,所述发光控制模块在 所述发光信号端的控制下,导通所述驱动模块的输出端与所述发光器件的输入端,驱动所 述发光器件发光。
2. 如权利要求1所述的像素电路,其特征在于,所述重置控制模块,具体包括;第一电 容、第二电容,W及第一开关晶体管;其中, 所述第一开关晶体管的栅极与阔值电压信号端相连,源极与所述驱动模块的控制端相 连,漏极分别与所述驱动模块的输出端和所述发光控制模块的输入端相连; 所述第一电容连接于所述充电控制模块的输出端和所述驱动模块的控制端之间; 所述第二电容连接于所述参考信号端和所述驱动模块的控制端之间。
3. 如权利要求2所述的像素电路,其特征在于,所述第一开关晶体管为P型晶体管。
4. 如权利要求1所述的像素电路,其特征在于,所述充电控制模块,具体包括;第二开 关晶体管; 所述第二开关晶体管的栅极与所述扫描信号端相连,源极与所述数据信号端相连,漏 极与所述重置控制模块的第一输入端相连。
5. 如权利要求4所述的像素电路,其特征在于,所述第二开关晶体管为P型晶体管。
6. 如权利要求1所述的像素电路,其特征在于,所述驱动模块,具体包括;驱动晶体 管; 所述驱动晶体管的栅极与所述重置控制模块的第一输出端相连,源极与所述参考信号 端相连,漏极分别与所述重置控制模块的第二输出端和所述发光控制模块的输入端相连。
7. 如权利要求6所述的像素电路,其特征在于,所述驱动晶体管为P型晶体管。
8. 如权利要求1所述的像素电路,其特征在于,所述发光控制模块,具体包括;第=开 关晶体管; 所述第=开关晶体管的栅极与所述发光信号端相连,源极分别与所述驱动模块的输出 端和所述重置控制模块的第二输出端相连,漏极与所述发光器件的输入端相连。
9. 如权利要求8所述的像素电路,其特征在于,所述第=开关晶体管为P型晶体管。
10. -种有机电致发光显示面板,其特征在于,包括如权利要求1-9任一项所述的像素 电路。
11. 一种显示装置,其特征在于,包括如权利要求10所述的有机电致发光显示面板。
【专利摘要】本实用新型公开了一种像素电路、有机电致发光显示面板及显示装置,在重置和补偿阶段,像素电路的充电控制模块将数据信号端与重置控制模块的第一输入端导通,重置控制模块对驱动模块的控制端与输出端进行重置处理和参考电压补偿处理;在数据写入阶段,充电控制模块将数据信号端输入的数据信号写入到重置控制模块的第一输入端;在发光阶段,发光控制模块导通驱动模块的输出端与发光器件的输入端,将输入到驱动模块的数据信号与补偿到驱动模块的参考电压信号进行整合驱动发光器件发光,实现了驱动发光器件发光的驱动电流与电源电压信号无关,消除了输入到像素电路的电源电压信号的衰减对发光器件的发光亮度产生的影响,保证了显示面板的显示效果。
【IPC分类】G09G3-32
【公开号】CN204288766
【申请号】CN201420833497
【发明人】永山和由, 宋松
【申请人】京东方科技集团股份有限公司
【公开日】2015年4月22日
【申请日】2014年12月24日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1