一种阵列基板及其制作方法及显示装置的制造方法

文档序号:8281575阅读:197来源:国知局
一种阵列基板及其制作方法及显示装置的制造方法
【技术领域】
[0001]本发明涉及显示装置技术领域,更具体的说,涉及一种阵列基板及其制作方法及显示装置。
【背景技术】
[0002]相对于将触摸面板设置在液晶显示面板上的触摸显示装置,将触摸显示装置和液晶显示面板一体化的触摸显示装置由于可以减少基板的使用,具有厚度更薄的优点,成为当今主流的触摸显示装置。触摸显示装置和液晶显示面板一体化的触摸显示装置包括on-cell结构以及in-cell结构。其中,in-cell结构是指将触摸面板功能嵌入到液晶像素中,on-cell结构是指将触摸面板功能嵌入到彩色滤光片基板和偏光板基板之间。
[0003]对于in-cell结构的触摸显示装置,需要对液晶显示面板的公共电极划分为一块块,以实现触摸面板功能,因此,需要对公共电极进行刻蚀开缝。现有技术是在同一行相邻的两个像素单元之间设置开口区域,即公共电极的开口区域设置在像素行与像素行之间,由于同一行相邻的两个素单元之间具有数据线,会导致开口区域与数据线相对,开口会导致数据线的电场外漏,导致显示面板漏光。通过在所述开口区域与所述开口区域之间设置金属走线理论上可以实现对数据线电场的屏蔽,但是,金属走线的宽度与位置设置不宜控制。如果,走线宽度较窄或是与数据线对位不准确,仍会发生漏光问题,同时也会增加工艺上的难度。

【发明内容】

[0004]为解决上问题,本发明提供了一种阵列基板及其制作方法及显示装置,以解决公共电极开口导致的漏光问题。
[0005]为实现上述目的,本发明实施例提供了一种阵列基板,该阵列基板包括:
[0006]衬底,所述衬底上设置有的多条栅极线和数据线,所述栅极线和所述数据线绝缘交叉限定出多个像素单元,所述像素单元包括像素电极和公共电极;
[0007]公共电极在所述数据线延伸方向上设置有第一刻缝,所述第一刻缝与所述像素电极至少部分交叠;
[0008]所述栅极线上方设置有开口区,所述开口区与所述第一刻缝至少部分交叠;
[0009]所述数据线上方且沿所述数据线延伸方向设置有屏蔽电极和与所述屏蔽电极电连接的屏蔽支电极;
[0010]其中,所述屏蔽电极在所述数据线上的投影与所述数据线至少部分交叠;所述屏蔽支电极设置在所述开口区,且所述屏蔽支电极在所述栅极线上的投影与所述栅极线至少部分交叠。
[0011]本发明实施例还提供了一种显示装置,该显示装置包括上述阵列基板。因此,可以防止漏光,显示效果好。
[0012]本发明实施例还提供了一种阵列基板的制作方法,其特征在于,包括:
[0013]提供一衬底,
[0014]在所述衬底上形成多条栅极线和数据线,所述栅极线和所述数据线绝缘交叉限定出多个像素单元;所述像素单元包括公共电极和像素电极;
[0015]在所述数据线上方形成第一绝缘层;
[0016]在所述第一绝缘层上形成屏蔽电极和屏蔽支电极,所述屏蔽电极和屏蔽支电极电连接;
[0017]在所述屏蔽电极和屏蔽支电极上形成第二绝缘层;
[0018]在所述第二绝缘层上形成公共电极;所述公共电极在所述数据线延伸方向上设置有第一刻缝,所述第一刻缝与所述像素电极部分交叠;所述栅极线上设置有开口区,所述开口区与所述第一刻缝部分交叠;
[0019]所述屏蔽电极在所述数据线上的投影与所述数据线交叠;所述屏蔽支电极设置在所述开口区,所述屏蔽支电极在所述栅极线上的投影与所述栅极线部分交叠。
[0020]可见,本发明实施例提供阵列基板及其制作方法及显示装置,其中所述阵列基板的公共电极的开口区域包括:与所述像素电极至少部分交叠所述第一刻缝以及所述栅极线上方的开口区。不改变数据线的位置,将公共电极开口区域的第一刻缝设置在像素单元的内部,而非现有技术中设置在像素单元与像素单元之间,从而避免了公共电极的开口区域与数据线相对设置的结构,避免了数据线电场的外漏,从而避免了显示面板漏光的问题。同时,将公共电极开口区域的开口区设置在同一像素列中相邻的两个像素单元之间,位于栅极线的上方,只会露出部分栅极线,且通过所述屏蔽支电极可以防止栅极线的电场外漏,防止漏光问题。因此,所述阵列基板通过改变公共电极的开口区域的设置位置,并通过设置所述屏蔽支电极能够有效防止由于公共电极开口导致的漏光问题。而且,所述阵列基板的开口区域可以在像素行的方向上做的宽度较大,降低了开口区域形成的工艺难度,且能够防止第一刻缝两侧的公共电极的短路。
【附图说明】
[0021]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
[0022]图1为本申请实施例提供的一种阵列基板的结构示意图;
[0023]图2为图1所示阵列基板的一种像素单元结构的局部放大图;
[0024]图3为图2所示阵列基板沿aa’的切面图;
[0025]图4为图2所示阵列基板沿bb’的切面图;
[0026]图5为图2所示阵列基板沿cc’的切面图;
[0027]图6为图1所示阵列基板的另一种像素单元结构的局部放大图;
[0028]图7为图6所示阵列基板沿aa’的切面图;
[0029]图8为图6所示阵列基板沿bb’的切面图;
[0030]图9为图6所示阵列基板沿cc’的切面图;
[0031]图10为本申请实施例提供的一种显示面板的结构示意图;
[0032]图11为本申请实施例提供的一种显示装置的结构示意图;
[0033]图12为本申请实施例提供的一种阵列基板的制作方法的流程示意图。
【具体实施方式】
[0034]下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0035]本发明实施例提供了一种阵列基板,该阵列基板包括衬底,衬底上设置有多条栅极线和数据线,栅极线和数据线绝缘交叉限定出多个像素单元,像素单元包括像素电极和公共电极,公共电极在所述数据线延伸方向上设置有第一刻缝,第一刻缝与像素电极至少部分交叠,栅极线上方设置有开口区,开口区与所述第一刻缝至少部分交叠,数据线上方且沿数据线延伸方向设置有屏蔽电极和与屏蔽电极电连接的屏蔽支电极,其中,屏蔽电极在数据线上的投影与数据线至少部分交叠;屏蔽支电极设置在所述开口区,且屏蔽支电极在所述栅极线上的投影
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1