一种阵列基板、显示面板及电子设备的制造方法

文档序号:8379987阅读:194来源:国知局
一种阵列基板、显示面板及电子设备的制造方法
【技术领域】
[0001]本发明涉及触摸屏技术领域,特别涉及一种阵列基板、显示面板及电子设备。
【背景技术】
[0002]参见图1,目前的TFT-1XD的触摸屏包括显示区域100和边框区域200,显示区域100用于显示图像,边框区域200设置有总线BUS Line (图1中仅以3根总线A、B、C示意)。这些总线的目的是向显示区域的触控走线、栅极线和/或数据线提供信号。
[0003]随着触摸屏分辨率的提高,主要通过增加总线数量来实现,例如目前采用的8phaSe,12/16phaSe等产品。可以理解的是,总线数量越多,则总线排列所占的面积越大,即总线所占边框的比例越大,有的甚至占到二分之一的比例。
[0004]这样,目前的触摸屏在保证分辨率时,很难同时又做到窄边框。
[0005]因此,本领域技术人员需要提供一种阵列基板,能够在保证屏幕的分辨率的前提下,又做到屏幕的窄边框。

【发明内容】

[0006]本发明要解决的技术问题是提供一种阵列基板、显示面板及电子设备,能够有效减小边框区的面积,使显示区面积变大;在保证屏幕的分辨率的前提下,又做到屏幕的窄边框。
[0007]本实施例提供一种阵列基板,包括:
[0008]基板,所述基板定义一显示区域和一边框区域;
[0009]多条栅极线和多条数据线,设置于所述显示区域;
[0010]多个触控电极,设置在所述显示区域,每个触控电极彼此绝缘设置;以及
[0011]第一金属层,设置于所述基板上,包括:
[0012]设置于所述显示区域的触控走线,每一触控电极与对应的触控走线电连接,所述触控走线用于向所述触控电极提供信号;
[0013]设置于所述边框区域的第一总线,用于向所述触控走线、所述栅极线以及所述数据线中的至少一条提供信号。
[0014]本发明实施例还提供一种包括以上所述的阵列基板的显示面板。
[0015]本发明实施例还提供一种包括以上所述显示面板的电子设备。
[0016]与现有技术相比,本发明具有以下优点:
[0017]而本发明实施例中,将总线设置在不同的金属层,由两层金属层来设置,其中一层利用触控走线所在的金属层。另外一层,既可以利用栅极线所在的金属层,也可以利用数据线所在的金属层。由于总线分布于两层金属层上,因此,可以大大缩小边框的宽度,从而使边框变窄。在保证屏幕的分辨率的前提下,又做到屏幕的窄边框。
【附图说明】
[0018]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0019]图1是现有技术中的阵列基板示意图;
[0020]图2是现有技术中总线和连接线的示意图;
[0021]图3a是现有技术提供的一种总线布局的俯视图;
[0022]图3b是图3a沿W1-W2的剖面图;
[0023]图3c是本发明提供的又一种总线布局的剖面图;
[0024]图3d是本发明提供的一种总线布局的剖面图;
[0025]图3e是本发明提供的另一种总线布局的剖面图;
[0026]图3f是本发明提供的又一种总线布局的剖面图;
[0027]图3g是本发明提供的另一种总线布局的剖面图;
[0028]图4是本发明提供的一种阵列基板的俯视图;
[0029]图5是本发明提供的一种阵列基板的剖面图;
[0030]图6是本发明提供的另一种阵列基板的剖面图;
[0031]图7a是本发明提供的一种总线的俯视图;
[0032]图7b是图7a对应的H1-H2方向的剖面图;
[0033]图8是本发明提供的第一总线的一种剖面图;
[0034]图9是本发明提供的第一总线的另一种剖面图;
[0035]图10是本发明提供的显示面板的示意图;
[0036]图11是本发明提供的电子设备的示意图。
【具体实施方式】
[0037]下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0038]为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图对本发明的【具体实施方式】做详细的说明。
[0039]为了本领域技术人员更好地理解本发明提供的方案,下面先详细介绍一下现有技术阵列基板上的总线布局。
[0040]参见图1,该图为现有技术中的阵列基板示意图。
[0041]参见图1,目前的TFT-1XD的触摸屏包括显示区域100和边框区域200,显示区域100用于显示图像,边框区域200设置有总线BUS Line (图1中仅以3根总线A、B、C示意)。
[0042]可以理解的是,这些总线用于为显示区域的栅极线、数据线和/或触控走线提供信号。下面以现有技术中的总线为栅极驱动单元提供信号为例进行介绍。
[0043]如图1所示,总线A、B和C均连接驱动栅极的栅极驱动单元(图1中对应用三个驱动单元示意:第一栅极驱动单元21、第二栅极驱动单元22和第三栅极驱动单元23);栅极驱动单元一般是由移位寄存器来实现的,现在常用的是非晶硅栅极驱动(ASG,AmorphousSilicon Gate),每个驱动单元的输出端连接一根栅极线(图中的三根栅极线分别为:a、b、
C) O
[0044]需要说明的是,图1中竖线A、B和C为总线,横线仅是起电连接作用的连接线,一般连接线与总线不在同一个金属层上。
[0045]另外,现有技术中边框区域的所有总线位于同一个金属层,即用同一个金属层来制作边框区域的总线,现有技术中一般用栅极线层来形成边框区域的总线。具体可以参见图2,该图为现有技术中的总线和连接线的示意图。
[0046]图2中以两条总线A和B为例进行说明,与A电连接的连接线为10,与B电连接的连接线为20。现有技术中A和B在同一个金属层,10和20在另一个金属层,总线和连接线之间通过图2中圆圈所示的过孔进行电连接。
[0047]由于边框区域的总线条数很多,这样在同一个金属层,则会占用很大的面积,造成边框区域无法变窄。因此,本发明为了解决边框区域无法变窄的问题提供了以下技术方案。
[0048]下面介绍本发明提供的阵列基板的实施例。
[0049]本实施例提供的阵列基板,包括:
[0050]基板,所述基板定义一显示区域和一边框区域;
[0051]多条栅极线和多条数据线,设置于所述显示区域;
[0052]多个触控电极,设置在所述显示区域,每个触控电极彼此绝缘设置;以及
[0053]第一金属层,设置于所述基板上,包括:设置于所述显示区域的触控走线,每一触控电极与对应的触控走线电连接。所述触控走线用于向所述触控电极提供信号;设置于所述边框区域的第一总线,用于向所述触控走线、所述栅极线以及所述数据线中的至少一条提供信号。
[0054]为了使本发明的效果更明显,如图3a所示,基板300上的边框区域包括四根总线,分别是A、B、C和D,现有技术中是将A、B、C和D设置在同一金属层,如图3a所示。图3b是图3a对应的W1-W2的剖面图。
[0055]而本发明实施例中,将总线设置在不同的金属层,由两层金属层来设置,其中一层可以利用栅极线所在的金属层,另一层利用触控走线所在的金属层,当然也可以一层利用数据线所在的金属层,另一侧利用触控走线所在的金属层。
[0056]如图3c所示,是本发明提供的一种方案,将A、B、C和D设置在不同层上,其中B和C在同一个金属层,A和D在另一个金属层
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1