阵列基板的制备方法

文档序号:8923870阅读:173来源:国知局
阵列基板的制备方法
【技术领域】
[0001]本发明涉及显示技术领域,特别涉及一种阵列基板的制备方法。
【背景技术】
[0002]阵列基板是液晶显示装置的重要组件,其是通过多道构图工序以在衬底基板上沉积各种膜层,从而得以制备出来的。现有技术中阵列基板的制备流程大致如下:
[0003]首先在衬底基板上形成栅极和栅线;然后再栅极和栅线上沉积一层栅绝缘层;接着利用构图工艺在栅绝缘层上位于非显示区域内且对应栅线的位置形成第一连接孔,该第一连接孔以供后续工艺形成的扫描信号走线(用于向栅线输出扫描驱动信号)与栅线连接,接收;再然后在栅绝缘层的上方进行像素电极的制备、有源层的制备、源/漏极的制备等等其他的工序。
[0004]其中,在利用构图工艺在栅绝缘层上位于非显示区域内且对应栅线的位置形成第一连接孔的过程中,需要先在栅绝缘层上涂布一整层的光刻胶,然后利用相应的掩膜板对光刻胶进行曝光和显影工艺,以使得位于非显示区域内且对应栅线的位置的光刻胶区域,接着对栅绝缘层进行刻蚀以形成第一连接孔,最后对残留在栅绝缘层上的光刻胶采用剥离液进行剥离处理。
[0005]然而,在对栅绝缘层上残留的光刻胶进行剥离处理时发现,由于第一连接孔仅仅是位于非显示区域,因此在进行显影处理之后,残留在栅绝缘层上的光刻胶(位于整个显示区域和部分非显示区域)的量比较大,从而使得进行剥离处理时使用的剥离液的量比较多,且很难将这些残留的光刻胶去除,进而影响后续工艺的进行。

【发明内容】

[0006]本发明提供一种阵列基板的制备方法,可使得在栅绝缘层上形成第一连接孔的过程中,有效的减小剥离液的使用量,同时还能有效的使得残留在栅绝缘层上的光刻胶经过剥离处理后会被完全去除。
[0007]为实现上述目的,本发明提供了一种阵列基板的制备方法,包括:
[0008]在衬底基板的上方形成栅极和栅线;
[0009]在所述栅极和所述栅线上方形成栅绝缘层;
[0010]在所述栅绝缘层上形成像素电极;
[0011]在所述栅绝缘层上位于非显示区域内且对应栅线的位置形成第一连接孔,所述第一连接孔以供扫描信号走线与栅线连接。
[0012]可选地,所述在栅绝缘层上位于非显示区域内且对应栅线的位置形成第一连接孔的步骤包括:
[0013]在所述像素电极和所述栅绝缘层的上方涂布一层光刻胶;
[0014]利用掩膜板对所述光刻胶进行曝光和显影工艺,以使得在显示区域内位于所述像素电极上方的光刻胶部分去除或完全去除,在所述非显示区域内且对应于所述栅线的位置的上方的光刻胶完全去除;
[0015]对所述栅绝缘层进行刻蚀,以在所述栅绝缘层上位于非显示区域内且对应所述栅线的位置形成所述第一连接孔;
[0016]将残留的光刻胶进行剥离。
[0017]可选地,所述光刻胶为正性光刻胶。
[0018]可选地,所述对所述栅绝缘层进行刻蚀的步骤中采用的是干法刻蚀。
[0019]可选地,所述阵列基板的制备方法还包括:
[0020]在所述栅绝缘层上形成有源层;
[0021]在所述有源层上形成源极和漏极,在所述栅绝缘层上形成数据线,所述漏极与所述像素电极连接;
[0022]在所述源极、所述漏极和所述数据线的上方形成钝化层;
[0023]在所述钝化层上位于非显示区域内且对应所述栅线的位置形成第二连接孔,以及在所述钝化层上位于非显示区域内且对应所述数据线的位置形成第三连接孔,所述第二连接孔与所述第一连接孔连通,所述第三连接孔以供数据信号走线与数据线连接。
[0024]可选地,所述阵列基板的制备方法还包括:
[0025]在所述钝化层的上方形成公共电极。
[0026]可选地,所述栅绝缘层的材料为二氧化硅和氮化硅中的至少一种。
[0027]可选地,所述像素电极的材料为氧化铟锡和氧化铟锌中的至少一种。
[0028]本发明具有以下有益效果:
[0029]本发明提供了一种阵列基板的制备方法,其中,在栅绝缘层上形成第一连接孔之前先完成了像素电极的制备,以利用像素电极对位于显示区域的大部分栅绝缘层进行保护,因此在对栅绝缘层进行刻蚀形成第一连接孔过程中,可在像素电极上方保留很薄的一层光刻胶或者完全去除光刻胶,从而可使得在经过曝光和显影工艺后残留在栅极绝缘层上的量减少。
【附图说明】
[0030]图1为本发明实施例提供的一种阵列基板的制备方法的流程图;
[0031]图2为在衬底基板的上方形成栅极和栅线的示意图;
[0032]图3为在栅极和栅线上方形成栅绝缘层的示意图;
[0033]图4为在栅绝缘层上形成像素电极的示意图;
[0034]图5为在步骤1042a中经过曝光和显影工艺之后的示意图;
[0035]图6为在步骤1043a中形成第一连接孔的示意图;
[0036]图7为在步骤1044a中将残留的光刻胶剥离的示意图;
[0037]图8为在步骤1042b中经过曝光和显影工艺之后的示意图;
[0038]图9为在步骤1043b中形成第一连接孔的示意图;
[0039]图10为本发明实施例提供的又一种阵列基板的制备方法的流程图;
[0040]图11为对应图10所示制备方法的阵列基板的结构示意图。
【具体实施方式】
[0041]为使本领域的技术人员更好地理解本发明的技术方案,下面结合附图对本发明提供的一种阵列基板的制备方法进行详细描述。
[0042]图1为本发明实施例提供的一种阵列基板的制备方法的流程图,如图1所示,该阵列基板的制备方法,包括:
[0043]步骤101:在衬底基板的上方形成栅极和栅线。
[0044]图2为在衬底基板的上方形成栅极和栅线的示意图,如图2所示,本实施例中的阵列基板包括显示区域和围绕在显示区域四周的非显示区域,在步骤101中,通过一次构图工艺以在衬底基板I的上方形成栅极2和栅线3,其中该栅线3会贯穿显示区域和非显示区域。
[0045]需要说明的是,本申请中的构图工艺具体是指包含了光刻胶涂布、曝光、显影、刻蚀、光刻胶剥离等工序。
[0046]步骤102:在栅极和栅线上方形成栅绝缘层。
[0047]图3为在栅极和栅线上方形成栅绝缘层的示意图,如图3所示,在步骤102中,通过气相沉积技术以在步骤101所制备出的基板的上方沉积一层栅绝缘层4。
[0048]可选地,本实施例中的栅绝缘层4的材料可以为二氧化硅和氮化硅中的至少一种。
[0049]步骤103:在栅绝缘层上形成像素电极。
[0050]图4为在栅绝缘层上形成像素电极的示意图,如图4所示,在步骤103中,通过构图工艺以在栅绝缘层4上形成像素电极5。可选地,像素电极5的材料为氧化铟锡和氧化铟锌中的至少一种。
[0051]步骤104:利用构图工艺在栅绝缘层上位于非显示区域内且对应栅线的位置形成第一连接孔。
[0052]作为步骤104的一种可选方案,可选地,步骤104包括:
[0053]步骤1041a:在像素电极和栅绝缘层的上方涂布一层光刻胶。
[0054]在步骤1041a中,可选地,该光刻胶可以为正性光刻胶。
[0055]步骤1042a:利用掩膜板对光刻胶进行曝光和显影工艺,以使得在显示区域内位于像素电极上方的光刻胶部分去除,在非显示区域内且对应于栅线的位置的上方的光刻胶完全去除。
[0056]图5为在步骤1042a中经过曝光和显影工艺之后的示意图,如图5所示,在步骤1042a中所使用到的掩膜板与现有技术用于形成第一连接孔时所使用到的掩膜板的区别在于,在步骤1042a中所使用到的掩膜板为半色调掩膜板,其在对应像素电极5的区域为半透光区域,此时对应像素电极5上方的光刻胶6进行曝光和显影处理之后会部分去除(即位于像素电极上方的光刻胶部分保留)。由于现有技术中经过曝光和显影工艺之后位于栅绝缘层上的光刻胶在显示区域内是完全保留,因此本申请中经过曝光和显影工艺之后残留在栅绝缘层4上方的光刻胶6的量与现有技术相比将会大大减少。
[0057]步骤1043a:对栅绝缘层进行刻蚀,以在栅绝缘层上位于非显示区域内且对应栅线的位置形成第一连接孔。
[0058]图6为在步骤1043a中形成第一连接孔的示意图,如图6所示,该步骤1043a中,通过刻蚀工艺以对栅绝缘层4进行刻蚀,在刻蚀过
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1