半导体封装体的制作方法

文档序号:8755553阅读:257来源:国知局
半导体封装体的制作方法
【技术领域】
[0001]本实用新型涉及半导体封装技术,特别是半导体封装体。
【背景技术】
[0002]随着电子技术的发展,消费者对电子产品的期待日趋小型化。相应的,半导体封装体的尺寸也需缩减。无芯片底座型封装体即顺应这一需求产生。
[0003]对于无芯片底座型封装体而言,芯片直接固定于引脚上。而支撑芯片的引脚部分通常是经过半蚀刻处理的,相应的支撑力变弱。在打线机进行打线作业时,引脚极易发生晃动而导致其上附接的焊垫变形,进而影响产品的质量。对于小尺寸的封装体而言,焊垫的变形甚至可能引起短路,导致产品报废。
[0004]因而,现有的半导体封装体需进一步改进。
【实用新型内容】
[0005]本实用新型的目的之一在于提供一半导体封装体,其可增加引脚的支撑力而不影响产品的尺寸。
[0006]本实用新型的一实施例提供一半导体封装体,其是无芯片座型封装体,包含若干引脚及芯片。该若干引脚中的至少一引脚具有半蚀刻部分。芯片具有设有集成电路单元的上表面及与该上表面相对的下表面,该下表面贴有非导电胶膜且该胶膜用于将该芯片固定于该若干引脚上,其中该胶膜向下包覆该至少一引脚各侧面,且向下包覆长度大于该至少一引脚的半蚀刻部分厚度的1/4但不超过该引脚底面。
[0007]在本实用新型的一实施例中,该向下包覆长度大于该至少一引脚的半蚀刻部分厚度的1/3。而在本实用新型的一实施例中,该向下包覆长度大于该至少一引脚的半蚀刻部分厚度的1/2。该胶膜可向上包覆该芯片至少一侧面,且向上包覆长度大于该芯片厚度的1/3但小于该芯片厚度的4/5。该半导体封装体是单边尺寸不大于5_小尺寸封装体。该若干引脚中每一者的底面附接球形焊垫。该胶膜向下包覆该至少一引脚各侧面是经由粘附操作得到,其中该粘附操作温度为100°C至150°C,压力为IN至5N,时间为300至700ms。
[0008]根据本实用新型的另一实施例,获取该芯片进一步包含将该胶膜贴至包含该芯片在内的晶圆下表面,及以芯片单元为单位切割该晶圆以得到该芯片。
[0009]本实用新型的半导体封装体的胶膜向下包覆引脚的各侧面,加强引脚的支撑力,降低受外力作用时的影响,从而有效保证封装产品的质量。
【附图说明】
[0010]图1是根据本实用新型一实施例的半导体封装体的剖面示意图。
[0011]图2所示是根据本实用新型另一实施例的半导体封装体的剖面示意图。
【具体实施方式】
[0012]为更好的理解本实用新型的精神,以下结合本实用新型的部分优选实施例对其作进一步说明。
[0013]对无芯片座型的封装体而言,如果引脚经过半蚀刻,其对芯片的承托力必然降低。本实用新型实施例提供的半导体封装体可解决引脚承托力降低所带来的一系列问题,其特别适用单边尺寸不大于5mm小尺寸封装体,如或等。
[0014]图1是根据本实用新型一实施例的半导体封装体10的剖面示意图。
[0015]如图1所示,该半导体封装体10是一无芯片座型封装体,其包含若干引脚20、芯片30,及遮蔽该引脚20和芯片30的塑封壳体40。尽管在其它实施例中,引脚20中至少一者具有半蚀刻部分22,图1中所有引脚20具有半蚀刻部分22。如本领域技术人员所理解的,“半蚀刻”仅是一种蚀刻处理,并不意味着必须蚀刻一半的厚度。在其它实施例中,未经蚀刻处理的引脚20同样适用。芯片30具有设有集成电路单元(未示出)的上表面32及与该上表面32相对的下表面34,该下表面34贴有非导电胶膜12并藉由该胶膜12将该芯片30固定于该若干引脚20上。芯片30上的集成电路单元藉由导线14与各引脚20连接。各引脚20的底面24可进一步附接焊垫(未图示),如球形焊垫,从而进一步将芯片20连接至外部电路(未图示)。胶膜12向下包覆至少一引脚20(本实施例中为所有引脚20)各侧面26 (仅示出一个侧面),且向下包覆长度dl大于引脚20的半蚀刻部分22厚度的1/2但不超过该引脚20的底面24。在本实用新型的另一实施例中,该向下包覆长度dl可大于引脚20的半蚀刻部分22厚度的1/3 ;而在其它实施例中,该向下包覆长度dl大于该引脚20的半蚀刻部分22厚度的1/4即可。
[0016]本实用新型实施例通过使胶膜12包覆引脚20,引脚20与芯片30之间的咬合能力得以加强。承托芯片30的部分的截面积加大,从而可达到减轻打线机打线带来的晃动,避免发生焊垫,特别是球形焊垫的变形。
[0017]本实用新型一实施例提供了制造无芯片座型封装体10的方法。该方法包含:获取一芯片30,该芯片30具有设有集成电路单元的上表面32及与该上表面32相对的下表面34,该下表面34贴有厚度为4080um的非导电胶膜12 ;藉由该胶膜12将该芯片30的下表面34粘附至若干引脚20上,使得该胶膜12向下包覆该若干引脚20中的至少一引脚各侧面,该至少一引脚20具有半蚀刻部分22,且向下包覆长度dl大于该引脚20的半蚀刻部分22厚度的1/4但不超过该引脚20的底面24 ;以及使用导线14连接该芯片30上的集成电路单元与该若干引脚20。
[0018]获取该芯片30可进一步包含将胶膜12贴至包含该芯片30在内的晶圆下表面(未图示),及以芯片单元为单位切割该晶圆以得到该芯片30。如本领域技术人员所了解的,不同的封装厂使用的胶膜12根据其实际的生产环境不同。故胶膜12并无固定的选择,较佳的,本领域技术人员可选择其所熟悉的可流动性较好的型号。此外,该方法还可包含附接焊垫,如附接球形焊垫至每一引脚20的底面24从而可使得该芯片30与外部电路连接。
[0019]根据本实用新型的一实施例,为使该胶膜12向下包覆引脚20的各侧面26,可选择粘附操作温度为100°C至150°C,压力为IN至5N,时间为300至700ms。
[0020]图2所示是根据本实用新型另一实施例的半导体封装体10的剖面示意图。
[0021]类似的,如图2所示,该半导体封装体10是一无芯片座型封装体,其包含若干引脚20、芯片30,及遮蔽该引脚20和芯片30的塑封壳体40。胶膜12向下包覆引脚20各侧面26(仅示出一个侧面),且向下包覆长度dl大于引脚20的半蚀刻部分22厚度的1/3但不超过该引脚20的底面24。同时,在本实施例中,胶膜12可向上包覆该芯片30的至少一侧面36,且向上包覆长度d2大于该芯片30厚度的1/3但小于该芯片30厚度的4/5。
[0022]本实用新型的技术内容及技术特点已揭示如上,然而熟悉本领域的技术人员仍可能基于本实用新型的教示及揭示而作种种不背离本实用新型精神的替换及修饰。因此,本实用新型的保护范围应不限于实施例所揭示的内容,而应包括各种不背离本实用新型的替换及修饰,并为本专利申请权利要求书所涵盖。
【主权项】
1.一种半导体封装体,其是无芯片座型封装体,包含: 若干引脚,该若干引脚中的至少一引脚具有半蚀刻部分;及 芯片,具有设有集成电路单元的上表面及与该上表面相对的下表面,该下表面贴有非导电胶膜且该胶膜用于将该芯片固定于该若干引脚上; 其特征在于该胶膜向下包覆该至少一引脚各侧面,且向下包覆长度大于该至少一引脚的半蚀刻部分厚度的1/4但不超过该引脚底面。
2.如权利要求1所述的半导体封装体,其特征在于该向下包覆长度大于该至少一引脚的半蚀刻部分厚度的1/3。
3.如权利要求1所述的半导体封装体,其特征在于该向下包覆长度大于该至少一引脚的半蚀刻部分厚度的1/2。
4.如权利要求1所述的半导体封装体,其特征在于该胶膜向上包覆该芯片至少一侧面且向上包覆长度大于该芯片厚度的1/3但小于该芯片厚度的4/5。
5.如权利要求1所述的半导体封装体,其特征在于该无芯片座型封装体是单边尺寸不大于5_的小尺寸封装体。
6.如权利要求1所述的半导体封装体,其特征在于该若干引脚中每一者的底面附接球形焊垫。
7.如权利要求1所述的半导体封装体,其特征在于该胶膜向下包覆该至少一引脚各侧面是经由粘附操作得到,其中该粘附操作温度为100°c至150°C,压力为IN至5N,时间为.300 至 700ms ο
【专利摘要】本实用新型是关于半导体封装体。根据本实用新型的一实施例,一无芯片座型封装体包含若干引脚及芯片。该若干引脚中的至少一引脚具有半蚀刻部分。芯片具有设有集成电路单元的上表面及与该上表面相对的下表面,该下表面贴有非导电胶膜且该胶膜用于将该芯片固定于该若干引脚上。其中该胶膜向下包覆该至少一引脚各侧面,且向下包覆长度大于该至少一引脚的半蚀刻部分厚度的1/4但不超过该引脚底面。本实用新型的半导体封装体使得胶膜向下包覆引脚的各侧面,可加强引脚的支撑力,降低受外力作用时的影响,从而保证封装产品的质量。
【IPC分类】H01L23-495
【公开号】CN204464270
【申请号】CN201420836083
【发明人】李文显
【申请人】日月光封装测试(上海)有限公司
【公开日】2015年7月8日
【申请日】2014年12月19日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1