液晶面板供电及放电电路的制作方法

文档序号:2611752阅读:275来源:国知局
专利名称:液晶面板供电及放电电路的制作方法
技术领域
本发明是关于 一 种液晶面板供电及放电电路。
背景技术
请参阅图l,其是一种现有技术液晶面板供电及放电电路的 电路图。该液晶面板供电及放电电路1包括 一 控制信号输入端
11、 一电源12、 一第一晶体管13、 一第二晶体管14、 一第三晶 体管15、 一供放电端16、 一第一电阻17及一第二电阻18。该控 制信号输入端11用于接收外界送来的脉沖使能信号,该电源12 是一5伏电源,该供放电端16与 一液晶面板(图未示)连接。该第 一晶体管13为PNP型双极晶体管,该第二晶体管14为NPN型双极 晶体管,该第三晶体管15为P沟道增强型金属氧化物半导体场效 晶体管。该第 一 晶体管13的基极通过一 电阻与该控制信号输入 端11连接,该第 一 晶体管13的发射极与该第三晶体管1 5的栅极 连接,该第 一 晶体管13的发射极同时通过该第 一 电阻17与该电 源12连接,该第 一 晶体管13的集电极接地。该第二晶体管14的 基极通过一 电阻与该控制信号输入端ll连接,该第二晶体管14 的集电极通过该第二电阻18与该供放电端16连接,该第二晶体 管14的发射极接地。该第三晶体管15的漏极与该电源12连接,
该第三晶体管1 5的源极与该供放电端16连接。
当该控制信号输入端11接收到 一 低电平脉冲使能信号时
该第一晶体管13导通,该第二晶体管14截止。该第一晶体管13
导通后,该第三晶体管1 5栅极被拉低为低电平,该第三晶体管
15导通,即该电源12与该供放电端16构成通路,该直流+5伏电
源持续给该液晶面板供电,以保证其正常工作。
当该控制信号输入端1 l接收到一 +5伏高电平脉冲使能信号
时,该第一晶体管13截止,该第二晶体管14导通。该第三晶体 管15栅极被拉高为高电平,该第三晶体管15截止,即该电源12 与该供放电端16断开。该液晶面板储存的剩余电量通过该供放 电端1 6 、该第二电阻1 8及该第二晶体管14构成的方文电通路放掉。
但是,该第 一 晶体管13与该第二晶体管14同时由该控制信 号输入端1 l控制,在该控制信号输入端1 l接收到 一 控制信号时, 该第 一 晶体管13与该第二晶体管14会互相影响。当该控制信号 出现意外时,该第 一 晶体管13及该第二晶体管14会同时导通, 该第三晶体管15也随之导通,该电源12对地短路,从而该液晶 面板内部电路会被烧毁。

发明内容
为了解决现有技术中液晶面板供电及放电电路在供电与放 电过程中互相影响的问题,本发明提供 一 种供电与放电不会互 相影响的液晶面板供电及放电电路。
一种液晶面板供电及放电电路,其包括一控制信号输入端、 一电源、 一 第 一 晶体管、 一 第二晶体管、 一 开关、 一 电阻及一 供放电端。该控制信号输入端用于控制该液晶面板的供电及放 电,该供放电端用于为该液晶面板供电及放电。该第 一 晶体管 的基极与该控制信号输入端连接,该第 一 晶体管的集电极与该 第二晶体管的栅极连接,该第 一 晶体管的集电极同时通过该电 阻与该电源连接,该第 一 晶体管的发射极接地。该第二晶体管 的漏极与该电源连接,该第二晶体管的源极与该供放电端连接。 该开关串接在该第 一 晶体管集电极与该供放电端之间。
与现有技术相比,本发明液晶面板供电及放电电路通过该 第 一 晶体管控制该开关,当该第 一 晶体管截止时,该开关导通;
当该第一晶体管导通时,该开关可靠截止,从而使供电与放电 过程不会互相影响,并且能较好的保护液晶面板内部电路。


图1是 一 种现有技术液晶面板供电及放电电^各的电路图。
图2是本发明液晶面板供电及放电电路第一实施方式的电 路图。
图3是本发明液晶面板供电及放电电路第二实施方式的电路图。
具体实施例方式
请参阅图2,其是本发明液晶面板供电及放电电路第 一 实施 方式的电路图。该液晶面板供电及放电电路2包括 一 控制信号输 入端21、 一电源22、 一第一晶体管23、 一第二晶体管24、 一第 三晶体管25、 一供放电端26、 一第 一 电阻27及一保护电路20。 该控制信号输入端21用于接收外界送来的脉冲'使能信号,该电 源22是一5伏电源,该供》文电端26与 一 液晶面板(图未示)连接。 该第 一 晶体管23为NPN型双极晶体管,该第二晶体管24为N沟道 增强型金属氧化物半导体场效晶体管,该第三晶体管25为P沟道 增强型金属氧化物半导体场效晶体管。该保护电路20包括 一 电 容201、 一第二电阻202及一第三电阻203。该第一晶体管23的基 极通过该第二电阻202与该控制信号输入端21连接,该第 一 晶体 管23的基极同时通过并联的第三电阻203与电容201接地,该第 一晶体管23的集电极与该第三晶体管25的栅极连接,该第 一 晶 体管23的集电极同时通过该第一电阻27与该电源22连接,该第 一晶体管23的集电极同时通过 一 电阻与该第二晶体管24的栅极 连接,该第 一 晶体管23的发射极接地。该第二晶体管24的漏极 接地,该第二晶体管24的源极与该供放电端26连接。该第三晶 体管25的漏极与该电源22连接,该第三晶体管25的源极与该供 放电端26连接。
当该控制信号输入端21接收到一 +5伏高电平脉冲使能信号 时,该第一晶体管23导通,该第二、第三晶体管24、 25的栅极 均被拉为低电平,该第二晶体管24截止,该第三晶体管25导通, 即该电源22与该供放电端26构成通路,该直流+5伏电源就会持
续给该液晶面板供电,以保证其正常工作。
当该控制信号输入端21接收到 一 低电平脉冲使能信号时, 该第一晶体管23截止,该第三晶体管25截止。此时,该第二晶 体管24的栅极为高电平,该第二晶体管24导通,该液晶面板储 存的剩余电量通过该供放电端26及该第二晶体管24构成的放电 通路放掉。
当该控制信号输入端21接收的脉冲使能信号变化很快时, 该第二电阻202与该电容201构成 一 緩沖电路,可阻止该第 一 晶 体管23突然导通,从而保证该电源22给该液晶面板供电时没有 大的冲击。
当该控制信号输入端21处于悬浮状态时,该第三电阻203能 保证该第 一 晶体管23基极为低电位,从而使该第 一 晶体管23可 靠截止。
与现有技术相比,本发明液晶面板供电及放电电路2通过该 第 一 晶体管23控制该第二晶体管24,当该第 一 晶体管23截止时, 该第二晶体管24导通;当该第 一 晶体管23导通时,该第二晶体 管24可靠截止,从而使供电与放电过程不会互相影响,并且能 较好的保护液晶面板内部电路。
请参阅图3,其是本发明液晶面板供电及放电电路第二实施 方式的电路图。该液晶面板供电及放电电路3与第 一 实施方式的 电路结构大致相同,其区别在于该第二晶体管34为一PNP型双 极晶体管,该第二晶体管34基极通过 一 电阻与该第 一 晶体管33 集电极连接,其发射极通过一 电阻与该供放电端36连接,其集 电极接地。
权利要求
1.一种液晶面板供电及放电电路,其包括一控制信号输入端、一电源、一第一晶体管、一第二晶体管、一开关、一电阻及一供放电端,该控制信号输入端用于控制该液晶面板的供电及放电,该供放电端用于为该液晶面板供电及放电,该第一晶体管的基极与该控制信号输入端连接,该第一晶体管的集电极与该第二晶体管的栅极连接,该第一晶体管的集电极同时通过该电阻与该电源连接,该第一晶体管的发射极接地,该第二晶体管的漏极与该电源连接,该第二晶体管的源极与该供放电端连接,其特征在于该开关串接在该第一晶体管集电极与该供放电端之间。
2. 如权利要求1所述的液晶面板供电及放电电路,其特征在于 该开关是 一 场效晶体管,该场效晶体管栅极连接该第 一 晶体管基极, 该场效晶体管源极连接该供》文电端,该场效晶体管漏极接地。
3. 如权利要求2所述的液晶面板供电及放电电路,其特征在于 该场效晶体管是一N沟道增强型金属氧化物半导体场效晶体管。
4. 如权利要求l所述的液晶面板供电及放电电路,其特征在于 该开关是一双极晶体管,该双极晶体管基极连接该第一晶体管基极, 该双才及晶体管集电极连接该供》文电端,该双极晶体管发射极接地。
5. 如权利要求4所述的液晶面板供电及放电电路,其特征在于 该开关是一NPN型双极晶体管。
6. 如权利要求1所述的液晶面板供电及放电电路,其特征在于 该第一晶体管基极与该控制信号输入端之间串接一保护电路,该保 护电路使加载于该第一晶体管基极的控制信号稳定。
7. 如权利要求6所述的液晶面板供电及放电'电路,其特征在于 该保护电路包括一第一电阻、 一第二电阻及一电容,该第一电阻串 接在该第一晶体管基极与该控制信号输入端之间,该第二电阻串接 在该第一晶体管基极与地之间,该电容串接在该第一晶体管基极与 地之间。
8. 如权利要求1所述的液晶面板供电及放电电路,其特征在于 该液晶面板供电及放电电路进一步包括另一电阻,该电阻串接在该 开关与该第一晶体管集电极之间。
9. 如权利要求1所述的液晶面板供电及放电电路,其特征在于 该第 一 晶体管是一NPN型双极晶体管,该第二晶体管是一P沟道增强 型金属氧化物半导体场效晶体管。
10. 如权利要求1所述的液晶面板供电及放电电路,其特征在于 该电源为5伏。
全文摘要
本发明提供一种液晶面板供电及放电电路,其包括一控制信号输入端、一电源、一第一晶体管、一第二晶体管、一开关、一电阻及一供放电端。该控制信号输入端用于控制该液晶面板的供电及放电,该供放电端用于为该液晶面板供电及放电。该第一晶体管的基极与该控制信号输入端连接,该第一晶体管的集电极与该第二晶体管的栅极连接,该第一晶体管的集电极同时通过该电阻与该电源连接,该第一晶体管的发射极接地。该第二晶体管的漏极与该电源连接,该第二晶体管的源极与该供放电端连接。该开关串接在该第一晶体管集电极与该供放电端之间。
文档编号G09G3/36GK101101386SQ200610061518
公开日2008年1月9日 申请日期2006年7月5日 优先权日2006年7月5日
发明者昆 乐 申请人:群康科技(深圳)有限公司;群创光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1