1.一种扫描电路,其特征在于,所述扫描电路包括第一级子电路和第二级子电路,其中,所述第一级子电路包括:第一输入模块、第一上拉节点、第一上拉控制模块、第一下拉节点、第一下拉控制模块、第一时钟控制模块、第一输出模块、第一输出端、第一电容和第二电容;以及,所述第二级子电路包括:第二输入模块、第二上拉节点、第二上拉控制模块、第二下拉节点、第二下拉控制模块、第二时钟控制模块、第二输出模块、第二输出端、第三电容和第四电容;
所述第一输入模块响应于第一控制端的信号的控制而控制第一电压端与所述第一上拉节点之间的接通状态,以及,响应于第二控制端的信号而控制第二电压端与所述第一上拉节点之间的接通状态,其中,所述第一电压端和第二电压端输出的信号的电平相反;所述第二输入模块响应于第三控制端的信号而控制所述第一电压端与所述第二上拉节点之间的接通状态,以及,响应于第四控制端的信号而控制所述第二电压端与所述第二上拉节点之间的接通状态;
所述第一上拉控制模块响应于所述第一上拉节点的信号而控制所述第一下拉节点和第二下拉结点分别与第三电压端之间的接通状态;所述第二上拉控制模块响应于所述第二上拉节点的信号而控制所述第二下拉节点和第一下拉节点分别与所述第三电压端之间的接通状态;
所述第一下拉控制模块响应于所述第一下拉节点的信号而控制所述第一上拉节点、第二上拉节点和第一输出端分别与所述第三电压端之间的接通状态;所述第二下拉控制模块响应于所述第二下拉节点的信号而控制所述第二上拉节点、第一上拉节点和第二输出端分别与所述第三电压端之间的接通状态;
所述第一时钟控制模块响应于第一时钟信号端的信号而控制所述第一输出端与所述第三电压端之间的接通状态;所述第二时钟控制模块响应于第三时钟信号端的信号而控制所述第二输出端与所述第三电压端之间的接通状态;
所述第一输出模块响应于所述第一上拉节点的信号而控制所述第二时钟信号端与所述第一输出端的接通状态;所述第二输出模块响应于所述第二上拉节点的信号而控制所述第四时钟信号端与所述第二输出端的接通状态;
以及,所述第一电容用于将所述第一输出端的信号耦合至所述第一上拉节点,所述第二电容用于将所述第二时钟信号端的信号耦合至所述第一下拉节点;所述第三电容用于将所述第二输出端的信号耦合至所述第二上拉节点,所述第四电容用于将所述第四时钟信号端的信号耦合至所述第二下拉节点。
2.根据权利要求1所述的扫描电路,其特征在于,所述第一输入模块包括:第一晶体管和第二晶体管;
其中,所述第一晶体管的栅极连接至所述第一控制端,所述第一晶体管的第一端连接至所述第一电压端,所述第一晶体管的第二端连接至所述第一上拉节点,所述第二晶体管的栅极连接至所述第二控制端,所述第二晶体管的第一端连接至所述第二电压端,所述第二晶体管的第二端连接至所述第一上拉节点。
3.根据权利要求1所述的扫描电路,其特征在于,所述第二输入模块包括:第十晶体管和第十一晶体管;
其中,所述第十晶体管的栅极连接至所述第三控制端,所述第十晶体管的第一端连接至所述第一电压端,所述第十晶体管的第二端连接至所述第二上拉节点,所述第十一晶体管的栅极连接至所述第四控制端,所述第十一晶体管的第一端连接至所述第二电压端,所述第十一晶体管的第二端连接至所述第二上拉节点。
4.根据权利要求1所述的扫描电路,其特征在于,所述第一上拉控制模块包括:第三晶体管和第四晶体管;
其中,所述第三晶体管的栅极连接至所述第一上拉节点,所述第三晶体管的第一端连接至所述第三电压端,所述第三晶体管的第二端连接至所述第一下拉节点,所述第四晶体管的栅极连接至所述第一上拉节点,所述第四晶体管的第一端连接至所述第三电压端,所述第四晶体管的第二端连接至所述第二下拉节点。
5.根据权利要求1所述的扫描电路,其特征在于,所述第二上拉控制模块包括:第十二晶体管和第十三晶体管;
其中,所述第十二晶体管的栅极连接至所述第二上拉节点,所述第十二晶体管的第一端连接至所述第三电压端,所述第十二晶体管的第二端连接至所述第二下拉节点,所述第十三晶体管的栅极连接至所述第二上拉节点,所述第十三晶体管的第一端连接至所述第三电压端,所述第十三晶体管的第二端连接至所述第一下拉节点。
6.根据权利要求1所述的扫描电路,其特征在于,所述第一下拉控制模块包括:第五晶体管、第六晶体管和第七晶体管;
其中,所述第五晶体管的栅极连接至所述第一下拉节点,所述第五晶体管的第一端连接至所述第三电压端,所述第五晶体管的第二端连接至所述第一上拉节点,所述第六晶体管的栅极连接至所述第一下拉节点,所述第六晶体管的第一端连接至所述第三电压端,所述第六晶体管的第二端连接至所述第二上拉节点,所述第七晶体管的栅极连接至所述第一下拉节点,所述第七晶体管的第一端连接至所述第三电压端,所述第七晶体管的第二端连接至所述第一输出端。
7.根据权利要求1所述的扫描电路,其特征在于,所述第二下拉控制模块包括:第十四晶体管、第十五晶体管和第十六晶体管;
其中,所述第十四晶体管的栅极连接至所述第二下拉节点,所述第十四晶体管的第一端连接至所述第三电压端,所述第十四晶体管的第二端连接至所述第二上拉节点,所述第十五晶体管的栅极连接至所述第二下拉节点,所述第十五晶体管的第一端连接至所述第三电压端,所述第十五晶体管的第二端连接至所述第一上拉节点,所述第十六晶体管的栅极连接至所述第二下拉节点,所述第十六晶体管的第一端连接至所述的第三电压端,所述第十六晶体管的第二端连接至所述第二输出端。
8.根据权利要求1所述的扫描电路,其特征在于,所述第一时钟控制模块包括:第八晶体管;
其中,所述第八晶体管的栅极连接至所述第一时钟信号端,所述第八晶体管的第一端连接至所述第三电压端,所述第八晶体管的第二端连接至所述第一输出端。
9.根据权利要求1所述的扫描电路,其特征在于,所述第二时钟控制模块包括:第十七晶体管;
其中,所述第十七晶体管的栅极连接至所述第三时钟信号端,所述第十七晶体管的第一端连接至所述第三电压端,所述第十七晶体管的第二端连接至所述第二输出端。
10.根据权利要求1所述的扫描电路,其特征在于,所述第一输出模块包括:第九晶体管;
其中,所述第九晶体管的栅极连接至所述第一上拉节点,所述第九晶体管的第一端连接至所述第二时钟信号端,所述第九晶体管的第二端连接至所述第一输出端。
11.根据权利要求1所述的扫描电路,其特征在于,所述第二输出模块包括:第十八晶体管;
其中,所述第十八晶体管的栅极连接至所述第二上拉节点,所述第十八晶体管的第一端连接至所述第三时钟信号端,所述第十八晶体管的第二端连接至所述第二输出端。
12.根据权利要求1所述的扫描电路,其特征在于,所述第一电容的第一极板连接至所述第一输出端,所述第一电容的第二极板连接至所述第一上拉节点,所述第二电容的第一极板连接至所述第二时钟信号端,所述第二电容的第二极板连接至所述第一下拉节点。
13.根据权利要求1所述的扫描电路,其特征在于,所述第三电容的第一极板连接至所述第二输出端,所述第三电容的第二极板连接至所述第二上拉节点,所述第四电容的第一极板连接至所述第四时钟信号端,所述第四电容的第二极板连接至所述第二下拉节点。
14.根据权利要求1所述的扫描电路,其特征在于,在同一时钟周期内,所述第二时钟信号端、第四时钟信号端、第一时钟信号端和第三时钟信号端输出的时钟信号的相位依次滞后。
15.根据权利要求1所述的扫描电路,其特征在于,在沿第一方向扫描时,所述第一级子电路先于所述第二级子电路输出扫描信号;
以及,在沿第二方向扫描时,所述第二级子电路先于所述第一级子电路输出所述扫描信号。
16.一种栅极驱动电路,其特征在于,所述栅极驱动电路包括N级扫描电路为第一级扫描电路至第N级扫描电路,其中,每一级扫描电路均为权利要求1~15任意一项所述的扫描电路,N为不小于2的整数。
17.根据权利要求16所述的栅极驱动电路,其特征在于,定义相邻两级扫描电路为第i级扫描电路和第i+1级扫描电路,i为不大于N的正整数;
其中,所述第i级扫描电路的第一输出端与所述第i+1级扫描电路的第一控制端相连,所述第i+1级扫描电路的第一输出端与所述第i级扫描电路的第二控制端相连;
所述第i级扫描电路的第二输出端与所述第i+1级扫描电路的第三控制端相连,所述第i+1级扫描电路的第二输出端与所述第i级扫描电路的第四控制端相连。
18.根据权利要求16所述的栅极驱动电路,其特征在于,奇数级扫描电路的第一时钟信号端为同一信号端、第二时钟信号端为同一信号端、第三时钟信号端为同一信号端、第四时钟信号端为同一信号端;以及,偶数级扫描电路的第一时钟信号端为同一信号端、第二时钟信号端为同一信号端、第三时钟信号端为同一信号端、第四时钟信号端为同一信号端。
19.一种显示装置,其特征在于,所述显示装置包括权利要求16~18任意一项所述的栅极驱动电路。