像素电路及其驱动方法、阵列基板、显示面板和显示装置的制造方法

文档序号:9912598阅读:274来源:国知局
像素电路及其驱动方法、阵列基板、显示面板和显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种像素电路及其驱动方法、阵列基板、显示面板和显示装置。
【背景技术】
[0002]AMOLED(Active Matrix Organic Light Emitting D1de,有源矩阵有机发光二极管)能够发光是由驱动晶体管在饱和状态时产生的电流所驱动,因为输入相同的灰阶电压时,所述驱动晶体管的不同的阈值电压会导致产生不同的驱动电流,造成电流的不一致性。而LTPS(低温多晶硅技术)制程上阈值电压Vth的均匀性非常差,同时Vth也有漂移,因此现有的像素驱动电路的亮度均匀性一直很差。
[0003]如图1所示,现有的像素电路包括第一晶体管Tl、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6、第七晶体管T7、第一电容Cl和有机发光二极管OLED,其中,T3为驱动晶体管,T3的第一极接入高电平VDD,T3的第二极通过T6与OLED的阳极连接,OLED的阴极接入低电平VSS。在图1中,Cl设置于T3的栅极和T7的第二极之间,并且,T5的第一极和T7的第一极都与输入参考电压Vref的参考电压输入端连接。现有的如图1所示的像素电路由于T3的栅源之间存在寄生电容Cgs,从而当高电平VDD发生耦合时,会对驱动晶体管T3的栅极的电位产生影响,导致不能维持驱动晶体管T3的栅极的电位的问题。在图1中,EM是发光控制信号输入端,G是数据写入控制信号输入端,Vdata是数据电压,Vinit是初始化电压,Re是初始化控制信号输入端。

【发明内容】

[0004]本发明的主要目的在于提供一种像素电路及其驱动方法、阵列基板和显示装置,解决现有技术中在初始化阶段仅能对驱动晶体管的栅极,并且无法在发光阶段补偿驱动晶体管的阈值电压从而导致显示面板亮度均匀性差的问题。
[0005]为了达到上述目的,本发明提供了一种像素电路,包括发光元件、驱动晶体管、第一存储电容、发光控制模块、数据写入模块和补偿模块,其中,
[0006]所述第一存储电容的第一端与所述驱动晶体管的栅极连接,所述第一存储电容的第二端与第一电源信号输入端连接;
[0007]所述驱动晶体管的第一极通过所述发光控制模块与所述第一电源信号输入端连接,所述驱动晶体管的第一极还通过所述补偿模块与所述第一存储电容的第一端连接;
[0008]所述驱动晶体管的第二极通过所述发光控制模块与所述发光元件的第一端连接,所述驱动晶体管的第二极还通过所述数据写入模块与数据电压写入端连接;
[0009]所述发光元件的第二端与第二电源信号输入端连接;
[0010]所述数据写入模块用于在补偿阶段控制数据电压Vdata由所述数据电压写入端写入所述驱动晶体管的第二极;
[0011]所述补偿模块用于在补偿阶段控制所述驱动晶体管的第一极与所述驱动晶体管的栅极连接,以控制所述驱动晶体管导通并控制所述驱动晶体管的导通电流由所述驱动晶体管的第二极流向所述驱动晶体管的第一极,直至所述驱动晶体管的栅极的电位为Vdata+Vth,Vth为所述驱动晶体管的阈值电压。
[0012]实施时,本发明所述的像素电路还包括第一初始化模块;
[0013]所述第一初始化模块,与所述发光元件的第一端连接,用于在初始化阶段控制所述发光元件的第一端与初始化电压输入端连接。
[0014]实施时,本发明所述的像素电路还包括第二初始化模块;
[0015]所述第二初始化模块,与所述驱动晶体管的栅极连接,用于在初始化阶段控制所述驱动晶体管的栅极与初始化电压输出端连接。
[0016]实施时,所述发光控制模块用于在发光阶段控制所述驱动晶体管的第一极与所述第一电源信号输入端连接,并控制所述驱动晶体管的第二极与所述发光元件的第一端连接,从而控制所述驱动晶体管导通以驱动所述发光元件发光。
[0017]实施时,所述数据写入模块包括数据写入晶体管;
[0018]所述数据写入晶体管的栅极与补偿控制信号输入端连接,所述数据写入晶体管的第一极与所述驱动晶体管的第二极连接,所述数据写入晶体管的第二极与数据电压写入端连接。
[0019]实施时,所述补偿模块包括补偿晶体管;
[0020]所述补偿晶体管的栅极与所述补偿控制信号输入端连接,所述补偿晶体管的第一极与所述驱动晶体管的第一极连接,所述补偿晶体管的第二极与所述驱动晶体管的栅极连接。
[0021 ]实施时,所述第一初始化模块包括第一初始化晶体管;
[0022]所述第一初始化晶体管的栅极与初始化控制信号输入端连接,所述第一初始化晶体管的第一极与所述初始化电压输入端连接,所述第一初始初始化晶体管的第二极与所述发光元件的第一端连接;
[0023]所述第二初始化模块包括第二初始化晶体管;
[0024]所述第二初始化晶体管的栅极与所述初始化控制信号输入端连接,所述第二初始化晶体管的第一极与所述驱动晶体管的栅极连接,所述第二初始化晶体管的第二极与所述初始化电压输入端连接。
[0025]实施时,所述发光控制模块包括第一发光控制晶体管和第二发光控制晶体管,其中,
[0026]所述第一发光控制晶体管的栅极与发光控制信号输入端连接,所述第一发光控制晶体管的第一极与所述第一电源信号输入端连接,所述第一发光控制晶体管的第二极与所述驱动晶体管的第一极连接;
[0027]所述第二发光控制晶体管的栅极与所述发光控制信号输入端连接,所述第二发光控制晶体管的第一极与所述驱动晶体管的第二极连接,所述第二发光控制晶体管的第二极与所述发光元件的第一端连接。
[0028]实施时,本发明所述的像素电路还包括第二存储电容;
[0029]所述第二存储电容的第一端与所述驱动晶体管的栅极连接,所述第二存储电容的第二端与所述初始化电压输入端连接。
[0030]实施时,所述发光元件为有机发光二极管,所述发光元件的第一端为所述有机发光二极管的阳极,所述发光二极管的第二端为所述有机发光二极管的阴极。
[0031]本发明还提供了一种像素电路的驱动方法,用于驱动上述的像素电路,所述驱动方法包括:
[0032]补偿步骤:在每一显示周期的补偿阶段,数据写入模块控制数据电压Vdata由数据电压写入端写入驱动晶体管的第二极,补偿模块控制所述驱动晶体管的第一极与所述驱动晶体管的栅极连接,以控制所述驱动晶体管导通并控制所述驱动晶体管的导通电流由所述驱动晶体管的第二极流向所述驱动晶体管的第一极,直至所述驱动晶体管的栅极的电位为Vdata+V th,V th为所述驱动晶体管的阈值电压。
[0033]实施时,所述像素电路还包括与发光元件的第一端连接的第一初始化模块;
[0034]所述像素电路的驱动方法在补偿步骤之前还包括:
[0035]初始化步骤:在每一显示周期的初始化阶段,所述第一初始化模块控制所述发光元件的第一端接入由初始化电压输入端输入的初始化电压。
[0036]实施时,所述像素电路还包括与所述驱动晶体管的栅极连接的第二初始化模块;
[0037]所述初始化步骤还包括:在每一显示周期的初始化阶段,所述第二初始化模块控制所述驱动晶体管的栅极接入由初始化电压输入端输入的初始化电压。
[0038]实施时,本发明所述的像素电路的驱动方法在所述补偿步骤之后还包括:
[0039]发光步骤:在每一显示周期的发光阶段,发光控制模块控制所述驱动晶体管的第一极与第一电源信号输入端连接,并控制所述驱动晶体管的第二极与所述发光元件的第一端连接,从而控制所述驱动晶体管导通以驱动所述发光元件发光。
[0040]实施时,所述数据写入模块包括数据写入晶体管;所述数据写入晶体管的栅极与补偿控制信号输入端连接,所述数据写入晶体管的第一极与所述驱动晶体管的第二极连接,所述数据写入晶体管的第二极与数据电压写入端连接;
[0041]所述数据写入模块控制数据电压Vdata由数据电压写入端写入驱动晶体管的第二极步骤具体包括:通过由所述补偿控制信号输入端输入的补偿控制信号控制所述数据写入晶体管导通,以控制导通所述驱动晶体管的第二极与所述数据电压写入端之间的连接,从而控制数据电压Vdata由所述数据电压写入端写入所述驱动晶体管的第二极。
[0042]实施时,所述补偿模块包括补偿晶体管;所述补偿晶体管的栅极与所述补偿控制信号输入端连接,所述补偿晶体管的第一极与所述驱动晶体管的第一极连接,所述补偿晶体管的第二极与所述驱动晶体管的栅极连接;
[0043]所述补偿模块控制所述驱动晶体管的第一极与所述驱动晶体管的栅极连接步骤包括:通过由所述补偿控制信号输入端输入的补偿控制信号控制所述补偿晶体管导通,以控制导通所述驱动晶体管的第一极与所述驱动晶体管的栅极之间的连接。
[0044]实施时,所述第一初始化模块包括第一初始化晶体管;所述第一初始化晶体管的栅极与初始化控制信号输入端连接,所述第一初始化晶体管的第一极与所述初始化电压输
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1