一种阵列基板以及显示面板的制作方法

文档序号:10593092阅读:199来源:国知局
一种阵列基板以及显示面板的制作方法
【专利摘要】本发明公开了一种阵列基板以及显示面板,该阵列基板包括:衬底,衬底上设置有多条栅极线和多条数据线,栅极线和数据线绝缘交叉限定出多个阵列排布的像素区域;栅极线沿第一方向延伸,数据线沿第二方向延伸,第一方向垂直于第二方向;位于像素区域内的像素单元,像素单元包括薄膜晶体管、像素电极以及公共电极;覆盖像素单元的第一配向层,第一配向层的配向方向与第二方向之间的夹角小于其与第一方向之间的夹角;像素区域具有在第一方向上相对设置的第一侧边以及第二侧边;像素电极靠近第一侧边或靠近第二侧边设置,以使得像素电极在像素区域内的位置与配向方向匹配,减少配向层的摩擦不均匀导致的漏光。阵列基板能够降低漏光,提高图像显示质量。
【专利说明】
一种阵列基板以及显示面板
技术领域
[0001]本发明涉及显示装置技术领域,更具体的说,涉及一种阵列基板以及显示面板。
【背景技术】
[0002]IPSdn-Plane Switching,平面转换)显示面板的最大特点是其用于驱动液晶分子的像素电极以及公共电极位于同一平面,而不像其他液晶模式的电极是在上下两个平面立体排列。
[0003]IPS显示面板是一种硬屏,其对液晶分子的排列方式进行了优化,采取水平排列方式,当遇到外界压力时,分子结构向下稍微下陷,但是整体分子还呈水平状。在遇到外力时,硬屏液晶分子结构坚固性和稳定性远远优于软屏。所以IPS显示面板不会产生画面失真和影响画面色彩,可以最大程度的保护画面效果不被损害。
[0004]在IPS显示面板中,公共电极与像素电极位于同一导电层,需要遮光走线对公共电极两侧进行遮光。但是所述遮光走线会导致配型层与所述遮光走线相对的区域凸起,影响配向层的配向均匀性,进而会导致像素单元存在漏光问题,导致图像显示效果较差。

【发明内容】

[0005]为了解决上述问题,本发明提供了一种阵列基板以及显示器,降低了漏光,提高了图像显示质量。
[0006]为了实现上述目的,本发明提供如下技术方案:
[0007]—种阵列基板,用于显示面板,所述阵列基板包括:
[0008]衬底,所述衬底上设置有多条栅极线和多条数据线,所述栅极线和所述数据线绝缘交叉限定出多个阵列排布的像素区域;所述栅极线沿第一方向延伸,所述数据线沿第二方向延伸,所述第一方向垂直于所述第二方向;
[0009]位于所述像素区域内的像素单元,所述像素单元包括薄膜晶体管、像素电极以及公共电极;
[0010]覆盖所述像素单元的第一配向层,所述第一配向层的配向方向与所述第二方向之间的夹角小于其与所述第一方向之间的夹角;
[0011]其中,所述像素区域具有在所述第一方向上相对设置的第一侧边以及第二侧边;所述像素电极靠近所述第一侧边或靠近所述第二侧边设置,以使得所述像素电极在所述像素区域内的位置与所述配向方向匹配,减少所述配向层的摩擦不均匀导致的漏光。
[0012]本发明还提供了一种显示面板,所述显示面板包括:相对设置的彩膜基板以及阵列基板;设置在所述彩膜基板与所述阵列基板之间的液晶层;
[0013]所述阵列基板为上述阵列基板;
[0014]所述彩膜基板包括黑色矩阵,所述黑色矩阵包括多个阵列排布的开口区;所述开口区域与所述像素电极正对设置。
[0015]通过上述描述可知,本发明技术方案所述阵列基板中,所述像素电极靠近所述第一侧边或靠近所述第二侧边设置。这样,当在像素单元表面形成第一配向层后,对第一配向层进行摩擦配向时,可以使得配向方向由距离所述像素电极较远的一侧边指向距离所述像素电极较近的一侧边,从而可以避免第一侧边或是第二侧边处的配向层由于摩擦配向不均匀导致的漏光问题。可见,本发明所述阵列基板中,通过改变像素电极在像素区域内的位置,使其在像素区域内靠近第一侧边或是第二侧边设置,以使得所述像素电极在所述像素区域内的位置与所述配向方向匹配,减少所述配向层的摩擦不均匀导致的漏光。
【附图说明】
[0016]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据提供的附图获得其他的附图。
[0017]图1为本发明实施例提供的一种阵列基板的结构示意图;
[0018]图2为图1所示阵列基板的一个像素区域部分的结构示意图;
[0019]图3为图2在CC’方向的切面图;
[0020]图4为本发明实施例提供的一种像素单元的电极图案的结构示意图;
[0021]图5为本发明实施例提供的一种阵列基板的电极结构示意图;
[0022]图6为本发明实施例提供的另一种阵列基板的电极结构示意图;
[0023]图7为本发明实施例提供的一种显示面板的结构示意图;
[0024]图8为本发明实施例提供的一种像素单元与黑色矩阵的结构示意图。
【具体实施方式】
[0025]下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0026]正如【背景技术】中所述,在IPS显示面板中,公共电极与像素电极位于同一导电层,需要遮光走线对公共电极两侧进行遮光。但是所述遮光走线会导致配型层与所述遮光走线相对的区域凸起,影响配向层的配向均匀性,进而会导致像素单元存在漏光问题,导致图像显示效果较差。
[0027]为了解决上述问题,本发明实施例提供了一种阵列基板,用于显示面板,其特征在于,所述阵列基板包括:
[0028]衬底,所述衬底上设置有多条栅极线和多条数据线,所述栅极线和所述数据线绝缘交叉限定出多个阵列排布的像素区域;所述栅极线沿第一方向延伸,所述数据线沿第二方向延伸,所述第一方向垂直于所述第二方向;
[0029]位于所述像素区域内的像素单元,所述像素单元包括薄膜晶体管、像素电极以及公共电极;
[0030]覆盖所述像素单元的第一配向层,所述第一配向层的配向方向与所述第二方向之间的夹角小于其与所述第一方向之间的夹角;
[0031]其中,所述像素区域具有在所述第一方向上相对设置的第一侧边以及第二侧边;所述像素电极靠近所述第一侧边或靠近所述第二侧边设置,以使得所述像素电极在所述像素区域内的位置与所述配向方向匹配,减少所述配向层的摩擦不均匀导致的漏光。
[0032]本发明技术实施例所述阵列基板中,所述像素电极靠近所述第一侧边或靠近所述第二侧边设置。这样,当在像素单元表面形成第一配向层后,对第一配向层进行摩擦配向时,可以使得配向方向由距离所述像素电极较远的一侧边指向距离所述像素电极较近的一侧边,从而可以避免第一侧边或是第二侧边处的配向层由于摩擦配向不均匀导致的漏光问题。可见,本发明所述阵列基板中,通过改变像素电极在像素区域内的位置,使其在像素区域内靠近第一侧边或是第二侧边设置,以使得所述像素电极在所述像素区域内的位置与所述配向方向匹配,减少所述配向层的摩擦不均匀导致的漏光。
[0033]为了使本发明实施例提供的技术方案更加清楚,下面结合附图对上述方案进行详细描述。
[0034]参考图1-图4,图1为本发明实施例提供的一种阵列基板的结构示意图,图2为图1所示阵列基板的一个像素区域部分的结构示意图,图3为图2在CC’方向的切面图,图4为本发明实施例提供的一种像素单元的电极图案的结构示意图。
[0035]该阵列基板用于显示面板,该阵列基板包括:衬底,所述衬底上设置有多条栅极线11和多条数据线12,所述栅极线11和所述数据线12绝缘交叉限定出多个阵列排布的像素区域P;位于所述像素区域P内的像素单元,所述像素单元包括薄膜晶体管15、像素电极Pix以及公共电极Com;覆盖所述像素单元的第一配向层。一个像素区域P内设置一个像素单元,像素单元成阵列排布。
[0036]所述栅极线11沿第一方向延伸,所述数据线12沿第二方向延伸,所述第一方向垂直于所述第二方向。设定在XY平面直角坐标系中,X轴的方向为所述第一方向,Y轴方向为所述第二方向。所述衬底平行与所述XY平面。所述第一配向层的配向方向A与所述第二方向之间的夹角小于其与所述第一方向之间的夹角。所述第一方向以及所述第二方向均平行于所述衬底。
[0037]需要说明的是,所述配向方向A与所述第二方向以及所述第一方向均不垂直。所述配向方向A与所述第一方向的夹角指所述配向方向所在直线与所述第一方向所在直线之间的锐角。所述配向方向A与所述第二方向的夹角指所述配向方向所在直线与所述第二方向所在直线之间的锐角。
[0038]其中,所述像素区域P具有在所述第一方向上相对设置的第一侧边以及第二侧边;所述像素电极Pix靠近所述第一侧边或靠近所述第二侧边设置,所述像素电极Pix与所述第一侧边之间的距离LI不等于所述像素电极Pix与所述第二侧边之间的距离L2,以使得所述像素电极Pix在所述像素区域P内的位置与所述配向方向匹配,减少所述配向层的摩擦不均匀导致的漏光。如图1所示,对于所述像素区域P,其第一侧边为左侧相邻的数据线12,其第二侧边为右侧相邻的数据线12。
[0039]相邻的两条栅极线11以及相邻的两条数据线12交叉限定的区域为像素区域P。在图1以及图2所示实施方式中,像素单元P左侧的数据线12为第一侧边,右侧的数据线12为第二侧边。
[0040]在图1和图2所示实施方式中,所述像素电极Pix与所述第一侧边之间的距离LI小于所述像素电极Pix与所述第二侧边之间的距离L2,即像素电极Pix靠近第一侧边设置。在其他实施方式中,也可以设置LI大于L2。
[0041 ]需要说明的时,图1和图2中未示出所述衬底。图1中仅示出了前两列像素单元中的六个像素单元,本发明实施例中对像素单元的个数不做限定,像素单元的个数可以根据阵列基板的尺寸以及分辨率设定。图1和图2中未示第一出配向层未示出,仅示出了第一配向层的配向方向A。
[0042]本发明实施例所述阵列基板中,所述像素电极Pix靠近所述第一侧边或靠近所述第二侧边设置,即LI不等于L2。这样,当在像素单元表面形成第一配向层后,对第一配向层进行摩擦配向时,可以使得配向方向A由距离所述像素电极Pix较远的一侧边指向距离所述像素电极Pix较近的一侧边,从而可以避免第一侧边或是第二侧边处的配向层由于摩擦配向不均匀导致的漏光问题。可见,本发明所述阵列基板中,通过改变像素电极Pix在像素区域内的位置,使其在像素区域P内靠近第一侧边或是第二侧边设置,以使得所述像素电极Pix在所述像素区域P内的位置与所述配向方向A匹配,减少所述配向层的摩擦不均匀导致的漏光。
[0043]可选的,在任一所述像素区域P内,所述像素电极Pix与所述第一侧边之间的距离LI为第一间距,所述像素电极Pix与所述第二侧边之间的距离L2为第二间距;所述第一间距与所述第二间距的中较大的一者与较小的一者的差值范围为I.5μ??-2μπ?,包括端点值。具体的,当L2大于LI时,L2_L1大于或等于1.5μηι,且小于或等于2μηι;当LI大于L2时,L1_L2大于或等于1.5μπι,且小于或等于2μπι。仅需要将像素电极Pix与公共电极Com向第一侧边或是第二侧边移动较小的距离,以使得具有上述差值范围,可以降低漏光。
[0044]如上述X轴的方向为所述第一方向,Y轴方向为所述第二方向。设定一单位向量a的方向与所述配向方向A相同。单位向量a做正交分解,其在X轴上的分量为al,在Y轴上的分量为a20
[0045]当所述单位向量a在所述X轴上的分量al与所述X轴的正向相同时,所述像素电极Pix靠近所述第二侧边;当所述单位向量在所述X轴上的分量与所述X轴的负向相同时,所述像素电极Pix靠近所述第一侧边。
[0046]在本发明实施例中,图1-图3所示实施方式中,以分量al与所述X轴的负向相同为例进行说明因此,此时所述像素电极Pix靠近所述第一侧边,即L1<L2。
[0047]本发明实施例所述阵列基板用于IPS驱动模式的液晶显示面板。所述像素电极Pix与所述公共电极Com位于同一层导电层。所述薄膜晶体管位15于所述衬底与所述导电层之间;所述薄膜晶体管15包括:栅极、源极以及漏极;所述源极与所述漏极同层设置,且均位于所述栅极与所述导电层之间。
[0048]所述薄膜晶体管15的栅极用于连接所在像素单元对应像素行的栅极线11,所述薄膜晶体管15的栅极的漏极用于连接所在像素单元的像素电极Pix,所述薄膜晶体管15的栅极的源极用于连接所在像素单元对应像素列的数据线12。同一行的像素单元通过对应的薄膜晶体管15的栅极连接同一条栅极线11,不同行的像素单元对应的薄膜晶体管15的栅极连接不同的栅极线11。同一列的像素单元通过对应的薄膜晶体管15的源极连接同一数据线12,不同列的像素单元对应的薄膜晶体管15的源极连接不通的数据线12。同一像素单元内,薄膜晶体管15的漏极与像素电极Pix连接。
[0049]如图4所示,所述像素单元具有第一端以及第二端,所述第一端指向所述第二端的方向为所述第二方向。所述公共电极Com包括多条与所述第二方向平行的第一子电极41;所述第一电极41在所述第一端通过第一连接部42电连接。所述像素电极Pix包括多条与所述第二方向平行的第二子电极44;所述第二电极44在所述第二端通过第二连接部43电连接。其中,所述第二子电极44位于所述第一子电极41之间,且所述第一子电极41与所述第二子电极44交替排布。本发明实施例中,所述第二子电极44位于所述第一子电极41之间,以便于同一行的像素单元的公共电极Com连接,降低公共电极Com的阻抗,提高驱动速率。
[0050]如图2以及图4所示,在所述阵列基板中,所述像素单元还包括:遮光走线14。所述遮光走线14用于防止所述像素单元在所述公共电极Com两侧边缘处漏光。所述遮光走线14包括与所述栅极线11同层设置的第一遮光走线141以及第二遮光走线142,所述第一遮光走线141以及所述第二遮光走线142均平行所述第二方向。所述遮光走线14与所述栅极线11采用同一导电层制备。遮光走线14在像素区域P内对称设置,即第一遮光走线141到第一侧边的距离与第二遮光走线142到第二侧边的距离相同。遮光走线14与栅极线11同层设置,二者采用同一导电层制备,无需单独设置遮光走线14,遮光走线14可以与栅极线通过同一导电层、采用同一工序形成,制作工艺简单,成本低,且由于无需增加额外的导电层用于形成遮光走线14,阵列基板厚度薄。
[0051]所述阵列基板还设置有多公共走线13。公共走线13的条数等于所述像素单元行数的两倍。同一行的像素单元的公共电极Com对应两条公共走线13,同一行的像素单元位于对应的两条公共走线13之间。公共走线13与栅极线11同层设置,二者采用同一导电层制备,无需单独设置公共走线13,公共走线13可以与栅极线通过同一导电层、采用同一工序形成,制作工艺简单,成本低,且由于无需增加额外的导电层用于形成公共走线,阵列基板厚度薄。
[0052]对位于任一像素单元两端的两条公共走线13,靠近该像素单元的薄膜晶体管15的一条公共走线13与像素电极Pix部分交叠,以形成存储电容,便于液晶分子驱动,提高显示驱动速率;远离该像素单元的薄膜晶体管15的一条公共走线13通过过孔Vial与该像素单元的公共电极Com连接,用于为公共电极Com提供电压信号。
[0053]同一像素区域P内的公共走线13以及遮光走线14相互连接,构成一闭合空间,在垂直于衬底的方向上,像素电极的投影位于该闭合空间内。设置遮光走线14与公共走线13连接,可以避免遮光走线14发生由于静电等原因导致的电位悬浮问题,能够避免静电遮光走线14上发生静电积累,以图像显示效果。
[0054]在垂直于所述衬底的方向上,所述像素电极Pix位于所述第一遮光走线141与所述第二遮光走线142之间。所述第一遮光走线141靠近所述第一侧边,所述第二遮光走线142靠近所述第二侧边。
[0055]如图3所示,本发明实施例中,所述单位向量a在所述X轴上的分量al与所述X轴的负向相同。此时,在垂直于所述衬底的方向上,对任一所述公共电极Com,靠近所述第一侧边的所述第一子电极与所述第一遮光走线141具有第一交叠部分BI,靠近所述第二侧边的所述第一子电极与所述第二遮光走线142具有第二交叠部分B2。在所述第一方向上,所述第一交叠部分BI的长度大于所述第二交叠部分B2的长度。
[0056]本发明实施例中,对任一像素单元,为了使得像素电极Pix在所述像素区域P内的位置与所述配向方向A匹配,将像素电极Pix以及公共电极Com向所在像素区域P的第一侧边或是第二侧边移动相同距离,使得LI小于L2,二者有一预设的差值范围,用于降低漏光。
[0057]第一遮光走线141以及第二遮光走线142均会导致配向层发生凸起。在本发明实施例中,LI小于L2,当对阵列基板的配向层进行摩擦配向时,摩擦力方向与配向方向A相同,因此摩擦力具有与分量al相同的分力。
[0058]摩擦配向膜时,所述第二遮光走线142导致的凸起为摩擦下坡部分,由于高度由高到低过渡,会导致与配向膜之间的摩擦力逐渐降低,由于作用力不足,会形成摩擦四角,导致此处的摩擦不均匀,配向方向不均匀;所述第一遮光走线141导致的凸起为摩擦上坡部分,由于高度由低到高过渡,与配向膜之间的摩擦力逐渐增大,摩擦充分,配向方向均匀。
[0059]虽然,第二遮光总走线142对应的摩擦下坡部分会导致配向方向不均匀,但是由于设置LI小于L2,使得配向方向不均匀的部分远离像素电极Pix,即使得配向方向不均匀的部分远离像素单元的显示区,进而实现防止漏光的目的,无需缩小显示区的面积,不影响开口率。
[0060]在其他实施方式中,也可以设置所述单位向量a在所述X轴上的分量al与所述X轴的正向相同。当所述单位向量a在所述X轴上的分量al与所述X轴的正向相同时,在垂直于所述衬底的方向上,对任一所述公共电极Com,靠近所述第二侧边的所述第一子电极与所述第二遮光走线具有第二交叠部,靠近所述第一侧边的所述第一子电极与所述第一遮光走线具有第一交叠部分。在所述第一方向上,所述第二交叠部分的长度大于所述第一交叠部分的长度。此时,LI大于L2。
[0061]可选的,本发明实施例中为了使得液晶分子具有预设的起始偏转方向吧,便于液晶显示面板的驱动,设置所述配向方向A与所述第二方向之间的夹角大于0°,且小于10°。
[0062]参考图5,图5为本发明实施例提供的一种阵列基板的电极结构示意图,同一像素单元中,像素电极Pix的第二子电极位于公共电极Com的第一子电极之间。同一行相邻的两个像素单元的公共电极Com连接,这样可以降低公共电极Com的阻抗,提高驱动速率。
[0063]在本发明实施例中,所述公共电极Com的第一子电极以及所述像素电极Pix的第二子电极可以均为直条状,还可以如图6所示,图6为本发明实施例提供的另一种阵列基板的电极结构示意图,此时公共电极Com的第一子电极以及所述像素电极Pix的第二子电极可以均为呈一定角度的弯折状的条形电极。通过上述描述可知,本发明实施例所述阵列基板中,通过对应设置公共电极Com以及像素电极Pix,使得二者靠近像素区域的一侧,以便于使得像素电极Pix在像素区域P内的位置与配向方向A匹配,使得减少所述配向层的摩擦不均匀导致的漏光。
[0064]基于上述实施例,本发明实施例还提供了一种显示面板,该显示面板如图7所示,图7为本发明实施例提供的一种显示面板的结构示意图,该显示面板包括:相对设置的彩膜基板71以及阵列基板72;位于所述彩膜基板71与所述阵列基板72之间的液晶层73。其中,所述阵列基板72为上述实施例所述的阵列基板;所述彩膜基板设置有黑色矩阵。所述黑色矩阵与所述像素单元一一对应设置。
[0065]参考图8,图8为本发明实施例提供的一种像素单元与黑色矩阵的结构示意图,本发明实施例中,黑色矩阵BM的开口K与像素单元一一对应设置。像素电极两侧与开口K之间的距离D1=D2。
[0066]开口 K与像素单元的显示区匹配,通过黑色矩阵BM遮挡上述由于摩擦不均匀的部分,无需缩小显示区的面积,保证了显示面板的亮度,避难了摩擦漏光问题。
[0067]相对于传统的显示面板以及阵列基板,将像素电极、公共电极以及黑色矩阵BM的开口K同时在第一方向上移动设定距离,该设定距离属于上述差值范围。不改变阵列基板以及显示面板的制作工艺,不增加制作成本,能够降低由于遮光走线导致的漏光问题,提高了图像显示质量。
[0068]可见,本发明实施例所述显示面板采用上述实施例所述阵列基板,能够降低漏光,具有较好的图像显示质量。
[0069]对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。
【主权项】
1.一种阵列基板,用于显示面板,其特征在于,所述阵列基板包括: 衬底,所述衬底上设置有多条栅极线和多条数据线,所述栅极线和所述数据线绝缘交叉限定出多个阵列排布的像素区域;所述栅极线沿第一方向延伸,所述数据线沿第二方向延伸,所述第一方向垂直于所述第二方向; 位于所述像素区域内的像素单元,所述像素单元包括薄膜晶体管、像素电极以及公共电极; 覆盖所述像素单元的第一配向层,所述第一配向层的配向方向与所述第二方向之间的夹角小于其与所述第一方向之间的夹角; 其中,所述像素区域具有在所述第一方向上相对设置的第一侧边以及第二侧边;所述像素电极靠近所述第一侧边或靠近所述第二侧边设置,以使得所述像素电极在所述像素区域内的位置与所述配向方向匹配,减少所述配向层的摩擦不均匀导致的漏光。2.根据权利要求1所述的阵列基板,其特征在于,在任一所述像素区域内,所述像素电极与所述第一侧边之间的距离为第一间距,所述像素电极与所述第二侧边之间的距离为第二间距;所述第一间距与所述第二间距中较大的一者与较小的一者的差值范围为1.5μπ?-2μm,包括端点值。3.根据权利要求1所述的阵列基板,其特征在于,设定在XY平面直角坐标系中,X轴的方向为所述第一方向,Y轴方向为所述第二方向;设定一单位向量的方向与所述配向方向相同; 当所述单位向量在所述X轴上的分量与所述X轴的正向相同时,所述像素电极靠近所述第二侧边; 当所述单位向量在所述X轴上的分量与所述X轴的负向相同时,所述像素电极靠近所述第一侧边。4.根据权利要求3所述的阵列基板,其特征在于,所述像素电极与所述公共电极位于同一层导电层; 所述薄膜晶体管位于所述衬底与所述导电层之间;所述薄膜晶体管包括:栅极、源极以及漏极;所述源极与所述漏极同层设置,且均位于所述栅极与所述导电层之间。5.根据权利要求4所述的阵列基板,其特征在于,所述像素单元具有第一端以及第二端,所述第一端指向所述第二端的方向为所述第二方向; 所述公共电极包括多条与所述第二方向平行的第一子电极;所述第一电极在所述第一端通过第一连接部电连接; 所述像素电极包括多条与所述第二方向平行的第二子电极;所述第二电极在所述第二端通过第二连接部电连接; 其中,所述第二子电极位于所述第一子电极之间,且所述第一子电极与所述第二子电极交替排布。6.根据权利要求5所述的阵列基板,其特征在于,所述像素单元还包括:与所述栅极线同层设置的第一遮光走线以及第二遮光走线,所述第一遮光走线以及所述第二遮光走线均平行所述第二方向; 在垂直于所述衬底的方向上,所述像素电极位于所述第一遮光走线与所述第二遮光走线之间; 所述第一遮光走线靠近所述第一侧边,所述第二遮光走线靠近所述第二侧边。7.根据权利要求6所述的阵列基板,其特征在于,当所述单位向量在所述X轴上的分量与所述X轴的正向相同时, 在垂直于所述衬底的方向上,对任一所述公共电极,靠近所述第二侧边的所述第一子电极与所述第二遮光走线具有第二交叠部,靠近所述第一侧边的所述第一子电极与所述第一遮光走线具有第一交叠部分; 在所述第一方向上,所述第二交叠部分的长度大于所述第一交叠部分的长度。8.根据权利要求6所述的阵列基板,其特征在于,当所述单位向量在所述X轴上的分量与所述X轴的负向相同时, 在垂直于所述衬底的方向上,对任一所述公共电极,靠近所述第一侧边的所述第一子电极与所述第一遮光走线具有第一交叠部分,靠近所述第二侧边的所述第一子电极与所述第二遮光走线具有第二交叠部分; 在所述第一方向上,所述第一交叠部分的长度大于所述第二交叠部分的长度。9.根据权利要求1所述的阵列基板,其特征在于,所述配向方向与所述第二方向之间的夹角大于0°,且小于10°。10.—种显示面板,其特征在于,包括:相对设置的彩膜基板以及阵列基板;设置在所述彩膜基板与所述阵列基板之间的液晶层; 所述阵列基板为如权利要求1-9任一项所述的阵列基板; 所述彩膜基板包括黑色矩阵,所述黑色矩阵包括多个阵列排布的开口区;所述开口区域与所述像素电极正对设置。
【文档编号】G02F1/1335GK105954938SQ201610559724
【公开日】2016年9月21日
【申请日】2016年7月15日
【发明人】王听海, 曹兆铿, 秦丹丹, 秦锋
【申请人】上海中航光电子有限公司, 天马微电子股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1