一种阵列基板布线结构、液晶显示面板及液晶显示器的制造方法

文档序号:10723587阅读:149来源:国知局
一种阵列基板布线结构、液晶显示面板及液晶显示器的制造方法
【专利摘要】本发明提供一种阵列基板布线结构中的每一布线单元包括九条数据线、四条栅极线及晶体管矩阵,第一、四、六、七及九数据线为第一极性,第二、三、五及八数据线为第二极性,第一行晶体管位于第一及二条栅极线之间,第二行晶体管位于第三及四条栅极线之间,第一及四条栅极线与第一极性的数据线控制第一、七、十一及十三列的晶体管,与第二极性的数据线控制第二、四、八及十四列的晶体管,第二及三条栅极线与第一极性的数据线控制第六、十、十二及十六列的晶体管,与第二极性的数据线控制第三、五、九及十五列的晶体管,所有栅极线中的奇数栅极线依次开启后偶数栅极线再依次开启,以使得相应的每一个像素的极性与任意相邻的像素的极性相反。
【专利说明】
_种阵列基板布线结构、液晶显不面板及液晶显不器
技术领域
[0001]本发明涉及显示领域,尤其涉及一种阵列基板布线结构、显示显示面板及液晶显示器。
【背景技术】
[0002]为降低液晶面板生产的制作成本,一种HSD结构的液晶面板应运而生。该种面板将栅线的数量加倍,而数据线的数量减半,从而减少驱动数据线的芯片的数量,达到降低成本的目的。将这种HSD技术用于LTPS中,由于LTPS本身拥有分路器设计,将扇出处的一根走线分为多根数据线,通过时序来控像素数据线。这样会更进一步减少集成芯片的引脚输出端,缩小集成芯片的尺寸,节省成本。但是这样会导致任何一根扇出线控制下的多根数据线的极性完全相同,液晶在极性反转的过程中实现的是帧反转模式,这样会导致面板出现严重的闪烁现象,影响显示面板的性能。

【发明内容】

[0003]本发明提供一种阵列基板布线结构,以避免使液晶面板出现闪烁现象,从而提高液晶显不面板的性能。
[0004]本发明还提供了一种液晶显示面板及液晶显示器。
[0005]本发明提供一种阵列基板布线结构,应用于液晶显示面板中,所述阵列基板布线结构包括若干布线单元,所述若干布线单元从左到右从上到下依次排布设置,其中,每一布线单元包括从左到右排布的第一至第九条数据线、依次从上到下排布的第一至第四条栅极线,及第一组以2X16矩阵形式排布的薄膜晶体管,所述第一、第四、第六、第七及第九数据线为第一极性,所述第二、第三、第五及第八数据线为第二极性,所述第一极性与第二极性相反,所述第一行薄膜晶体管位于所述第一及第二条栅极线之间,所述第二及第三条栅极线并排设置,所述第二行薄膜晶体管位于所述第三及第四条栅极线之间,所述第一及第四条栅极线与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第一及第四条栅极线与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第二及第三条栅极线与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第二及第三条栅极线与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
[0006]其中,所述第一、第四、第六、第七及第九数据线输出正电压信号时,所述第二、第三、第五及第八数据线输出负电压信号;当所述第一、第四、第六、第七及第九数据线输出负电压信号时,所述第二、第三、第五及第八数据线输出正电压信号。
[0007]其中,所述布线单元还包括第五至第八条栅极线及第二组以2X 16矩阵形式排布的薄膜晶体管,所述第二组薄膜晶体管设置于所述第一组薄膜晶体管的下方形成了 4X16矩阵形式排布的薄膜晶体管,所述第五至第八条栅极线依次排列在所述第四条栅极线的下方,所述第五条栅极线与所述第四条栅极线并排设置,所述第三行薄膜晶体管位于所述第五与第六条栅极线之间,所述第七条栅极线与所述第六条栅极线并排设置,所述第四行薄膜晶体管位于所述第七条栅极线与所述第八条栅极线之间,所述第四及第八条栅极线与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第四及第八条栅极线与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第五及第六条栅极线与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第五及第六条栅极线与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
[0008]本发明提供一种液晶显示面板,包括:
[0009]若干布线单元,所述若干布线单元从左到右从上到下依次排布设置,其中,每一布线单元包括从左到右排布的第一至第九条数据线、依次从上到下排布的第一至第四条栅极线,及第一组以2 X 16矩阵形式排布的薄膜晶体管;
[0010]像素阵列,所述像素阵列包括若干像素单元,每一像素单元包括第一组以2X 16矩阵形式进行排布的像素,所述像素单元从左到右从上到下依次排布,且对应相应的薄膜晶体管矩阵;
[0011]其中,所述第一、第四、第六、第七及第九数据线为第一极性,所述第二、第三、第五及第八数据线为第二极性,所述第一极性与第二极性相反,所述第一行薄膜晶体管位于所述第一及第二条栅极线之间,所述第二及第三条栅极线并排设置,所述第二行薄膜晶体管位于所述第三及第四条栅极线之间,所述第一及第四条栅极线与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第一及第四条栅极线与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第二及第三条栅极线与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第二及第三条栅极线与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
[0012]其中,所述第一、第四、第六、第七及第九数据线输出正电压信号时,所述第二、第三、第五及第八数据线输出负电压信号;当所述第一、第四、第六、第七及第九数据线输出负电压信号时,所述第二、第三、第五及第八数据线输出正电压信号。
[0013]其中,所述布线单元还包括第五至第八条栅极线及第二组以2X 16矩阵形式排布的薄膜晶体管,所述像素单元还包括第二组以2X16矩阵形式进行排布的像素,所述第二组薄膜晶体管设置于所述第一组薄膜晶体管的下方形成了 4X16矩阵形式排布的薄膜晶体管,所述第二组像素设置于第一组像素下方形成4 X 16矩阵形式排布的像素,所述第五至第八条栅极线依次排列在所述第四条栅极线的下方,所述第五条栅极线与所述第四条栅极线并排设置,所述第三行薄膜晶体管位于所述第五与第六条栅极线之间,所述第七条栅极线与所述第六条栅极线并排设置,所述第四行薄膜晶体管位于所述第七条栅极线与所述第八条栅极线之间,所述第四及第八条栅极线与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第四及第八条栅极线与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第五及第六条栅极线与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第五及第六条栅极线与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
[0014]本发明提供一种液晶显示器,包括液晶显示面板、背光模块及驱动控制电路,所述背光模块用于提供所述液晶显示面板所需的光线,所述液晶显示面板包括若干布线单元,所述若干布线单元从左到右从上到下依次排布设置,其中,每一布线单元包括从左到右排布的第一至第九条数据线、依次从上到下排布的第一至第四条栅极线,及第一组以2X16矩阵形式排布的薄膜晶体管;
[0015]像素阵列,所述像素阵列包括若干像素单元,每一像素单元包括第一组以2X 16矩阵形式进行排布的像素,所述像素单元从左到右从上到下依次排布,且对应相应的薄膜晶体管矩阵;
[0016]其中,所述第一、第四、第六、第七及第九数据线为第一极性,所述第二、第三、第五及第八数据线为第二极性,所述第一极性与第二极性相反,所述第一行薄膜晶体管位于所述第一及第二条栅极线之间,所述第二及第三条栅极线并排设置,所述第二行薄膜晶体管位于所述第三及第四条栅极线之间,所述第一及第四条栅极线与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第一及第四条栅极线与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第二及第三条栅极线与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第二及第三条栅极线与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
[0017]其中,所述第一、第四、第六、第七及第九数据线输出正电压信号时,所述第二、第三、第五及第八数据线输出负电压信号;当所述第一、第四、第六、第七及第九数据线输出负电压信号时,所述第二、第三、第五及第八数据线输出正电压信号。
[0018]其中,所述布线单元还包括第五至第八条栅极线及第二组以2X 16矩阵形式排布的薄膜晶体管,所述像素单元还包括第二组以2X16矩阵形式进行排布的像素,所述第二组薄膜晶体管设置于所述第一组薄膜晶体管的下方形成了 4X16矩阵形式排布的薄膜晶体管,所述第二组像素设置于第一组像素下方形成4 X 16矩阵形式排布的像素,所述第五至第八条栅极线依次排列在所述第四条栅极线的下方,所述第五条栅极线与所述第四条栅极线并排设置,所述第三行薄膜晶体管位于所述第五与第六条栅极线之间,所述第七条栅极线与所述第六条栅极线并排设置,所述第四行薄膜晶体管位于所述第七条栅极线与所述第八条栅极线之间,所述第四及第八条栅极线与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第四及第八条栅极线与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第五及第六条栅极线与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第五及第六条栅极线与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
[0019]其中,所述驱动控制电路包括:
[0020]栅极驱动器,设置于所述液晶显示面板的一侧,且耦接在所述液晶显示面板的所有所述栅极线,用以序列提供扫描信号;
[0021]源极驱动器,耦接所述液晶显示面板的所有数据线,用以提供多个显示数据;以及
[0022]时序控制器,耦接并控制所述栅极驱动器及源极驱动器。
[0023]本发明的所述阵列基板布线结构包括若干布线单元,所述若干布线单元从左到右从上到下依次排布设置,其中,每一布线单元包括从左到右排布的第一至第九条数据线、依次从上到下排布的第一至第四条栅极线,及第一组以2X16矩阵形式排布的薄膜晶体管,所述第一、第四、第六、第七及第九数据线为第一极性,所述第二、第三、第五及第八数据线为第二极性,所述第一极性与第二极性相反,所述第一行薄膜晶体管位于所述第一及第二条栅极线之间,所述第二及第三条栅极线并排设置,所述第二行薄膜晶体管位于所述第三及第四条栅极线之间,所述第一及第四条栅极线与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第一及第四条栅极线与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第二及第三条栅极线与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第二及第三条栅极线与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。因此,本发明实现了点反转,避免了所述液晶显示面板出现闪烁现象,提高了液晶显示面板的显不画面的品质。
【附图说明】
[0024]为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
[0025]图1为本发明第一方案实施例提供的阵列基板布线结构的示意图。
[0026]图2为图1中的布线单元的示意图。
[0027]图3为本发明阵列基板布线结构的驱动时序图。
[0028]图4为在第一帧时布线单元对应的像素单元的极性效果图。
[0029]图5为在第二帧时布线单元对应的像素单元的极性效果图。
[0030]图6为本发明布线单元对应的像素单元的极性效果图。
[0031 ]图7为布线单元中的数据线极性切换后的布线单元的示意图。
[0032]图8为图7的布线单元对应的像素单元的极性效果图。
[0033]图9为本发明第二方案实施例提供的液晶显示面板的示意图。
[0034]图10为本发明第三方案实施例提供的液晶显示器的框图。
【具体实施方式】
[0035]下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
[0036]请参阅图1及图2,本发明第一方案实施例提供了一种阵列基板布线结构100。所述阵列基板布线结构100应用于液晶显示面板中。所述阵列基板布线结构100包括若干布线单元200,所述若干布线单元200从左到右从上到下依次排布设置。其中,每一布线单元200包括依次从左到右排布的第一至第九条数据线D1-D9、依次从上到下排布的第一至第四条栅极线G1-G4,及第一组以2X16矩阵形式排布的薄膜晶体管30。所述第一、第四、第六、第七及第九数据线01、04、06、07、09为第一极性。所述第二、第三、第五及第八数据线02、03、05、08为第二极性,所述第一极性与第二极性相反,所述第一行薄膜晶体管30位于所述第一及第二条栅极线Gl及G2之间,所述第二及第三条栅极线G2及G3并排设置,所述第二行薄膜晶体管30位于所述第三及第四条栅极线G3及G4之间。所述第一及第四条栅极线Gl及G4与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管30,所述第一及第四条栅极线Gl及G4与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管30,所述第二及第三条栅极线G2及G3与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管30,所述第二及第三条栅极线G2及G3与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管30,且所有布线单元形成的所述布线结构100中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构100对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
[0037]需要说明的是,所述栅极线用于控制所述薄膜晶体管30的启闭。所述数据线用于在相应的薄膜晶体管30开启后对薄膜晶体管30进行充电。当对薄膜晶体管30进行充电数据线输出正电压信号时,所述薄膜晶体管30对应的像素的极性为正。当对薄膜晶体管30进行充电数据线输出负电压信号时,所述薄膜晶体管30对应的像素的极性为负。
[0038]请参阅图3,所有栅极线中的奇数栅极线从上到下开启在第一帧,之后偶数栅极线从上到下开启在第二帧。其中,在第一帧,具有所述阵列基板布线结构的显示面板的效果图如图4。在第二帧,具有所述阵列基板布线结构的显示面板的效果图如图5。叠加后,具有所述阵列基板布线结构的显示面板的效果图如图6。因此,本发明实现了点反转,避免了液晶显示面板出现闪烁的现象。
[0039]在本实施例中,所述第一、第四、第六、第七及第九数据线01、04、06、07、09为第一极性。所述第二、第三、第五及第八数据线D2、D3、D5、D8为第二极性,所述第一极性与第二极性相反,所述第一行薄膜晶体管30位于所述第一及第二条栅极线Gl及G2之间,所述第二及第三条栅极线G2及G3并排设置,所述第二行薄膜晶体管30位于所述第三及第四条栅极线G3及G4之间。所述第一及第四条栅极线Gl及G4与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管30,所述第一及第四条栅极线Gl及G4与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管30,所述第二及第三条栅极线G2及G3与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管30,所述第二及第三条栅极线G2及G3与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管30,且所有布线单元形成的所述布线结构100中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构100对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。因此,本发明实现了点反转,提高了液晶显示面板的显不画面的品质。
[0040]在本实施例中,所述第一、第四、第六、第七及第九数据线01、04、06、07、09输出正电压信号,所述第二、第三、第五及第八数据线D2、D3、D5、D8输出负电压信号。当所述第一、第四、第六、第七及第九数据线D1、D4、D6、D7、D9输出负电压信号时,所述第二、第三、第五及第八数据线D2、D3、D5、D8输出正电压信号。所述像素矩阵中的每一个像素的极性与任意相邻的像素的极性仍然相反,因此,所有数据线的极性切换不会出现闪烁现象,不会影响液晶显不面板的显不画面的品质O
[0041]进一步地,所述布线单元200还包括第五至第八条栅极线G5-G8及第二组以2 X 16矩阵形式排布的薄膜晶体管。所述第二组薄膜晶体管设置于所述第一组薄膜晶体管30的下方形成了 4X16矩阵形式排布的薄膜晶体管。所述第五至第八条栅极线G5-G8依次排列在所述第四条栅极线G4的下方。所述第五条栅极线G5与所述第四条栅极线G4并排设置,所述第三行薄膜晶体管位于所述第五与第六条栅极线G5及G6之间,所述第七条栅极线G7与所述第六条栅极线G6并排设置,所述第四行薄膜晶体管位于所述第七条栅极线G7与所述第八条栅极线G8之间,所述第四及第八条栅极线G4及G8与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第四及第八条栅极线G4及G8与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第五及第六条栅极线G5及G6与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第五及第六条栅极线G5及G6与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
[0042]在本实施例中,布线单元200在液晶显示面板的源极驱动器及栅极驱动器的驱动下,使得所述薄膜晶体管矩阵对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。因此,本发明实现了点反转,避免了液晶显示面板出现闪烁的现象,提高了液晶显不面板的显不画面的品质O
[0043]在本实施例中,所述第一、第四、第六、第七及第九数据线D1、D4、D6、D7及D9输出正电压信号,所述第二、第三、第五及第八数据线D2、D3、D5及D8输出负电压信号。当所述第一、第四、第六、第七及第九数据线Dl、D4、D6、D7及09输出负电压信号时,所述第二、第三、第五及第八数据线D2、D3、D5及D8输出正电压信号。所述像素矩阵中的每一个像素的极性与任意相邻的像素的极性仍然相反,本发明仍然可以实现点反转(如图7及图8)。反转的原理与本实施例中的反转原理相同。
[0044]请参阅图9,本发明第二方案提供一种液晶显示面板400ο所述液晶显示面板400包括若干布线单元及像素阵列,所述若干布线单元从左到右从上到下依次排布设置,其中,每一布线单元200包括依次从左到右排布的第一至第九条数据线D1-D9、依次从上到下排布的第一至第四条栅极线G1-G4,及第一组以2X16矩阵形式排布的薄膜晶体管30。
[0045]所述像素阵列包括若干像素单元,每一像素单元包括第一组以2X 16矩阵形式进行排布的像素50。所述像素单元从左到右从上到下依次排布,且对应相应的薄膜晶体管矩阵。
[0046]所述第一、第四、第六、第七及第九数据线Dl、D4、D6、D7、D9为第一极性。所述第二、第三、第五及第八数据线D2、D3、D5、D8为第二极性,所述第一极性与第二极性相反,所述第一行薄膜晶体管30位于所述第一及第二条栅极线Gl及G2之间,所述第二及第三条栅极线G2及G3并排设置,所述第二行薄膜晶体管30位于所述第三及第四条栅极线G3及G4之间。所述第一及第四条栅极线Gl及G4与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管30,所述第一及第四条栅极线Gl及G4与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管30,所述第二及第三条栅极线G2及G3与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管30,所述第二及第三条栅极线G2及G3与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管30,且所有布线单元形成的所述布线结构100中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构100对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
[0047]需要说明的是,所述栅极线用于控制所述薄膜晶体管30的启闭。所述数据线用于在相应的薄膜晶体管30开启后对薄膜晶体管30进行充电。当对薄膜晶体管30进行充电数据线输出正电压信号时,所述薄膜晶体管30对应的像素的极性为正。当对薄膜晶体管30进行充电数据线输出负电压信号时,所述薄膜晶体管30对应的像素的极性为负。其中,在第一帧,具有所述阵列基板布线结构的显示面板的效果图如图4。在第二帧,具有所述阵列基板布线结构的显示面板的效果图如图5。叠加后,具有所述阵列基板布线结构的显示面板的效果图如图6。因此,本发明实现了点反转,避免了液晶显示面板出现闪烁的现象。
[0048]在本实施例中,所述第一、第四、第六、第七及第九数据线01、04、06、07、09为第一极性。所述第二、第三、第五及第八数据线D2、D3、D5、D8为第二极性,所述第一极性与第二极性相反,所述第一行薄膜晶体管30位于所述第一及第二条栅极线Gl及G2之间,所述第二及第三条栅极线G2及G3并排设置,所述第二行薄膜晶体管30位于所述第三及第四条栅极线G3及G4之间。所述第一及第四条栅极线Gl及G4与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管30,所述第一及第四条栅极线Gl及G4与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管30,所述第二及第三条栅极线G2及G3与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管30,所述第二及第三条栅极线G2及G3与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管30,且所有布线单元形成的所述布线结构100中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构100对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。因此,本发明实现了点反转,避免了所述液晶显示面板400出现闪烁的现象,提高了所述液晶显示面板400的显示画面的品质。
[0049]在本实施例中,所述第一、第四、第六、第七及第九数据线01、04、06、07、09输出正电压信号,所述第二、第三、第五及第八数据线D2、D3、D5、D8输出负电压信号。当所述第一、第四、第六、第七及第九数据线D1、D4、D6、D7、D9输出负电压信号时,所述第二、第三、第五及第八数据线D2、D3、D5、D8输出正电压信号。所述像素矩阵中的每一个像素的极性与任意相邻的像素的极性仍然相反,因此,所有数据线的极性切换不会出现闪烁现象,不会影响液晶显不面板400的显不画面的品质。
[0050]进一步地,所述布线单元200还包括第五至第八条栅极线G5-G8及第二组以2 X 16矩阵形式排布的薄膜晶体管。所述第二组薄膜晶体管设置于所述第一组薄膜晶体管30的下方形成了 4X16矩阵形式排布的薄膜晶体管。所述第五至第八条栅极线G5-G8依次排列在所述第四条栅极线G4的下方。所述第五条栅极线G5与所述第四条栅极线G4并排设置,所述第三行薄膜晶体管位于所述第五与第六条栅极线G5及G6之间,所述第七条栅极线G7与所述第六条栅极线G6并排设置,所述第四行薄膜晶体管位于所述第七条栅极线G7与所述第八条栅极线G8之间,所述第四及第八条栅极线G4及G8与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第四及第八条栅极线G4及G8与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第五及第六条栅极线G5及G6与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第五及第六条栅极线G5及G6与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。
[0051]在本实施例中,布线单元200在所述液晶显示面板400的源极驱动器及栅极驱动器的驱动下,使得所述薄膜晶体管矩阵对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。因此,本发明实现了点反转,避免所述液晶显示面板400出现闪烁的现象,提尚了所述液晶显不面板400的显不画面的品质。
[0052]请参阅图10,本发明第三方案提供一种液晶显示器500。所述液晶显示器包括液晶显示面板400、背光模块510及驱动控制电路520。所述背光模块510用于提供所述液晶显示面板400所需的光线。所述液晶显示面板为上述第二方案提供的液晶显示面板400。由于所述液晶显示面板400已在上述第二方案实施例中进行了详细的描述,故在此不再赘述。所述驱动控制电路520用于控制所述像素阵列。
[0053]进一步地,所述驱动控制电路520还包括栅极驱动器、源极驱动器及时序控制器。所述栅极驱动器设置于所述液晶显示面板的一侧,且耦接在所述液晶显示面板的所有所述栅极线,用以序列提供扫描信号。所述源极驱动器耦接所述液晶显示面板的所有数据线,用以提供多个显示数据。所述时序控制器耦接并控制所述栅极驱动器及源极驱动器。
[0054]在本实施例中,所述液晶显示器500包括若干布线单元200及像素矩阵。在每一布线单元200中,所述第一、第四、第六、第七及第九数据线D1、D4、D6、D7、D9为第一极性。所述第二、第三、第五及第八数据线D2、D3、D5、D8为第二极性,所述第一极性与第二极性相反,所述第一行薄膜晶体管30位于所述第一及第二条栅极线Gl及G2之间,所述第二及第三条栅极线G2及G3并排设置,所述第二行薄膜晶体管30位于所述第三及第四条栅极线G3及G4之间。所述第一及第四条栅极线Gl及G4与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管30,所述第一及第四条栅极线Gl及G4与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管30,所述第二及第三条栅极线G2及G3与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管30,所述第二及第三条栅极线G2及G3与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管30,且所有布线单元形成的所述布线结构100中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构100对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。因此,本发明实现了点反转,提高了所述液晶显示器500的显示画面的品质。
[0055]以上所揭露的仅为本发明一种较佳实施例而已,当然不能以此来限定本发明之权利范围,本领域普通技术人员可以理解实现上述实施例的全部或部分流程,并依本发明权利要求所作的等同变化,仍属于发明所涵盖的范围。
【主权项】
1.一种阵列基板布线结构,应用于液晶显示面板中,其特征在于:所述阵列基板布线结构包括若干布线单元,所述若干布线单元从左到右从上到下依次排布设置,其中,每一布线单元包括从左到右排布的第一至第九条数据线、依次从上到下排布的第一至第四条栅极线,及第一组以2X16矩阵形式排布的薄膜晶体管,所述第一、第四、第六、第七及第九数据线为第一极性,所述第二、第三、第五及第八数据线为第二极性,所述第一极性与第二极性相反,所述第一行薄膜晶体管位于所述第一及第二条栅极线之间,所述第二及第三条栅极线并排设置,所述第二行薄膜晶体管位于所述第三及第四条栅极线之间,所述第一及第四条栅极线与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第一及第四条栅极线与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第二及第三条栅极线与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第二及第三条栅极线与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。2.如权利要求1所述的阵列基板布线结构,其特征在于,所述第一、第四、第六、第七及第九数据线输出正电压信号时,所述第二、第三、第五及第八数据线输出负电压信号;当所述第一、第四、第六、第七及第九数据线输出负电压信号时,所述第二、第三、第五及第八数据线输出正电压信号。3.如权利要求2所述的阵列基板布线结构,其特征在于,所述布线单元还包括第五至第八条栅极线及第二组以2X16矩阵形式排布的薄膜晶体管,所述第二组薄膜晶体管设置于所述第一组薄膜晶体管的下方形成了 4X16矩阵形式排布的薄膜晶体管,所述第五至第八条栅极线依次排列在所述第四条栅极线的下方,所述第五条栅极线与所述第四条栅极线并排设置,所述第三行薄膜晶体管位于所述第五与第六条栅极线之间,所述第七条栅极线与所述第六条栅极线并排设置,所述第四行薄膜晶体管位于所述第七条栅极线与所述第八条栅极线之间,所述第四及第八条栅极线与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第四及第八条栅极线与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第五及第六条栅极线与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第五及第六条栅极线与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述阵列基板布线结构对应的像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。4.一种液晶显示面板,包括: 若干布线单元,所述若干布线单元从左到右从上到下依次排布设置,其中,每一布线单元包括从左到右排布的第一至第九条数据线、依次从上到下排布的第一至第四条栅极线,及第一组以2 X 16矩阵形式排布的薄膜晶体管; 像素阵列,所述像素阵列包括若干像素单元,每一像素单元包括第一组以2 X 16矩阵形式进行排布的像素,所述像素单元从左到右从上到下依次排布,且对应相应的薄膜晶体管矩阵; 其中,所述第一、第四、第六、第七及第九数据线为第一极性,所述第二、第三、第五及第八数据线为第二极性,所述第一极性与第二极性相反,所述第一行薄膜晶体管位于所述第一及第二条栅极线之间,所述第二及第三条栅极线并排设置,所述第二行薄膜晶体管位于所述第三及第四条栅极线之间,所述第一及第四条栅极线与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第一及第四条栅极线与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第二及第三条栅极线与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第二及第三条栅极线与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。5.如权利要求4所述的液晶显示面板,其特征在于,所述第一、第四、第六、第七及第九数据线输出正电压信号时,所述第二、第三、第五及第八数据线输出负电压信号;当所述第一、第四、第六、第七及第九数据线输出负电压信号时,所述第二、第三、第五及第八数据线输出正电压信号。6.如权利要求5所述的液晶显示面板,其特征在于,所述布线单元还包括第五至第八条栅极线及第二组以2 X 16矩阵形式排布的薄膜晶体管,所述像素单元还包括第二组以2 X 16矩阵形式进行排布的像素,所述第二组薄膜晶体管设置于所述第一组薄膜晶体管的下方形成了 4X16矩阵形式排布的薄膜晶体管,所述第二组像素设置于第一组像素下方形成4X16矩阵形式排布的像素,所述第五至第八条栅极线依次排列在所述第四条栅极线的下方,所述第五条栅极线与所述第四条栅极线并排设置,所述第三行薄膜晶体管位于所述第五与第六条栅极线之间,所述第七条栅极线与所述第六条栅极线并排设置,所述第四行薄膜晶体管位于所述第七条栅极线与所述第八条栅极线之间,所述第四及第八条栅极线与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第四及第八条栅极线与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第五及第六条栅极线与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第五及第六条栅极线与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。7.一种液晶显示器,包括液晶显示面板、背光模块及驱动控制电路,所述背光模块用于提供所述液晶显示面板所需的光线,所述液晶显示面板包括若干布线单元,所述若干布线单元从左到右从上到下依次排布设置,其中,每一布线单元包括从左到右排布的第一至第九条数据线、依次从上到下排布的第一至第四条栅极线,及第一组以2X16矩阵形式排布的薄膜晶体管; 像素阵列,所述像素阵列包括若干像素单元,每一像素单元包括第一组以2 X 16矩阵形式进行排布的像素,所述像素单元从左到右从上到下依次排布,且对应相应的薄膜晶体管矩阵; 其中,所述第一、第四、第六、第七及第九数据线为第一极性,所述第二、第三、第五及第八数据线为第二极性,所述第一极性与第二极性相反,所述第一行薄膜晶体管位于所述第一及第二条栅极线之间,所述第二及第三条栅极线并排设置,所述第二行薄膜晶体管位于所述第三及第四条栅极线之间,所述第一及第四条栅极线与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第一及第四条栅极线与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第二及第三条栅极线与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第二及第三条栅极线与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。8.如权利要求7所述的液晶显示器,其特征在于,所述第一、第四、第六、第七及第九数据线输出正电压信号时,所述第二、第三、第五及第八数据线输出负电压信号;当所述第一、第四、第六、第七及第九数据线输出负电压信号时,所述第二、第三、第五及第八数据线输出正电压信号。9.如权利要求8所述的液晶显示器,其特征在于,所述布线单元还包括第五至第八条栅极线及第二组以2X16矩阵形式排布的薄膜晶体管,所述像素单元还包括第二组以2X16矩阵形式进行排布的像素,所述第二组薄膜晶体管设置于所述第一组薄膜晶体管的下方形成了4 X 16矩阵形式排布的薄膜晶体管,所述第二组像素设置于第一组像素下方形成4 X 16矩阵形式排布的像素,所述第五至第八条栅极线依次排列在所述第四条栅极线的下方,所述第五条栅极线与所述第四条栅极线并排设置,所述第三行薄膜晶体管位于所述第五与第六条栅极线之间,所述第七条栅极线与所述第六条栅极线并排设置,所述第四行薄膜晶体管位于所述第七条栅极线与所述第八条栅极线之间,所述第四及第八条栅极线与第一极性的数据线控制第一、第七、第十一及第十三列的薄膜晶体管,所述第四及第八条栅极线与第二极性的数据线控制第二、第四、第八及第十四列的薄膜晶体管,所述第五及第六条栅极线与第一极性的数据线控制第六、第十、第十二及第十六列的薄膜晶体管,所述第五及第六条栅极线与第二极性的数据线控制第三、第五、第九及第十五列的薄膜晶体管,且所有布线单元中形成的所述布线结构中,所有栅极线中的奇数栅极线从上至下依次开启后偶数栅极线再从上至下依次开启,以使得所述像素矩阵中的每一个像素的极性与任意相邻的像素的极性相反。10.如权利要求9所述的液晶显示器,其特征在于,所述驱动控制电路包括: 栅极驱动器,设置于所述液晶显示面板的一侧,且耦接在所述液晶显示面板的所有所述栅极线,用以序列提供扫描信号; 源极驱动器,耦接所述液晶显示面板的所有数据线,用以提供多个显示数据;以及 时序控制器,耦接并控制所述栅极驱动器及源极驱动器。
【文档编号】G02F1/1368GK106094383SQ201610767835
【公开日】2016年11月9日
【申请日】2016年8月30日
【发明人】王聪
【申请人】武汉华星光电技术有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1