一种阵列基板及显示装置制造方法

文档序号:7025305阅读:137来源:国知局
一种阵列基板及显示装置制造方法
【专利摘要】本实用新型涉及显示【技术领域】,特别涉及一种阵列基板及显示装置。该阵列基板包括氧化物有源层,所述氧化物有源层包括未经过金属化处理过的半导体区域和经过金属化处理过的金属氧化物导体区域。本实用新型实施例通过将氧化物有源层中的部分区域进行金属化处理形成金属氧化物导体层,由于金属氧化物导体层具有导体特征,可有效减小源漏电极层的电阻且最大程度降低源漏电极层发生断线的几率。
【专利说明】—种阵列基板及显示装置
【技术领域】
[0001]本实用新型涉及显示【技术领域】,特别涉及一种阵列基板及显示装置。
【背景技术】
[0002]液晶显示作为一种重要的平板显示方式,近十多年有了飞速的发展。液晶显示有轻、薄、低能耗等优点,被广泛应用与电视、计算机、手机、数码相机等现代化信息设备。近年来,氧化物薄膜晶体管(Oxide TFT)因迁移率高备受业界关注。氧化物因较高的迁移率可减小薄膜晶体管尺寸,提升分辨率。提升分辨率同时需减小源漏电极线的宽度,但这样导致金属线容易发生断线现象。
实用新型内容
[0003](一)要解决的技术问题
[0004]本实用新型要解决的技术问题是提供一种阵列基板及显示装置,以克服现有技术中源漏电极线电阻值较大且容易发生断线的缺陷。
[0005](二)技术方案
[0006]为了解决上述技术问题,本实用新型一方面提供一种阵列基板,包括:氧化物有源层,所述氧化物有源层包括未经过金属化处理过的半导体区域和经过金属化处理过的金属氧化物导体区域。
[0007]优选地,所述阵列基板还包括刻蚀阻挡层和源漏电极层,
[0008]所述半导体区域和刻蚀阻挡层的位置相对应;
[0009]所述金属氧化物导体区域与所述源漏电极位置相对应。
[0010]优选地,所述阵列基板还包括栅极、栅极绝缘层、像素电极层和钝化层。
[0011]优选地,所述氧化物有源层包括InGaZnO、InGaO, ITZO、AlZnO中的至少一种。
[0012]优选地,所述阵列基板具体包括:
[0013]基板,所述基板上设有栅极、栅绝缘层、氧化物有源层、刻蚀阻挡层、源漏电极层、钝化层和像素电极层;
[0014]所述氧化物有源层包括未经过金属化处理过的半导体区域和经过金属化处理过的金属氧化物导体区域;
[0015]所述半导体区域和刻蚀阻挡层的位置相对应,且位于刻蚀阻挡层的下方;
[0016]所述金属氧化物导体区域与所述源漏电极层位置相对应,且位于源漏电极层的下方。
[0017]优选地,所述阵列基板具体包括:基板,所述基板上设有像素电极层、源漏电极层、刻蚀阻挡层、氧化物有源层、栅绝缘层、栅极和钝化层;
[0018]所述氧化物有源层包括未经过金属化处理过的半导体区域和经过金属化处理过的金属氧化物导体区域;
[0019]所述半导体区域和刻蚀阻挡层的位置相对应,且位于刻蚀阻挡层的上方;[0020]所述金属氧化物导体区域与所述源漏电极层位置相对应,且位于源漏电极层的上方。
[0021]另一方面,本实用新型还提供一种显示装置,包括上述的阵列基板。
[0022](三)有益效果
[0023]本实用新型实施例通过将氧化物有源层中部分区域形成金属氧化物导体层,由于金属氧化物导体层具有导体特征,可有效减小数据线的电阻且最大程度降低源漏电极发生断线的几率。
【专利附图】

【附图说明】
[0024]图1为本实用新型实施例阵列基板结构平面图;
[0025]图2为本实用新型实施例阵列基板中栅极完成后的截面图;
[0026]图3为本实用新型实施例阵列基板中刻蚀阻挡层制作完成后截面图;
[0027]图4为本实用新型实施例阵列基板中数据线层制作完成后截面图;
[0028]图5为本实用新型实施例阵列基板中过孔工艺制作完成后截面图;
[0029]图6为本实用新型实施例阵列基板中像素电极工艺制作完成后整个阵列基板截面图;
[0030]图7为本实用新型实施例阵列基板制作方法流程图。
【具体实施方式】
[0031]下面结合附图和实施例,对本实用新型的【具体实施方式】作进一步详细描述。以下实施例用于说明本实用新型,但不用来限制本实用新型的范围。
[0032]实施例一
[0033]本实施例中提供一种阵列基板,该阵列基板以底栅结构为例进行说明。
[0034]如图1和图6所示,该阵列基板包括基板0,在基板O上设有栅极11、栅极绝缘层21、氧化物有源层、刻蚀阻挡层23、源漏电极层31、钝化层41和像素电极层51 ;所述钝化层41上设有过孔42,像素电极层51通过过孔42与漏电极连接。
[0035]所述氧化物有源层包括未经过金属化处理过的半导体区域22和经过金属化处理过的金属氧化物导体区域24 ;
[0036]所述半导体区域22和刻蚀阻挡层23的位置相对应,且位于刻蚀阻挡层23的下方;
[0037]所述金属氧化物导体区域24与源漏电极31的位置相对应,且位于源漏电极31的下方。
[0038]其中,氧化物有源层包括InGaZnO、InGaO、ITZO、AlZnO中的至少一种。当然,该氧化物有源层的材质除了列举出来的几种,也可以为与上述材料具有相同或相似特征的其他材料。
[0039]本实用新型实施例通过将氧化物有源层中与刻蚀阻挡层相对应的部分进行金属化处理形成金属氧化物导体区域,由于金属氧化物导体区域具有导体特征,可有效减小源漏电极层的电阻且最大程度降低数据线发生断线的几率。
[0040]实施例二[0041]本实用新型实施例提供一种阵列基板,该阵列基板与实施例一不同之处在于,本实施例中的阵列基板为顶栅结构。
[0042]该阵列基板可以包括基板,在基板上设有像素电极层、源漏电极层、氧化物有源层、阻挡层、栅绝缘层和栅极,其中,所述像素电极层与漏电极连接。
[0043]其中,该氧化物有源层包括未经过金属化处理过的半导体区域和经过金属化处理过的金属氧化物导体区域;
[0044]所述半导体区域和刻蚀阻挡层的位置相对应,且位于刻蚀阻挡层的上方。
[0045]所述金属氧化物导体区域与源漏电极层的位置相对应,且位于源漏电极层的上方。
[0046]其中,氧化物有源层包括InGaZnO、InGaO、ITZO、AlZnO中的至少一种。当然,该氧化物有源层的材质除了列举出来的几种,也可以为与上述材料具有相同或相似特征的其他材料。
[0047]需要说明的是,本实施例阵列基板的改进主要为氧化物有源层的改进,其他层结构可参照现有技术中的顶栅结构,在此不再赘述。
[0048]实施例三
[0049]如图7所示,基于实施例一的阵列基板结构,本实用新型还提供一种阵列基板的制作方法,其具体包括:
[0050]在基板上形成栅极的图案;
[0051]具体的,参考图2,在基板O上沉积栅金属膜,通过构图工艺形成栅极11的图案,该构图工艺具体包括:曝光、显影、刻蚀和剥离等工艺,也可以为打印、丝网印刷能工艺。
[0052]形成栅极绝缘层、氧化物有源层和刻蚀阻挡层的图案;
[0053]具体的,参考图3,在完成步骤I的基板上沉积栅绝缘材料、氧化物半导体材料22和刻蚀阻挡层材料,通过构图工艺形成栅极绝缘层21、氧化物半导体和刻蚀阻挡层23的图案。
[0054]其中,氧化物半导体包括InGaZnO、InGaO、ITZO、AlZnO中的至少一种。当然,除了列举出来的几种优选的材料,具有与上述材料相同或相似的其他氧化物材料同样适用。
[0055]将氧化物有源层中未被刻蚀阻挡层覆盖的部分进行金属化处理,形成金属氧化物导体区域,而被刻蚀阻挡层覆盖未进行金属化处理的部分形成半导体区域;
[0056]具体的,参考图4,本步骤中,将氧化物有源层中未被刻蚀阻挡层覆盖的部分进行金属化处理,形成金属氧化物导体区域24,其中,金属化处理是在100-300°C的还原性气氛中处理30-120min,还原性气氛包括氢气或含氢等离子体。采用在100-300°C的还原性气氛中发生还原反应30-120min,可最大程度的确保氧化物有源层中未被刻蚀阻挡层覆盖的部分可以充分地、有效地被还原成金属氧化物导体。若该温度过低,将影响还原反应的还原效果,并且会延长该反应时间,降低了生产效率;若该温度过高,容易将氧化物有源层中被刻蚀阻挡层覆盖的不需要进行金属化处理的部分受到化学作用,进而影响该结构性能;同样,若时间过短,将导致还原反应进行地不充分,若时间过长,将延长反应时间,降低生产效率。
[0057]经过金属化处理后得到的金属氧化物导体区域具有导体特征,因此,有效减小源漏电极层的电阻且最大程度降低源漏电极层发生断线的几率。
[0058]其中,被刻蚀阻挡层覆盖的氧化物有源层为半导体区域22。[0059]通过一次构图工艺形成源漏电极层的图案和金属氧化物导体区域的图案;
[0060]继续参考图4,为了节省工艺,设置源漏电极31的图案和金属氧化物导体区域24的图案在同一次构图工艺中完成。其中,金属氧化物导体24的图案与源漏电极31的图案位置相对应,且位于源漏电极31的下方。
[0061]具体包括:在经过金属化处理后的金属氧化物导体区域24上沉积源漏金属层,该两层膜层结构共同经过一次曝光工艺后,首先对源漏金属层进行一次刻蚀,形成源漏电极层的图案,更换刻蚀液,继续对金属氧化物导体区域进行刻蚀,形成金属氧化物导体区域的图案;该源漏电极层的图案和金属氧化物导体区域的图案可以相同,当然也可以不同。
[0062]形成钝化层,并形成过孔;
[0063]参考图5,在完成上述步骤的基板上,通过构图工艺形成钝化层41及过孔42。
[0064]通过构图工艺形成像素电极的图案。
[0065]参考图6,在完成上述步骤的基板上,通过构图工艺形成像素电极51的图案。
[0066]本实用新型实施例通过将氧化物有源层中未被刻蚀阻挡层覆盖的部分进行金属化处理形成金属氧化物导体层,由于金属氧化物导体层具有导体特征,可有效减小数据线的电阻且最大程度降低数据线发生断线的几率。
[0067]需要说明的是,本实用新型中采用的构图工艺为现有技术中通常采用的曝光、显影、刻蚀和剥离等工艺。
[0068]另外,本实用新型实施例还提供一种显示装置,包括上述阵列基板,所述显示装置可以为:液晶面板、电子纸、OLED面板、液晶电视、液晶显示器、数码相框、手机、平板电脑等任何具有显示功能的产品或部件。
[0069]以上所述仅是本实用新型的优选实施方式,应当指出,对于本【技术领域】的普通技术人员来说,在不脱离本实用新型技术原理的前提下,还可以做出若干改进和替换,这些改进和替换也应视为本实用新型的保护范围。
【权利要求】
1.一种阵列基板,包括:氧化物有源层,其特征在于, 所述氧化物有源层包括未经过金属化处理过的半导体区域和经过金属化处理过的金属氧化物导体区域; 其中,所述阵列基板还包括刻蚀阻挡层和源漏电极层, 所述半导体区域和刻蚀阻挡层的位置相对应; 所述金属氧化物导体区域与所述源漏电极位置相对应。
2.如权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括栅极、栅极绝缘层、像素电极层和钝化层。
3.如权利要求1-2任一项所述的阵列基板,其特征在于,所述氧化物有源层包括InGaZnO, InGaO, ITZO、AlZnO 中的至少一种。
4.如权利要求2所述的阵列基板,其特征在于,所述阵列基板具体包括: 基板,所述基板上设有栅极、栅绝缘层、氧化物有源层、刻蚀阻挡层、源漏电极层、钝化层和像素电极层; 所述氧化物有源层包括未经过金属化处理过的半导体区域和经过金属化处理过的金属氧化物导体区域; 所述半导体区域和刻蚀阻挡层的位置相对应,且位于刻蚀阻挡层的下方; 所述金属氧化物导体区域与所述源漏电极层位置相对应,且位于源漏电极层的下方。
5.如权利要求2所述的阵列基板,其特征在于,所述阵列基板具体包括: 基板,所述基板上设有像素电极层、源漏电极层、刻蚀阻挡层、氧化物有源层、栅绝缘层、栅极和钝化层; 所述氧化物有源层包括未经过金属化处理过的半导体区域和经过金属化处理过的金属氧化物导体区域; 所述半导体区域和刻蚀阻挡层的位置相对应,且位于刻蚀阻挡层的上方; 所述金属氧化物导体区域与所述源漏电极层位置相对应,且位于源漏电极层的上方。
6.一种显示装置,其特征在于,包括权利要求1-5任一项所述的阵列基板。
【文档编号】H01L27/12GK203596353SQ201320599756
【公开日】2014年5月14日 申请日期:2013年9月26日 优先权日:2013年9月26日
【发明者】王盛 申请人:合肥京东方光电科技有限公司, 京东方科技集团股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1