一种像素结构、显示面板及其驱动方法与流程

文档序号:12370254阅读:377来源:国知局
一种像素结构、显示面板及其驱动方法与流程

本发明涉及显示技术领域,尤其涉及一种像素结构、显示面板及其驱动方法。



背景技术:

有机电致发光显示产品由于受制程能力限制,在制作高分辨率产品时,经常会使用亚像素渲染(SPR,Subpixel Rending)的方式以实现高分辨率的产品制作,即使用两个甚至一个亚像素代替原有的R、G、B三个子像素方式,从而降低设计和制程的难度。同时,采用一定的赋值算法,实现相邻像素的借用,最终实现高分辨率显示器产品的制作。

在现有的显示面板设计中,像素结构的第一列为包括红色亚像素和蓝色亚像素的亚像素列,最后一列为单一颜色的绿亚像素列,即像素结构中每行的最后一个亚像素都为绿亚像素,这样容易导致显示画面最后一列绿色相对明显。此外,通常显示屏需要具备画面左右镜像的功能,由于从左至右和从右至左的像素排列不对称,源驱动芯片内的处理算法在进行镜像显示时,需要进行特别通道的重排,即进行像素赋值从左至右变成从右至左时,原来第一列亚像素为输出为R或B,此时需要变换为G。这样会使得源驱动芯片处理左右镜像显示数据时,由于像素排列不对称导致算法异常。

因此,如何解决高分辨率有机电致发光显示产品进行镜像显示时,驱动芯片算法异常的问题,是本领域技术人员亟待解决的技术问题。



技术实现要素:

本发明实施例提供了一种像素结构、显示面板及其驱动方法,用以解决现有技术中存在的高分辨率有机电致发光显示产品进行镜像显示时,驱动芯片算法异常的问题。

本发明实施例提供了一种像素结构,包括:多列间隔排列的第一亚像素列和第二亚像素列;其中,

所述第一亚像素列包括间隔排列的两种颜色的亚像素;

所述第二亚像素列为单一颜色的亚像素列;

所述第一亚像素列的数量比所述第二亚像素列的数量多一列。

在一种可能的实施方式中,本发明实施例提供的上述像素结构中,每列所述第一亚像素列中相邻两个亚像素与相邻列所述第二亚像素列中的一个亚像素组成一个像素。

在一种可能的实施方式中,本发明实施例提供的上述像素结构中,所述第一亚像素列包括的两种颜色的亚像素分别为红色亚像素和蓝色亚像素。

在一种可能的实施方式中,本发明实施例提供的上述像素结构中,所述第二亚像素列为绿色亚像素列。

在一种可能的实施方式中,本发明实施例提供的上述像素结构中,所述蓝色亚像素的尺寸大于所述红色亚像素的尺寸,所述红色亚像素的尺寸大于所述绿色亚像素的尺寸。

本发明实施例提供了一种显示面板,包括:本发明实施例提供的上述像素结构,多条用于向所述像素结构中各亚像素列输入数据信号的数据线,以及源驱动芯片。

在一种可能的实施方式中,本发明实施例提供的上述显示面板中,所述源驱动芯片,包括:行缓存器、像素算法处理单元、数据锁存器、移位寄存器、数模转换器和输出缓存器;其中,

所述行缓存器用于接收视频数据,并将所述视频数据输出到所述像素算法处理单元;

所述像素算法处理单元用于对所述视频数据进行算法处理,获得对应每个像素的灰阶数据;

所述数据锁存器用于将所述灰阶数据锁存在所述移位寄存器的输入端;

所述移位寄存器用于在像素时钟的控制下将所述灰阶数据移位输出至所述数模转换器;

所述数模转换器用于将所述灰阶数据转换为模拟信号并输出到所述输出缓存器;

所述输出缓存器用于将所述模拟信号输出到所述数据线。

在一种可能的实施方式中,本发明实施例提供的上述显示面板中,还包括:多条栅线,以及向各所述栅线输入扫描信号的栅驱动电路。

本发明实施例提供了一种本发明实施例提供的上述显示面板的驱动方法,所述显示面板包括:多列间隔排列的第一亚像素列和第二亚像素列;所述第一亚像素列包括间隔排列的两种颜色的亚像素;所述第二亚像素列为单一颜色的亚像素列;所述第一亚像素列的数量比所述第二亚像素列的数量多一列;

所述驱动方法,包括:

在正常显示时,所述源驱动芯片按照从第一列亚像素至最后一列亚像素的顺序,将数据信号通过所述数据线输出至各所述亚像素列;

在镜像显示时,所述源驱动芯片按照从最后一列亚像素至第一列亚像素的顺序,将数据信号通过所述数据线输出至各所述亚像素列。

在一种可能的实施方式中,本发明实施例提供的上述驱动方法中,

在正常显示时,所述源驱动芯片的行缓存器按照从第一列亚像素至最后一列亚像素的顺序,将接收到的所述视频数据输出到所述源驱动芯片的像素算法处理单元;所述像素算法处理单元对所述视频数据进行算法处理,获得对应每个像素的灰阶数据;所述源驱动芯片的数据锁存器将所述灰阶数据锁存在所述源驱动芯片中的移位寄存器的输入端;所述移位寄存器按照从第一列亚像素至最后一列亚像素的顺序,在所述像素时钟的控制下将所述灰阶数据移位输出至所述数模转换器;

在镜像显示时,所述行缓存器按照从最后一列亚像素至第一列亚像素的顺序,将接收到的所述视频数据输出到所述像素算法处理单元;所述像素算法处理单元对所述视频数据进行算法处理,获得对应每个像素的灰阶数据;所述数据锁存器将所述灰阶数据锁存在所述移位寄存器的输入端;所述移位寄存器按照从最后一列亚像素至第一列亚像素的顺序,在所述像素时钟的控制下将所述灰阶数据移位输出至所述数模转换器。

在一种可能的实施方式中,本发明实施例提供的上述驱动方法中,

在输出控制信号的上升沿到来时,所述源驱动芯片的数模转换器将所述灰阶数据转换为模拟信号并输出到所述源驱动芯片的输出缓存器;

在输出控制信号的下降沿到来时,所述输出缓存器将所述模拟信号输出到所述数据线。

在一种可能的实施方式中,本发明实施例提供的上述驱动方法中,还包括:

在正常显示和镜像显示时,栅驱动电路向栅线逐行输入扫描信号。

本发明实施例的有益效果包括:

本发明实施例提供了一种像素结构、显示面板及其驱动方法,该像素结构包括:多列间隔排列的第一亚像素列和第二亚像素列;其中,第一亚像素列包括间隔排列的两种颜色的亚像素;第二亚像素列为单一颜色的亚像素列;第一亚像素列的数量比第二亚像素列的数量多一列。这样第一亚像素列比第二亚像素列多一列,从而使得整个像素排列为对称排列。在进行镜像显示时,仍能保持与正常显示一致的图像信号处理算法,可以提升驱动芯片工作的灵活性。例如在现有技术中GGRB排列的像素结构中,在最后增加一列R亚像素和B亚像素间隔排列的亚像素列,使整个像素排列结构为对称结构,这样可以避免造成显示面板在镜像显示时由于像素排列不对称导致图像信号处理算法异常的问题,同时可解决边缘绿色较多的问题。

附图说明

图1为本发明实施例提供的像素结构示意图;

图2为现有技术中像素结构示意图;

图3为本发明实施例提供的显示面板的结构示意图;

图4为本发明实施例提供的源驱动芯片的结构示意图。

具体实施方式

下面结合附图,对本发明实施例提供的像素结构、显示面板及其驱动方法的具体实施方式进行详细的说明。

本发明实施例提供了一种像素结构,如图1所示,包括:多列间隔排列的第一亚像素列01和第二亚像素列02;其中,第一亚像素列01包括间隔排列的两种颜色的亚像素;第二亚像素列02为单一颜色的亚像素列;第一亚像素列01的数量比第二亚像素列02的数量多一列。

本发明实施例提供的上述像素结构中,第一亚像素列比第二亚像素列多一列,从而使得整个像素排列为对称排列。在进行镜像显示时,仍能保持与正常显示一致的图像信号处理算法,可以提升驱动芯片工作的灵活性。一般地,例如图2所示,像素结构可以使用GGRB像素排列方式,像素排列中每行的亚像素排列顺序为RG-BG-RG-BG或BG-RG-BG-RG,这样每行最终的一个亚像素都为G,这样容易导致最后一列G像素相对明显;并且由于从左至右和从右至左的像素排列不对称,源驱动芯片内的处理算法在进行镜像显示时,需要进行特别通道的重排,即进行像素赋值从左至右变成从右至左时,原来第一列亚像素为输出为R或B,此时需要变换为G。这样会使得源驱动芯片处理左右镜像显示数据时,由于像素排列不对称导致算法异常。本发明在最后增加一列R亚像素和B亚像素间隔排列的亚像素列,使整个像素排列结构为对称结构,在正常显示时,各亚像素列的赋值顺序为从左至右即从第一列亚像素至最后一列亚像素;在进行镜像显示时,各亚像素列的赋值顺序为从右至左即从最后一列亚像素至第一列亚像素;由于本发明的像素结构位对称结构,这样从第一列亚像素至最后一列亚像素和从最后一列亚像素至第一列亚像素可以采用同一图像信号处理算法,从而可以避免造成显示面板在镜像显示时由于像素排列不对称导致图像信号处理算法异常的问题,同时可解决边缘绿色较多的问题。

在具体实施时,本发明实施例提供的上述像素结构中,如图1所示,第一亚像素列01包括的两种颜色的亚像素分别为红色亚像素R和蓝色亚像素B,第二亚像素02列为绿色亚像素G列。具体地,高分辨率的显示产品中经常会使用亚像素渲染(SPR,Subpixel Rending)的方式以实现高分辨率的产品制作,即使用两个甚至一个亚像素代替原有的R、G、B三个子像素方式,从而降低设计和制程的难度。同时,采用一定的赋值算法,实现相邻像素的借用,即每列第一亚像素列中相邻两个亚像素与相邻列第二亚像素列中的一个亚像素组成一个像素,最终实现高分辨率显示器产品的制作。

具体地,本发明实施例提供的上述像素结构中,如图1所示,第一亚像素列的红色和蓝色亚像素与邻近的第二亚像素列中的绿色亚像素可以组成一个三基色的像素,从而在进行图像显示时,采用特定的赋值算法,可以实现正常的图像显示。另外,本发明实施例提供的上述像素结构中,整个像素排列结构为对称结构,这样可以避免造成显示面板在镜像显示时由于像素排列不对称导致图像信号处理算法异常的问题,同时可解决边缘绿色较多的问题。

在具体实施时,本发明实施例提供的上述像素结构中,可以将蓝色亚像素的尺寸设置为大于红色亚像素的尺寸,将红色亚像素的尺寸设置为大于绿色亚像素的尺寸。一般地,蓝色亚像素的发光效率比较低,红色亚像素的发光效率高于蓝色亚像素且低于绿色亚像素。因此,通过将各颜色的亚像素尺寸设置为蓝色大于红色大于绿色,这样可以均衡各颜色亚像素的发光效率,提升整体显示面板的品质。

基于同一发明构思,本发明实施例提供了一种显示面板,如图3所示,包括:本发明实施例提供的上述像素结构,多条用于向像素结构中各亚像素列输入数据信号的数据线D,以及源驱动芯片03。具体地,显示面板在进行图像显示时,源驱动芯片针对图像数据会进行图像信息的处理,然后通过数据线将对应的信号赋值到像素结构中对应的亚像素,从而实现正常的图像显示。该显示面板可以应用于手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。由于该显示面板解决问题的原理与像素结构相似,因此该显示面板的实施可以参见上述像素结构的实施,重复之处不再赘述。

在具体实施时,本发明实施例提供的上述显示面板中,如图4所示,源驱动芯片可以包括:行缓存器1、像素算法处理单元2、数据锁存器3、移位寄存器4、数模转换器5和输出缓存器6;其中,行缓存器1用于接收视频数据,并将视频数据输出到像素算法处理单元2;像素算法处理单元2用于对视频数据进行算法处理,获得对应每个像素的灰阶数据;数据锁存器3用于将灰阶数据锁存在移位寄存器4的输入端;移位寄存器4用于在像素时钟的控制下将灰阶数据移位输出至数模转换器5;数模转换器5用于将灰阶数据转换为模拟信号并输出到输出缓存器6;输出缓存器用6于将模拟信号输出到数据线。具体地,源驱动芯片包括行缓存器、像素算法处理单元、数据锁存器、移位寄存器、数模转换器和输出缓存器,其各器件分别用于对视频数据进行接收、处理或输出对应的数据信号,最终实现源驱动芯片向对应的数据线输出对应的数据信号,点亮对应的亚像素,实现显示面板的正常显示。源驱动芯片中各器件的结构及功能与现有技术相同,在此不作详述。

在具体实施时,本发明实施例提供的上述显示面板中,还可以包括:多条栅线,以及向各栅线输入扫描信号的栅驱动电路。具体地,为了实现显示面板的正常显示,显示面板中的栅驱动电路通过向各栅线逐行输入扫描信号来实现显示面板的逐行扫描,从而配合源驱动芯片的逐帧刷新,以实现显示面板的正常显示。

基于同一发明构思,本发明实施例提供了一种本发明实施例提供的上述显示面板的驱动方法,显示面板包括:多列间隔排列的第一亚像素列和第二亚像素列;第一亚像素列包括间隔排列的两种颜色的亚像素;第二亚像素列为单一颜色的亚像素列;第一亚像素列的数量比第二亚像素列的数量多一列;

驱动方法,可以包括:

在正常显示时,源驱动芯片按照从第一列亚像素至最后一列亚像素的顺序,将数据信号通过数据线输出至各亚像素列;

在镜像显示时,源驱动芯片按照从最后一列亚像素至第一列亚像素的顺序,将数据信号通过数据线输出至各亚像素列。

本发明实施例提供的上述驱动方法中,由于像素结构为对称结构,因此在进行镜像显示时,仍能保持与正常显示一致的图像处理算法,这样可以提升驱动芯片工作的灵活性。具体地,即从第一列亚像素至最后一列亚像素与从最后一列亚像素到第一列亚像素两种亚像素赋值方式,由于像素排列是对称的,因此可以采用相同图像信号处理算法进行处理,避免造成显示面板在镜像显示时由于像素排列不对称导致图像信号处理算法异常的问题。

在具体实施时,本发明实施例提供的上述驱动方法中,源驱动芯片的行缓存器可以根据控制信号L/R(如图4所示)的高低电平选择按照从第一列亚像素至最后一列亚像素的顺序或从最后一列亚像素至第一列亚像素的顺序,将接收到的视频数据输出到源驱动芯片的像素算法处理单元;而移位寄存器可以根据控制信号L/R(如图4所示)的高低电平按照从第一列亚像素至最后一列亚像素的顺序或从最后一列亚像素至第一列亚像素的顺序,将灰阶数据移位输出至数模转换器;再通过数模转换器转换出对应图像数据的模拟信号,通过输出缓存器输出到对应的数据线,从而实现显示面板的正常显示或镜像显示。

具体地,在正常显示时,控制信号L/R为高电平信号,行缓存器按照从第一列亚像素至最后一列亚像素的顺序,将接收到的视频数据输出到像素算法处理单元;进而像素算法处理单元可以对视频数据进行算法处理,获得对应每个像素的灰阶数据;源驱动芯片的数据锁存器再将灰阶数据锁存在源驱动芯片中的移位寄存器的输入端;移位寄存器按照从第一列亚像素至最后一列亚像素的顺序,在像素时钟的控制下将灰阶数据移位输出至数模转换器;再通过数模转换器转换出对应图像数据的模拟信号,通过输出缓存器输出到对应的数据线,从而实现显示面板的正常显示;

在镜像显示时,控制信号L/R为低电平信号,行缓存器按照从最后一列亚像素至第一列亚像素的顺序,将接收到的视频数据输出到像素算法处理单元;像素算法处理单元对视频数据进行算法处理,获得对应每个像素的灰阶数据;数据锁存器将灰阶数据锁存在移位寄存器的输入端;移位寄存器按照从最后一列亚像素至第一列亚像素的顺序,在像素时钟的控制下将灰阶数据移位输出至所述数模转换器;再通过数模转换器转换出对应图像数据的模拟信号,通过输出缓存器输出到对应的数据线,从而实现显示面板的镜像显示。由于本发明的像素结构是对称的,源驱动芯片的在正常显示和镜像显示时的算法处理是一致的,这样避免了显示面板在镜像显示时由于像素排列不对称导致图像信号处理算法异常的问题。

在具体实施时,本发明实施例提供的上述驱动方法中,数模转换器与输出缓存器采用同一个输出控制信号LD(如图4所示)来控制,输出控制信号上升沿到来时进行数模转换,下降沿到来时输出模拟信号。具体地,在输出控制信号LD的上升沿到来时,源驱动芯片的数模转换器可以将灰阶数据转换为模拟信号并输出到源驱动芯片的输出缓存器;在输出控制信号LD的下降沿到来时,输出缓存器将模拟信号输出到数据线。相应的行缓存器、像素算法处理单元、数据锁存器、移位寄存器也在像素时钟PCLK的控制下完成各自的功能,最终实现显示面板的正常显示。

在具体实施时,本发明实施例提供的上述驱动方法中,还可以包括:在正常显示和镜像显示时,栅驱动电路向栅线逐行输入扫描信号。具体地,为实现显示面板的正常显示,在正常显示和镜像显示时,栅驱动电路均向各栅线逐行输入扫描信号,从而配合源驱动芯片的逐帧刷新,可以实现显示面板的动态画面显示。

本发明实施例提供了一种像素结构、显示面板及其驱动方法,该像素结构包括:多列间隔排列的第一亚像素列和第二亚像素列;其中,第一亚像素列包括间隔排列的两种颜色的亚像素;第二亚像素列为单一颜色的亚像素列;第一亚像素列的数量比第二亚像素列的数量多一列。这样第一亚像素列比第二亚像素列多一列,从而使得整个像素排列为对称排列。在进行镜像显示时,仍能保持与正常显示一致的图像信号处理算法,可以提升驱动芯片工作的灵活性。例如在现有技术中GGRB排列的像素结构中,在最后增加一列R亚像素和B亚像素间隔排列的亚像素列,使整个像素排列结构为对称结构,这样可以避免造成显示面板在镜像显示时由于像素排列不对称导致图像信号处理算法异常的问题,同时可解决边缘绿色较多的问题。

显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1