一种移位寄存器、栅极驱动电路、阵列基板和显示面板的制作方法

文档序号:8224480阅读:606来源:国知局
一种移位寄存器、栅极驱动电路、阵列基板和显示面板的制作方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种移位寄存器、栅极驱动电路、阵列基板和显示面板。
【背景技术】
[0002]近来,随着显示技术的发展,显示面板的应用也越来越广泛。在显示面板工作时,位于显示面板中的栅极驱动电路要产生扫描信号,以逐一地驱动阵列基板内的每一条扫描线,使得数据信号能够传输到阵列基板内的每一个像素单元。上述的扫描信号是由栅极驱动电路中的移位寄存器来产生的。
[0003]随着显示面板对正反扫的需求,出现了具有正反扫功能的移位寄存器。图1a是现有技术的移位寄存器的结构示意图。如图1a所示,移位寄存器包括:第一 NMOS管NPl、第二NMOS管NP2、第一 PMOS管MPl、第二 PMOS管MP2、用于接收第一控制信号的第一控制信号输入端U2D、用于接收第二控制信号的第二控制信号输入端D2U、第一输入端IN_F、第二输入端IN_B、第一输出端0UT_F、第二输出端0UT_B和移位单元10,其中,第一 NMOS管NPl的漏极和第一 PMOS管MPl的源极电连接在一起并与第一输入端IN_F电连接,第一 NMOS管NPl的源极、第一 PMOS管MPl的漏极、第二 NMOS管NP2的源极和第二 PMOS管MP2的漏极电连接在一起并与移位单元10的第一输入端AO电连接,第二 NMOS管NP2的漏极和第二 PMOS管MP2的源极电连接在一起并与第二输入端IN_B电连接,第一 NMOS管NPl的栅极与第二PMOS管MP2的栅极电连接在一起并与第一信号控制输入端U2D电连接,第一 PMOS管MPl和第二 NMOS管NP2的栅极电连接在一起并与第二信号控制输入端D2U电连接,移位单元10的第一输出端BO分别与移位寄存器的第一输出端0UT_F和第二输出端0UT_B电连接。
[0004]图1b是图1a中的移位单元的电路示意图。如图1b所示,移位单元包括三个反相器(第一反相器Al、第二反相器A2和第三反相器A3)、两个时钟反相器(第一时钟反相器A4和第二时钟反相器A5)、一个与非门A6、第一时钟信号输入端CKV1、第二时钟信号输入端CKV2、第一输入端A0、第一输出端BO和扫描信号输出端GOUT。
[0005]通过将上述移位寄存器逐级电连接可以得到栅极驱动电路,其中,对于任意相邻三级移位寄存器,中间一级移位寄存器的第一输入端IN_F与其上一级移位寄存器的第一输出端0UT_F电连接,中间一级移位寄存器的第二输入端IN_B与其下一级移位寄存器的第二输出端0UT_B电连接,中间一级移位寄存器的第一输出端0UT_F与其下一级移位寄存器的第一输入端IN_F电连接,中间一级移位寄存器的第二输出端0UT_B与其上一级移位寄存器的第二输入端IN_B电连接,上一级移位寄存器的次级触发信号输出端与下一级驱动单元的触发信号输入端电连接,各级移位寄存器的第一控制信号输入端U2D电连接起来并作为栅极驱动电路的第一控制信号端,各级移位寄存器的第二控制信号端D2U电连接起来并作为栅极驱动电路的第二控制信号输入端。
[0006]对于栅极驱动电路,当进行正扫时,第一控制信号为高电平,第二控制信号为低电平,触发信号从第一级移位寄存器的第一输入端输入,并从导通的第一 NMOS管和第一 PMOS管传输到移位单元的第一输入端,再从移位单元的第一输出端输出并经该级移位寄存器的第一输出端输出给其下一级移位寄存器的第一输入端,同样地,剩余各级移位寄存器依次工作,以使栅极驱动电路完成正扫过程;当进行反扫时,第一控制信号为低电平,第二控制信号为高电平,触发信号从最后一级移位寄存器的第二输入端输入,并从导通的第二 NMOS管和第二 PMOS管传输到移位单元的第一输入端,再从移位单元的第一输出端输出并经该级移位寄存器的第二输出端输出给其上一级移位寄存器的第二输入端,同样地,剩余各级移位寄存器依次工作,以使栅极驱动电路完成反扫过程。
[0007]现有技术中,由上述具有正反扫功能的移位寄存器的触发信号的输入端(第一输入端IN_F和第二输入端IN_B)与移位单元10独立设置,且进入移位单元10的触发信号会从其第一输出端BO输出,这样移位寄存器的外接端口较多,不仅使得构成栅极驱动电路的各级移位寄存器的端口间的电连接比较复杂,而且使得相应的移位寄存器的电路结构比较复杂,并使得显示面板很难实现窄边框。

【发明内容】

[0008]有鉴于此,本发明实施例提供一种移位寄存器、栅极驱动电路、阵列基板和显示面板,以解决现有技术中构成栅极驱动电路的各级移位寄存器的端口间的电连接比较复杂而且相应的移位寄存器的电路结构比较复杂使得显示面板很难实现窄边框的技术问题。
[0009]第一方面,本发明实施例提供一种移位寄存器,包括:第一单元和扫描信号产生单元,其中,所述第一单元用于产生扫描控制信号和次级触发信号,其中,所述第一单元包括第一控制信号输入端、第二控制信号输入端、第一输入输出端、第二输入输出端和用于输出所述扫描控制信号的扫描控制信号输出端,且当所述第一控制信号输入端接收的第一控制信号为高电平且所述第二控制信号输入端接收的第二控制信号为低电平时,所述第一输入输出端用于接收触发信号,所述第二输入输出端用于输出次级触发信号;当所述第一控制信号为低电平且所述第二控制信号为高电平时,所述第一输入输出端用于输出所述次级触发信号,所述第二输入输出端用于接收所述触发信号;
[0010]所述扫描信号产生单元包括扫描控制信号输入端,所述扫描控制信号输入端与所述第一单元的扫描控制信号输出端电连接,所述扫描信号产生单元用于产生扫描信号。
[0011]第二方面,本发明实施例还提供一种栅极驱动电路,包括:M级上述第一方面所述的移位寄存器,M为大于I的正整数,其中,对于任意相邻两级移位寄存器,后一级移位寄存器的第一输入输出端与其前一级移位寄存器的第二输入输出端电连接。
[0012]第三方面,本发明实施例还提供一种阵列基板,包括上述第二方面所述的栅极驱动电路。
[0013]第四方面,本发明实施例还提供一种显示面板,包括上述第三方面所述的阵列基板。
[0014]本发明实施例提供的移位寄存器、栅极驱动电路、阵列基板和显示面板,通过在移位寄存器中设置用于产生扫描控制信号的次级触发信号的第一单元,其中第一单元包括第一输入输出端和第二输入输出端,当第一控制信号输入端接收的第一控制信号为高电平且第二控制信号输入端接收的第二控制信号为低电平时,第一输入输出端用于接收触发信号,第二输入输出端用于输出次级触发信号;当第一控制信号为低电平且第二控制信号为高电平时,第一输入输出端用于输出次级触发信号,第二输入输出端用于接收触发信号,BP第一输入输出端和第二输入输出端均具有输入端和输出端的功能,这样可以简化构成栅极驱动电路的各级移位寄存器的端口间的电连接,也可以减小栅极驱动电路所需的设计空间,从而可以使相应的显示面板很容易实现窄边框。
【附图说明】
[0015]通过阅读参照以下附图所作的对非限制性实施例所作的详细描述,本发明的其它特征、目的和优点将会变得更明显:
[0016]图1a是现有技术的移位寄存器的结构示意图;
[0017]图1b是图1a中移位单元的电路示意图;
[0018]图2是本发明实施例提供的一种移位寄存器的结构示意图;
[0019]图3a是本发明实施例提供的一种第一单元的电路示意图;
[0020]图3b是图3a中各输入端的输入信号和各输出端的输出信号的一种时序图;
[0021]图3c是图3a中各输入端的输入信号和各输出端的输出信号的另一种时序图;
[0022]图4a是本发明实施例提供的一种扫描信号产生单元的电路图;
[0023]图4b是图4a中各输入端的输入信号和输出端的输出信号的一种时序图;
[0024]图4c是本发明实施例提供的另一种扫描信号产生单元的电路图;
[0025]图5a是本发明实施例提供的一种移位寄存器的电路示意图;
[0026]图5b是图5a中各输入端的输入信号和输出端的输出信号的一种时序图;
[0027]图5c是图5a中各输入端的输入信号和输出端的输出信号的另一种时序图;
[0028]图6a是本发明实施例提供的一种栅极驱动电路的结构示意图;
[0029]图6b是本发明实施例提供的另一种栅极驱动电路的结构示意图;
[0030]图7a是本发明实施例提供的一种栅极驱动电路的【具体实施方式】的结构示意图;
[0031]图7b是图7a中棚极驱动电路进彳丁正扫时的各彳目号的时序图;
[0032]图7c是图7a
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1