一种移位寄存器单元及其驱动方法、栅极驱动电路、显示装置的制造方法

文档序号:8261216阅读:331来源:国知局
一种移位寄存器单元及其驱动方法、栅极驱动电路、显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,尤其涉及一种移位寄存器单元及其驱动方法、栅极驱动电路、显示装置。
【背景技术】
[0002]薄膜晶体管液晶显不屏(ThinFilm Transistor Liquid Crystal Display,简称TFT-LCD)的驱动电路由栅极驱动电路和数据驱动电路组成。一般地,首先栅极驱动电路打开一行,数据驱动电路对此行像素进行充电,然后栅极驱动电路关闭此行并打开下一行,数据驱动电路再对打开的这一行像素进行充电,依次对每行像素充电以实现整面TFT-LCD的显不O
[0003]目前,一种现有的移位寄存器,电路结构如图1所示,该移位寄存器工作的第一阶段tl:输入信号端INPUT输入的信号为高电平,Ml开启,节点PU处于高电平,对电容C进行充电,并且M3开启,时钟信号输入端CLK输入的信号为低电平,信号输出端处于低电平;第二阶段t2:输入信号端INPUT输入的信号为低电平,Ml关闭,电容C对节点PU放电,节点I3U保持高电平,M3保持开启,时钟信号输入端CLK输入的信号为高电平,信号输出端处于高电平;第三阶段t3:复位信号输入端RESET输入的信号为高电平,M2开启,节点I3U处于低电平,M3、M6和M8关闭,M5和M7保持开启,节点H)为高电平,M4和M9开启,信号输出端处于低电平。
[0004]然而,如图2所示,信号输入端INPUT输入高电平信号时,电容C一端的PU点升高,导致电容C的另一端耦合噪声,从而导致信号输出端OUTPUT输出的信号存在噪声;并且,信号输出端OUTPUT通过M3与时钟信号输入端CLK连接,由于时钟信号输入端CLK的驱动能力较差,导致当负载较大时,信号输出端OUTPUT容易失真。

【发明内容】

[0005]本发明的目的在于提供一种移位寄存器单元及其驱动方法、栅极驱动电路、显示装置,用于解决信号输出端输出的信号存在噪声及易失真的问题。
[0006]为了实现上述目的,本发明提供如下技术方案:
[0007]第一方面,本发明提供一种移位寄存器单元,:输入模块、输出控制模块和输出模块;
[0008]所述输入模块包括第一输入子模块和第二输入子模块;其中,所述第一输入子模块连接信号输入端和第一节点,用于将所述信号输入端输入的信号传输至所述第一节点;所述第二输入子模块连接所述信号输入端、低电平信号输入端和第二节点,用于根据所述信号输入端输入的信号将所述低电平信号输入端输入的信号传输至所述第二节点;
[0009]所述输出控制模块连接所述第一节点、时钟信号输入端和所述第二节点,用于根据所述第一节点的信号将所述时钟信号输入端输入的信号传输至所述第二节点;
[0010]所述输出模块连接所述第二节点、高电平信号输入端和信号输出端,用于根据所述第二节点的信号将所述高电平信号输入端输入的信号传输至所述信号输出端。
[0011]结合第一方面,在第一方面的第一种实现方式中,还包括:复位控制模块、复位模块;
[0012]所述复位控制模块连接复位信号输入端、所述低电平信号输入端、所述第一节点、第三节点、所述高电平信号输入端和所述第二节点,用于根据所述复位信号输入端输入的信号将所述低电平信号输入端输入的信号传输至所述第一节点,并且将所述高电平信号输入端输入的信号传输至所述第三节点,并且根据所述第三节点的信号将所述低电平信号输入端输入的信号传输至所述第一节点和所述第二节点;
[0013]所述复位模块连接所述第三节点、所述低电平信号输入端和所述信号输出端,用于根据所述第三节点的信号将所述低电平信号输入端输入的信号传输至所述信号输出端。
[0014]结合第一方面,在第一方面的第二种实现方式中,所述第一输入子模块包括:第一晶体管,其栅极和第一级连接所述信号输入端,第二级连接所述第一节点。
[0015]所述第二输入子模块包括:第二晶体管,其栅极连接所述信号输入端,第一级连接所述第二节点,第二级连接所述低电平信号输入端。
[0016]结合第一方面,在第一方面的第三种实现方式中,所述输出控制模块包括:第三晶体管和电容;
[0017]所述第三晶体管,其栅极连接所述第一节点,第一级连接所述时钟信号输入端,第二级连接所述第二节点;
[0018]所述电容,其一端连接所述第一节点,另一端连接所述第二节点。
[0019]结合第一方面,在第一方面的第四种实现方式中,所述输出模块包括:第四晶体管;
[0020]所述第四晶体管,其栅极连接所述第二节点,第一级连接所述高电平信号输入端,第二级连接所述信号输出端。
[0021]结合第一方面的第一种实现方式,在第一方面的第五种实现方式中,所述复位控制模块包括:第五晶体管、第六晶体管、第七晶体管、第八晶体管、第九晶体管、第十晶体管和第十一晶体管;
[0022]所述第五晶体管,其栅极连接所述复位信号输入端,第一级连接所述第一节点,第二级连接所述低电平信号输入端;
[0023]所述第六晶体管,其栅极连接所述第一节点,第一级连接所述第八晶体管的第二级,第二级连接所述低电平信号输入端;
[0024]所述第七晶体管,其栅极连接所述第一节点,第一级连接所述第三节点,第二级连接所述低电平信号输入端;
[0025]所述第八晶体管,其栅极和第一级连接所述高电平信号输入端,第二级连接所述第六晶体管的第一级;
[0026]所述第九晶体管,其栅极连接所述第八晶体管的第二级,第一级连接所述高电平信号输入端,第二级连接所述第三节点;
[0027]所述第十晶体管,其栅极连接所述第三节点,第一级连接所述第一节点,第二级连接所述低电平信号输入端;
[0028]所述第十一晶体管,其栅极连接所述第三节点,第一级连接所述第二节点,第二级连接所述低电平信号输入端。
[0029]结合第一方面的第一种实现方式,在第一方面的第六种实现方式中,所述复位模块包括:第十二晶体管;
[0030]所述第十二晶体管,其栅极连接所述第三节点,第一级连接所述信号输出端,第二级连接所述低电平信号输入端。
[0031]第二方面,本发明提供一种栅极驱动电路,包括至少两级如第一方面所述的移位寄存器单元;
[0032]除第一级移位寄存器单元外,其余每个移位寄存器单元的信号输入端与其相邻的上一级移位寄存器单元的本级信号输出端相连接;
[0033]除最后一级移位寄存器单元外,其余每个移位寄存器单元的复位信号输入端与其相邻的下一级移位寄存器单元的本级信号输出端相连接。
[0034]第三方面,本发明提供一种显示装置,包括如第二方面所述的栅极驱动电路。
[0035]第四方面,本发明提供一种用于驱动如第一方面所述的移位寄存器单元的驱动方法,包括:
[0036]第一阶段
[0037]信号输入端输入的信号为高电平信号,所述高电平信号控制第一晶体管开启,所述高电平信号传输至第一节点,所述第一节点对电容充电,并且控制第三晶体管开启,时钟信号输入端输入的低电平信号传输至第二节点;
[0038]所述高电平信号同时控制第二晶体管开启,低电平信号输入端输入的信号传输至第二节点,所述第二节点对电容进行放电,以使得所述第二节点保持低电平;
[0039]第二阶段
[0040]信号输入端输入的信号为低电平信号,所述第一晶体管和所述第二晶体管关闭,所述电容放电,所述第一节点保持高电平,所述时钟信号输入端输入的高电平信号传输至第二节点,所述第二节点控制第四晶体管开启,高电平信号输入端输入的高电平信号传输至信号输出端;
[0041]第三阶段
[0042]复位信号输入端输入的信号为高电平信号,所述高电平信号控制第五晶体管开启,所述低电平信号输入端输入的低电平信号传输至所述第一节点,第六晶体管和第七晶体管关闭;
[0043]高电平信号输入端输入的高电平信号控制第八晶体管和第九晶体管开启,所述高电平信号传输至第三节点;所述第三节点控制第十一晶体管开启,所述低电平信号输入端输入的低电平信号传输至所述第二节点,所述第二节点对电容进行放电;所述第三节点同时控制第十二晶体管开启,所述低电平信号输入端输入的低电平信号传输至所述信号输出端。
[0044]本发明提供的移位寄存器单元及其驱动方法、栅极驱动电路、显示装置,第二输入子模块根据信号输入端输入的信号将低电平信号输入端输入的信号传输至第二节点,由于电容一端的第一节点的电平升高导致电容另一端的第二节点耦合的噪声,通过与低电平信号输入端进行信号传输,实现对第二节点进行放噪,从而可以避免信号输出端输出的信号存在噪声;并且,输出模块根据第二节点的信号将高电平信号输入端输入的信号传输
当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1