阵列基板及显示装置的制造方法_4

文档序号:9249876阅读:来源:国知局
仪等任何具有显示功能的产品或部件。举例来说,该显示装置可以是AMOLED (Active-Matrix Organic Light Emitting D1de,有源矩阵有机发光二极管)显示装置,并可以将有机发光二极管作为发光器件按照图4所示的像素电路结构进行设置。由于该显示装置包括上述任意一种阵列基板,因此可以解决同样的技术问题,达到类似的技术效果。
[0074]在本发明的描述中需要说明的是,术语“上”、“下”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本发明中的具体含义。
[0075]还需要说明的是,在本文中,诸如第一和第二等之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个……”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同要素。
[0076]以上实施例仅用以说明本发明的技术方案,而非对其限制;尽管参照前述实施例对本发明进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本发明各实施例技术方案的精神和范围。
【主权项】
1.一种阵列基板,包括多组像素电路,其特征在于,所述阵列基板还包括: 分别与一组像素电路中的每一个所述像素电路相连的数据线; 与所述数据线的第一端相连的电流源电路,所述电流源电路用于通过所述数据线向该组像素电路中的任一所述像素电路输出与该像素电路对应的电流; 与所述数据线的第二端相连的恒流电路,所述恒流电路用于提供从所述数据线的第一端流向第二端的具有预设大小的电流。2.根据权利要求1所述的阵列基板,其特征在于,所述恒流电路包括: 第一端与所述数据线的第二端相连的第一电容; 栅极与所述第一电容的第二端相连的第一晶体管,所述第一晶体管的源极和漏极中的一个连接所述第一电容的第一端,另一个连接参考电压线。3.根据权利要求2所述的阵列基板,其特征在于,所述恒流电路在所述第一电容的第一端与所述数据线的第二端之间还包括第二晶体管;所述恒流电路在所述参考电压线与所述第一晶体管的源极或漏极之间还包括第三晶体管; 所述第二晶体管与所述第三晶体管的栅极连接第一控制信号线;所述第二晶体管的源极和漏极中的一个连接所述数据线的第二端,另一个连接所述第一电容的第一端;所述第三晶体管的源极和漏极中的一个连接所述第一晶体管的源极或漏极,另一个连接所述参考电压线。4.根据权利要求3所述的阵列基板,其特征在于,所述恒流电路还包括: 第四晶体管,所述第四晶体管的源极和漏极中的一个连接所述第一电容的第一端,另一个连接第一偏置电压线; 第五晶体管,所述第五晶体管的源极和漏极中的一个连接所述第一电容的第二端,另一个连接第二偏置电压线; 所述第四晶体管与第五晶体管的栅极连接第二控制信号线。5.根据权利要求4所述的阵列基板,其特征在于,所述多组像素电路在所述阵列基板排成多行与多列,同一组像素电路位于同一列中;每一所述像素电路还与扫描信号线相连,所述像素电路用于在所述扫描信号线上的信号的控制下接收由所述电流源电路输出的电流;每一所述像素电路还与开关信号线相连,所述像素电路还用于在所述开关信号线上的信号的控制下为该像素电路中的发光器件提供偏置电压; 所述第一控制信号线与对应于距离所述数据线的第二端最近的一行像素电路的开关信号线相连,所述第二控制信号线与对应于该行像素电路的扫描信号线相连。6.根据权利要求3所述的阵列基板,其特征在于,所述恒流电路还包括: 第六晶体管,所述第六晶体管的源极与漏极中的一个连接于所述第一晶体管与所述第二晶体管之间的连接点,另一个连接第三偏置电压线; 第七晶体管,所述第七晶体管的源极与漏极中的一个连接于所述第一晶体管与所述第三晶体管之间的连接点,另一个连接所述第一电容的第二端; 第八晶体管,所述第八晶体管的源极与漏极中的一个连接所述第一电容的第二端,另一端连接所述参考电压线; 所述第六晶体管与第七晶体管的栅极连接第三控制信号线,所述第八晶体管的栅极与第四控制信号线相连。7.根据权利要求6所述的阵列基板,其特征在于,所述多组像素电路在所述阵列基板排成多行与多列,同一组像素电路位于同一列中;每一所述像素电路还与扫描信号线相连,所述像素电路用于在所述扫描信号线上的信号的控制下接收由所述电流源电路输出的电流;每一所述像素电路还与开关信号线相连,所述像素电路还用于在所述开关信号线上的信号的控制下为该像素电路中的发光器件提供偏置电压; 所述第三控制信号线与对应于距离所述数据线的第二端最近的一行像素电路的扫描信号线相连;所述第四控制信号线与对应于上一行像素电路的扫描信号线相连。8.根据权利要求1至7中任意一项所述的阵列基板,其特征在于,所述参考电压线用于向所述第一晶体管的源极或漏极提供预定的参考电压,以使所述第一晶体管工作在饱和区内。9.根据权利要求1至7中任意一项所述的阵列基板,其特征在于,所述像素电路包括: 第二电容; 发光器件,所述发光器件的第二端连接第五偏置电压线; 第九晶体管,所述第九晶体管的栅极与扫描信号线相连,源极与漏极中的一个连接所述数据线,另一个连接所述第二电容的第一端; 第十晶体管,所述第十晶体管的栅极与开关信号线相连,源极与漏极中的一个连接第四偏置电压线,另一个连接所述第二电容的第一端; 第十一晶体管,所述第十一晶体管的栅极与所述扫描信号线相连,源极与漏极中的一个连接初始电压信号线,另一个连接所述第二电容的第二端; 第十二晶体管,所述第十二晶体管的栅极与所述第二电容的第二端相连,源极与漏极中的一个连接所述第二电容的第一端,另一个连接所述发光器件的第一端。10.一种显示装置,其特征在于,包括权利要求1至9中任意一项所述的阵列基板。
【专利摘要】本发明提供了一种阵列基板及显示装置,其中的阵列基板包括多组像素电路,还包括:分别与一组像素电路中的每一个所述像素电路相连的数据线;与所述数据线的第一端相连的电流源电路,所述电流源电路用于通过所述数据线向该组像素电路中的任一所述像素电路输出与该像素电路对应的电流;与所述数据线的第二端相连的恒流电路,所述恒流电路用于提供从所述数据线的第一端流向第二端的具有预设大小的电流。上述显示装置包括任意一种的上述阵列基板。本发明可以解决数据线上的寄生电容会对小电流的灰阶值写入过程造成很大影响的问题。
【IPC分类】G09G3/20, G09G3/32
【公开号】CN104966479
【申请号】CN201510419881
【发明人】孙拓, 马占洁
【申请人】京东方科技集团股份有限公司
【公开日】2015年10月7日
【申请日】2015年7月16日
当前第4页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1