半导体封装件及其制造方法与流程

文档序号:13936250阅读:130来源:国知局
半导体封装件及其制造方法与流程

本申请要求于2016年9月5日提交的第10-2016-0114018号韩国专利申请的优先权,该韩国专利申请的公开内容通过引用全部包含于此。

本发明构思的示例性实施例涉及一种半导体封装件,更具体而言,涉及一种制造半导体封装件的方法。



背景技术:

半导体装置可以是重量相对轻、尺寸相对紧凑、速度相对高和性能相对高的装置。半导体封装件可以包括在电子产品中可用的集成电路芯片。通电极(throughelectrode)(例如,tsv)可以被包括在半导体封装件中。



技术实现要素:

本发明构思的一个或更多个示例性实施例提供一种具有减少翘曲的特性的半导体封装件。

根据本发明构思的示例性实施例,一种半导体封装件包括第一基底和布置在第一基底上方的第一半导体芯片。第二半导体芯片布置在第一半导体芯片的顶表面上方。粘合层在第一半导体芯片与第二半导体芯片之间。第二基底设置在第二半导体芯片上。第二基底基本覆盖第二半导体芯片的顶表面。成型层设置在第一基底与第二基底之间。

根据本发明构思的示例性实施例,一种制造半导体封装件的方法包括在第一基底的顶表面上安装芯片堆叠件。每个芯片堆叠件包括多个堆叠的半导体芯片和位于半导体芯片之间的粘合层。在第一基底的顶表面上形成成型层。去除成型层的一部分和每个芯片堆叠件的最顶部的芯片的一部分。在每个芯片堆叠件的最顶部的芯片和成型层上形成第二基底。

根据本发明构思的示例性实施例,一种半导体封装件包括:第一基底;多个半导体芯片,堆叠在第一基底上方,其中,所述多个半导体芯片中的每个半导体芯片具有彼此相同的厚度;粘合层,包括粘合材料,其中,粘合层形成在所述多个半导体芯片中的每相邻半导体芯片之间,其中,粘合层比所述多个堆叠的半导体芯片的宽度宽,其中,与所述多个半导体芯片中的最顶部的半导体芯片相邻的粘合材料的第一量和与所述多个半导体芯片中的最底部半导体芯片相邻的粘合材料的第二量基本相同;以及成型层,形成在粘合层的侧表面上。

附图说明

通过参照附图详细描述发明构思的示例性实施例,发明构思的以上和其它特征将变得更加清楚,在附图中:

图1至图7是示出根据本发明构思的示例性实施例制造半导体封装件的方法的剖视图。

图8至图9是示出根据本发明构思的示例性实施例的封装件单元的剖视图。

具体实施方式

以下,将参照附图来更详细地描述本发明构思的示例性实施例。在这方面,本发明构思可具有不同形式并不应被理解为限于在此描述的本发明构思的示例性实施例。

在整个说明书和附图中,同样的附图标记可以始终表示同样的元件。

第一方向d1可以表示与第一基底100的顶表面垂直的方向(例如,参见图1至图7),第二方向d2可以表示与第一基底100的顶表面平行的方向(例如,参见图1至图7)。

图1至图7是示出根据本发明构思的示例性实施例的制造半导体封装件的方法的剖视图。

参照图1,可以在载体基底200上形成第一基底100。作为示例,载体粘合层300可以将第一基底100附着到载体基底200。

第一基底100可以包括基体半导体芯片110。例如,第一基底100可以是包括诸如硅的半导体材料的晶圆级半导体基底。基体半导体芯片110可以包括基体电路层114和基体通电极112。可以在基体半导体芯片110的底表面上布置基体电路层114。例如,基体电路层114的上表面可以与基体半导体芯片110的底表面直接接触。基体电路层114可以包括集成电路。例如,基体电路层114可以包括存储器电路、逻辑电路或它们的组合。基体通电极112可以在第一方向d1上穿透基体半导体芯片110。基体通电极112可以电连接到基体电路层114。基体半导体芯片110的底表面可以是有源表面。第一基底100可以包括基体半导体芯片110(例如,多个基体半导体芯片110可以被包括在第一基底100中),然而本发明构思的示例性实施例不限于此。在本发明构思的示例性实施例中,第一基底100不必包括基体半导体芯片110。

第一基底100可以包括保护层102和外部互连端子104。可以在第一基底100的下方布置保护层102。保护层102可以基本覆盖基体电路层114。例如,保护层102的上表面可以与基体电路层114的底表面直接接触。保护层102可以包括氮化硅(sin)层。可以在基体半导体芯片110的底表面上布置多个外部互连端子104。外部互连端子104均可以电连接到基体电路层114。保护层102可以通过外部互连端子104而被暴露。

参照图2,可以在第一基底100上布置芯片堆叠件s。可以在第一基底100的基体半导体芯片110上方布置芯片堆叠件s。芯片堆叠件s可以在第二方向d2上彼此间隔开。每个芯片堆叠件s可以包括在第一方向d1上堆叠的多个半导体芯片120和130a。作为示例,每个芯片堆叠件s可以包括第一半导体芯片120和第二半导体芯片130a。

可以在第一基底100的基体半导体芯片110上布置第一半导体芯片120。第一半导体芯片120和第一基底100的基体半导体芯片110可以具有晶圆上芯片(cow)结构。第一半导体芯片120可以包括第一电路层124和第一通电极122。第一电路层124可以包括存储器电路。第一通电极122可以在第一方向d1上穿透第一半导体芯片120。第一通电极122可以电连接到第一电路层124。第一半导体芯片120的底表面可以是有源表面。可以在第一半导体芯片120的底表面上布置多个第一凸块126。可以在基体半导体芯片110与第一半导体芯片120之间布置第一凸块126,其中,基体半导体芯片110与第一半导体芯片120可以通过第一凸块126彼此电连接。第一半导体芯片120可以包括可以布置在基体半导体芯片110上的多个第一半导体芯片120或单个第一半导体芯片120。例如,可以在基体半导体芯片110上堆叠多个第一半导体芯片120。在此构造中,还可以在相邻的第一半导体芯片120之间形成第一凸块126。

可以在第一半导体芯片120上布置第二半导体芯片130a。第二半导体芯片130a可以是芯片堆叠件s中的最顶部的芯片。作为示例,可以在包括半导体芯片120和130a的芯片堆叠件s的最顶部的水平处布置第二半导体芯片130a。第二半导体芯片130a的底表面可以是有源表面。第二半导体芯片130a可以包括第二电路层134。第二电路层134可以包括存储器电路。可以在第二半导体芯片130a的底表面上布置多个第二凸块136。可以在第一半导体芯片120与第二半导体芯片130a之间布置第二凸块136,其中,第一半导体芯片120和第二半导体芯片130a可以通过第二凸块136彼此电连接。第二半导体芯片130a可以具有比第一半导体芯片120的第一厚度h1大的第二厚度h2。

可以在半导体芯片110、120和130a之间形成粘合层140。粘合层140可以包括非导电膜(ncf)。例如,粘合层140可以是包括绝缘材料的聚合物胶带。可以在凸块126与136之间形成粘合层140,因此,可以减少或消除在凸块126与136之间的电短路的发生。例如,可以将焊球和粘合材料附着到第一半导体芯片120的底表面,可以布置第一半导体芯片120使得第一半导体芯片120的底表面面对第一基底100的顶表面。在此构造中,粘合材料可以朝着第一半导体芯片120的侧面溢出。作为示例,粘合材料可以流到第一半导体芯片120的外部。因此,粘合层140可以具有比半导体芯片120和130a的宽度大的宽度。也可以以与上面关于第一半导体芯片120讨论的基本相同的方式来安装第二半导体芯片130a。在本发明构思的示例性实施例中,粘合层140可以基本覆盖半导体芯片120和130a的侧表面。可选择地,可以以与如上所述的粘合层140基本相同的方式来在半导体芯片110、120和130a之间形成底部填充层。

参照图3,可以在第一基底100的顶表面上形成成型层150。成型层150可以基本覆盖芯片堆叠件s。成型层150可以具有比第二半导体芯片130a的顶表面高的顶表面。如平面图中所观察到的,成型层150可以基本围绕芯片堆叠件s。成型层150可以包括绝缘聚合物材料。例如,成型层150可以包括环氧树脂模塑化合物(emc)。

参照图4,可以去除成型层150和第二半导体芯片130a的一部分。作为示例,可以在成型层150的顶表面上执行研磨工艺。如虚线指示的,可以部分地去除成型层150的上部。在部分地去除成型层150之后,成型层150的上表面可以沿着第二方向d2与第二半导体芯片130的上表面基本对齐。也可以基本同时地研磨第二半导体芯片130a的上部和成型层150的上部。因此,第二半导体芯片130的厚度可以从第二厚度h2调整为第三厚度h3。第三厚度h3可以小于第二厚度h2。第二半导体芯片130的研磨后的第三厚度h3可以与第一半导体芯片120的第一厚度h1基本相同。如这里使用的,术语“相同”可以表示约0%至约10%的误差(例如,第三厚度h3与第一厚度h1之间的厚度差的误差测量)。

如果第二半导体芯片130比第一半导体芯片120厚,则可以将粘合层140布置为相对更靠近第一基底100。粘合层140可以具有与成型层150的热膨胀系数(cte)不同的热膨胀系数。当半导体封装件经历温度的变化时,在半导体封装件的下部(例如,邻近第一基底100)和上部(例如,邻近第二半导体芯片130)之间可以提供沿第二方向d2的不同的膨胀长度。这会引起半导体封装件经受由温度变化造成的翘曲。

根据本发明构思的示例性实施例,堆叠在第一基底100上的第一半导体芯片120和与最顶部的芯片对应的第二半导体芯片130可以(例如,在第一方向d1上)具有彼此基本相同的厚度。作为示例,在(例如,通过研磨)去除第二半导体芯片130的上部之后,第二半导体芯片130可以具有与第一半导体芯片120基本相同的厚度。作为示例,根据本发明构思的示例性实施例的半导体封装件在其上部和下部可以包括基本等量的粘合层140。因此,根据本发明构思的示例性实施例的半导体封装件在其上部和下部可以具有基本相同或相似的热膨胀系数,因此,可以减少或消除由温度变化造成的翘曲的发生。

参照图5,可以在第二半导体芯片130上形成第二基底160。作为示例,可以在第二半导体芯片130和第二基底160之间形成粘合构件162。可以将第二基底160附着到第二半导体芯片130的顶表面和成型层150的顶表面。第二基底160可以包括与第一基底100相同的材料。例如,第二基底160可以是硅(si)晶圆。

在本发明构思的示例性实施例中,第二基底160可以基本覆盖半导体封装件的整个顶表面。第二基底160可以比粘合层140和成型层150相对更硬并且对机械破坏更有抵抗力。因此,当半导体封装件经历弯曲力时,第二基底160可以坚固地支撑半导体封装件,并且可以减少或消除在半导体封装件中翘曲的发生。

参图6,可以去除载体基底200和载体粘合层300。作为示例,可以去除载体基底200和载体粘合层300以暴露第一基底100的外部互连端子104和保护层102。

参照图7,可以使第一基底100经受切割工艺。可以沿着点划线sl(例如,参见图6)执行切割工艺。例如,点划线sl可以在芯片堆叠件s之间的成型层150中沿着第一方向d1延伸。因此,可以形成多个封装件单元10。

图8至图9是示出根据本发明构思的示例性实施例的封装件单元的剖视图。参照图8和图9描述的组件与上面参照图1至图7描述的组件具有相同的附图标记,这些组件可以基本彼此相同,因此可以省略重复的描述。

参照图8,可以设置第一基底100。第一基底100可以包括基体半导体芯片110。基体半导体芯片110可以包括基体电路层114和基体通电极112。在本发明构思的示例性实施例中,第一基底100不必包括基体半导体芯片110。第一基底100可以在其底表面上包括保护层102和外部互连端子104。保护层102可以基本覆盖基体电路层114。外部互连端子104可以电连接到基体电路层114。

芯片堆叠件s可以安装在第一基底100上。芯片堆叠件s可以安装在第一基底100的基体半导体芯片110上。芯片堆叠件s可以包括堆叠的第一半导体芯片120和第二半导体芯片130。

第一半导体芯片120可以安装在基体半导体芯片110上。第一半导体芯片120可以包括第一电路层124和第一通电极122。多个第一凸块126可以将第一半导体芯片120电连接到基体半导体芯片110。第一半导体芯片120可以包括堆叠在基体半导体芯片110上的多个第一半导体芯片120。

第二半导体芯片130可以安装在第一半导体芯片120上。第二半导体芯片130可以是最顶部的芯片。第二半导体芯片130可以包括第二电路层134。多个第二凸块136可以将第二半导体芯片130电连接到第一半导体芯片120。第二半导体芯片130可以具有与第一半导体芯片120的第一厚度h1基本相同的第三厚度h3。

粘合层140可以在半导体芯片110、120和130之间。粘合层140可以在凸块126与136之间,因此,可以减少或消除在凸块126与136之间的电短路。粘合层140可以具有比半导体芯片120和130的宽度大的宽度。粘合层140可以基本覆盖半导体芯片120和130的侧表面。可选择地,参照图9,粘合层140不必覆盖半导体芯片120和130的侧表面。

成型层150可以设置在第一基底100的顶表面上。作为示例,成型层150可以基本覆盖第一基底100的顶表面,并且可以基本围绕芯片堆叠件s。成型层150可以具有沿着第二方向与第二半导体芯片130的顶表面基本共面的顶表面。成型层150可以包括环氧树脂模塑化合物(emc)。

第二基底160可以设置在第二半导体芯片130上。第二基底160可以基本覆盖第二半导体芯片130的顶表面和成型层150的顶表面。第二基底160可以是硅晶圆。粘合构件162可以设置在第二半导体芯片130和成型层150中的每个与第二基底160之间。

根据本发明构思的示例性实施例,可以对堆叠在第一基底上的第一半导体芯片和与最顶部的芯片对应的第二半导体芯片给予相同的厚度。作为示例,在半导体封装件的上部和下部两者中,半导体封装件其中可以包括基本相同或相似的量的粘合层。因此,半导体封装件在其上部和下部可以具有基本相同或相似的热膨胀系数,因此,可以减少或消除由温度变化造成的翘曲的发生。

根据本发明构思的示例性实施例,第二基底可以基本覆盖半导体封装件的顶表面。第二基底可以具有比粘合层和成型层大的刚度和/或强度(例如,对因机械应力而造成的破坏的抵抗力)。因此,当半导体封装件经历弯曲力时,第二基底可以坚固地支撑半导体封装件,并且可以减少或消除半导体封装件中翘曲的发生。

虽然已经参照本发明构思的示例性实施例具体地示出并描述了本发明构思,但是本领域普通技术人员将理解的是,在不脱离本发明构思的精神和范围的情况下,在此可做出形式和细节上的各种改变。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1