在信号中断上快速电荷泵故障保持的装置和方法_5

文档序号:8499818阅读:来源:国知局
是开路。
[0068]应用
[0069]设备使用上述的时钟发生电路可被实现为各种电子设备。电子设备的示例可以包括(但不限于)消费电子产品、消费者电子产品、电子测试设备等。电子设备的示例也可以包括光网络或其它通信网络的电路。所述消费类电子产品可包括(但不限于)诸如智能电话的电话、膝上型计算机、平板计算机、汽车、摄像机、照相机、数码相机、便携式存储器芯片、洗衣机、烘干机、洗衣机/干衣机、复印机、传真机、扫描仪、多功能外围设备等。此外,电子设备可以包括未完成的产品,包括那些用于工业、医疗和汽车应用。
[0070]前面的描述和权利要求中可以指元件或特征为被“连接”或者“耦合”在一起。如本文所用,除非另外明确说明,否则,“连接”意味着一个元件/特征被直接或间接地连接到另一个元件/特征,并且不一定是机械连接。同样地,除非明确声明,否则“耦合”意味着一个元件/特征直接或间接地联接到另一个元件/特征,并且不一定是机械连接。因此,尽管图中所示的各种原理图描绘元件和组件的部件的例子的安排,附加中间元件、装置、特征、或组件可以存在于实际实施例中(假设所描述电路的功能没有产生不利影响)。
[0071]尽管某些实施例进行了说明,这些实施例仅通过举例的方式提出,而不是为了限制本公开的范围。的确,本文描述的新颖的装置、系统和方法可以体现在其他各种形式。此夕卜,可以本文中所描述的系统和方法的形式做出各种省略、替代和改变,而不脱离本公开的精神。所附权利要求及其等同物旨在覆盖这些形式或落入本公开的范围和精神内的修改。因此,本发明的范围通过参考权利要求书限定。
【主权项】
1.一种装置,包括: 检测器电路(228/230 804/820),被配置为确定在锁相环(PLL)或延迟锁定环(DLL)中是否存在非典型相位误差;和 故障保持电路(234/820),被配置为进入其中频率/延迟控制信号被保持稳定的故障保持状态,其中,当所述检测器电路已经确定存在所述非典型相位误差时,启动故障保持状态,无需等待任何时钟事件。
2.如权利要求1所述的装置,进一步包括控制器(222),被配置为基于系统的已知状态而选择性地使能和/或旁路所述检测器并维持所述故障保持电路。
3.如权利要求1所述的装置,进一步包括复用器(202),其中多个基准时钟信号被提供作为所述复用器的输入,其中所述复用器的输出被提供作为PLL或DLL的基准时钟信号,其中,所述控制器(222)被配置为对于所述复用器的输出而选择所述复用器的不同输入,并退出所述故障保持状态。
4.如权利要求1所述的装置,进一步包括开关(312),所述开关置于在电荷泵(308/310)和PLL的VCO或DLL的延迟线之间的信号路径上,其中,所述故障保持电路(222/234)被配置为控制所述开关(312),使得所述开关(312)在所述故障保持状态是开电路。
5.如权利要求1所述的装置,其中所述检测器电路进一步包括: OR门(228),具有第一输入、第二输入和输出,其中所述第一输入耦合到相位频率检测器(204)的第一输出(UP),其中所述第二输入耦合到所述相位频率检测器的第二输出(DOWN); 延迟电路(314),具有输入和输出,其中,所述延迟电路的输入可操作地耦合到所述OR门(228)的输出;以及 AND门(316),具有第一输入、第二输入和输出,其中所述第一输入可操作地耦合到OR门的输出,其中所述第二输入可操作地耦合到所述延迟电路的输出,其中所述AND门的输出被配置为初始所述故障保持状态。
6.如权利要求5所述的装置,其中,所述延迟电路(tauth)的延迟大于所述相位频率检测器的最小复位脉冲宽度(tau_rst)。
7.如权利要求5所述的装置,其中所述延迟电路(314)的延迟是可配置的。
8.如权利要求1所述的装置,其中,所述相位频率检测器包括具有经配置以接收基准时钟信号的输入和输出的X0R(804)门,进一步包括置于所述XOR门和PLL的VCO或DLL的延迟线之间的信号路径上,其中,所述故障保持电路(222/234)被配置为控制所述开关(312),使得所述开关(312)在所述故障保持状态是开电路。
9.如权利要求1所述的装置,其中所述检测器电路进一步包括: 异或(XOR)(未不出,但代替228)门,具有第一输入、第二输入和输出,其中所述第一输入耦合到相位频率检测器(204)的第一输出(UP),其中所述第二输入耦合到相位频率检测器的第一输出(DOWN); 延迟电路(314),具有输入和输出,其中所述延迟电路的输入可操作地耦合到所述XOR门的输出;以及 AND门(316),具有第一输入、第二输入和输出,其中所述第一输入可操作地耦合到所述XOR门的输出,其中所述第二输入可操作地耦合到所述延迟电路的输出,其中所述AND门的输出被配置以初始所述故障保持状态。
10.一种发起故障保持状态的方法,包括: 确定在锁相环或延迟锁定环中是否存在非典型相位误差;并 当检测器电路已经确定存在非典型相位误差时,进入其中频率/延迟控制信号被保持稳定的故障保持状态,其中异步启动所述故障保持状态。
11.如权利要求10所述的方法,进一步包括:基于所述系统的已知状态而维持所述故障保持状态。
12.如权利要求10所述的方法,进一步包括:提供多个基准时钟信号作为复用器的输入,其中所述复用器的输出被提供作为PLL或DLL的基准时钟信号,进一步包括:对于所述复用器的输出而选择所述复用器的不同输入,并退出所述故障保持状态。
13.如权利要求10所述的方法,进一步包括:控制置于在电荷泵(308/310)和PLL的VCO或DLL的延迟线之间的信号路径上的开关(312),其中,所述开关(312)被控制,使得所述开关(312)在所述故障保持状态是开电路。
14.如权利要求10所述的方法,进一步包括: OR操作(228)相位频率检测器(204)的第一输出(UP)和所述相位频率检测器的第二输出(DOWN),以产生触发脉冲信号(UOD); 延迟(314)所述触发脉冲信号(UOD),以产生延迟脉冲信号(UODT);以及 基于所述触发脉冲信号(UOD)和延迟脉冲信号(UODT)的AND (316),启动故障保持状??τ O
15.如权利要求14所述的方法,其中,所述延迟脉冲信号(UODT)与所述触发脉冲信号(UOD)的延迟量大于所述脉冲频率检测器的最小复位脉冲宽度O。
16.如权利要求14所述的方法,进一步包括调整所述延迟脉冲信号(UODT)和所述触发脉冲信号(UOD)之间的延迟量。
17.如权利要求10所述的方法,其中确定是否存在非典型相位误差基于包括使用XOR门异或基准时钟信号,进一步在故障保持状态开电路置于XOR门和PLL的VCO或DLL的延迟线之间的信号路径中的开关(312)。
18.如权利要求10所述的方法,进一步包括: 异或(XOR)(未示出)相位频率检测器(204)的第一输出(UP)和所述相位频率检测器的第二输出(DOWN),以产生触发脉冲信号(UOD); 延迟(314)所述触发脉冲信号(UOD),以产生延迟脉冲信号(UODT);以及 基于所述触发脉冲信号(UOD)和所述延迟脉冲信号(UODT)的AND(316),启动故障保持状态。
19.一种装置,包括: 装置,用于确定在锁相环或延迟锁定环中是否存在非典型相位误差;并 装置,用于当已检测存在非典型相位误差时,进入其中频率/延迟控制信号被保持稳定的故障保持状态,其中异步启动所述故障保持状态。
【专利摘要】本发明涉及用于对信号中断的快速充电泵的保持的装置和方法。在某些配置中,时钟发生器系统包括锁相环(PLL)、快速检测电路和电耦合到PLL的环路滤波器的输入端的开关。快速检测电路相对快速地检测PLL的输入信号何时丢失。快速检测电路能够快速地检测相位锁定的损失,并可以将PLL置于故障保持,使得由PLL产生的时钟信号的频率保持在可接受范围之内。
【IPC分类】H03L7-099
【公开号】CN104821823
【申请号】CN201510056815
【发明人】G·J·阿兰, J·L·福特尔
【申请人】赫梯特微波公司
【公开日】2015年8月5日
【申请日】2015年2月4日
【公告号】EP2903163A1, US20150222280
当前第5页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1