显示装置及其驱动方法

文档序号:8431742阅读:447来源:国知局
显示装置及其驱动方法
【专利说明】显示装置及其驱动方法
[0001]本申请要求2013年12月30日提交的韩国专利申请N0.10-2013-0166670的权益,该专利申请的全部内容出于所有目的以引用方式并入本文,如同在本文中完全阐明。
技术领域
[0002]本发明的实施方式涉及显示装置及其驱动方法。
【背景技术】
[0003]有源矩阵型液晶显示器使用薄膜晶体管(TFT)作为开关元件显示运动画面。有源矩阵型液晶显示器可被制成比阴极射线管(CRT)更小且更紧凑,因此可应用于便携式信息器具、办公设备、计算机等的显示单元。另外,有源矩阵型液晶显示器可应用于电视,因此快速取代了阴极射线管。
[0004]液晶显示器包括:多个源驱动器集成电路(IC),其用于向液晶显示面板的数据线供应数据电压;多个选通驱动器1C,其用于向液晶显示面板的选通线顺序地供应选通脉冲(或扫描脉冲);时序控制器,其用于控制源驱动器IC和选通驱动器IC等。
[0005]时序控制器通过接口(例如,微型低压差分信号(LVDS)接口)向源驱动器IC供应数字视频数据、用于对数字视频数据进行取样的时钟、用于控制源驱动器IC的操作的控制信号等。源驱动器IC将从时序控制器接收的数字视频数据转换成模拟数据电压并且向数据线供应模拟数据电压。
[0006]当时序控制器通过微型LVDS接口以多点方式连接到源驱动器IC时,在时序控制器和源驱动器IC之间需要红色(R)数据传输线、绿色(G)数据传输线、蓝色(B)数据传输线、用于控制输出的操作时序和源驱动器IC的极性反相操作的控制线、时钟传输线等。在微型LVDS接口中,RGB数据(例如,RGB数字视频数据)和时钟被作为差分信号对传输。因此,当同时传输奇数数据和偶数数据时,在时序控制器和源驱动器IC之间需要用于传输RGB数据的至少14条线。当RGB数据是10位数据时,需要18条线。因此,许多线必须形成在安装在时序控制器和源驱动器IC之间的源印刷电路板(PCB)上。因此,难以减小源PCB的宽度。
[0007]在其全部内容特此以引用方式并入的美国专利N0.8,330,699 (2012年12月11日颁布)、美国专利N0.7,898,518(2011年3月I日颁布)和美国专利N0.7,948,465 (2011年5月24日颁布)中公开了嵌入式面板接口(EPI)协议,该协议以点对点方式连接时序控制器和源驱动器1C,以将时序控制器和源驱动器IC之间的线的数量减至最少并且稳定信号传输。
[0008]EPI协议满足下面的接口规则(I)至(3)。
[0009](I)时序控制器的发送端与源驱动器IC的接收端以点对点方式经由信号线对连接。
[0010](2)在时序控制器和源驱动器IC之间没有连接单独的时钟线对。时序控制器将视频数据和控制数据连同时钟信号一起通过信号线对传输到源驱动器1C。
[0011](3)用于时钟和数据恢复(CDR)功能的时钟恢复电路被嵌入源驱动器IC的每个中。时序控制器将时钟训练模式信号或前导信号传输到源驱动器1C,使得时钟恢复电路的输出相位和输出频率应该被锁定。当通过信号线对输入时钟训练模式信号和时钟信号时,嵌入各源驱动器IC中的时钟恢复电路产生内部时钟。
[0012]当内部时钟的相位和频率被锁定时,源驱动器IC向时序控制器反馈-输入指示输出稳定状态的高逻辑电平的锁定信号。锁定信号通过与时序控制器和最后一个源驱动器IC连接的锁定反馈信号线反馈-输入到时序控制器。
[0013]如上所述,在EPI协议中,时序控制器在将输入图像的视频数据和控制数据传输到源驱动器IC之前,将时钟训练模式信号传输到源驱动器1C。源驱动器IC的时钟恢复电路基于时钟训练模式信号在输出和恢复内部时钟的同时执行时钟训练操作。当内部时钟的相位和频率被稳定锁定时,在源驱动器IC和时序控制器之间形成被传输了输入图像的视频数据的数据链路。时序控制器响应于从最后一个源驱动器IC接收的锁定信号,开始将视频数据和控制数据传输到源驱动器1C。
[0014]EPI技术的应用已经扩展到各种模式。近来,已经尝试使用以多点方式将时序控制器与源驱动器IC连接以通过EPI传输数据的方法来减少时序控制器和源驱动器IC之间的线的数量。因为当时序控制器与源驱动器IC以点对点方式连接时待传输数据的量增大,所以EPI方式下的数据传输频率大于点对点方式下的数据传输频率。然而,EPI方式容易由于外部噪声、印刷电路板(PCB)的阻抗不匹配、时序控制器和源驱动器IC的信号线对的长度差异等而使传输到源驱动器IC的一对信号(P,N)的波形失真。
[0015]用于将输入信号提升(boost)的均衡器可嵌入源驱动器IC中。当源驱动器IC的输入信号被提升时,噪声被放大。因此,在放大后的信号中出现毛刺(glitch)波形。当毛刺波形被输入到源驱动器IC的时钟恢复电路时,时钟恢复电路的输出相位和输出频率没有被锁定。因此,时钟恢复电路转换成未锁定状态。然后,时序控制器响应于未锁定状态的锁定信号将时钟训练模式信号传输到源驱动器1C。然而,源驱动器IC的信号被根据均衡(EQ)设定值提升,再次产生毛刺波形。另外,重复时钟训练,在屏幕上没有再现输入图像。因此,在屏幕上显示异常噪声。结果,难以在时序控制器与源驱动器IC以多点方式连接的状态下应用EPI技术。

【发明内容】

[0016]本发明的实施方式提供了显示装置及其驱动方法,其能够防止由于源驱动器集成电路接收的信号被提升而导致源驱动器IC故障。
[0017]在一个方面,一种显示装置包括:源驱动器集成电路(1C),其包括均衡器和时钟恢复电路,所述均衡器被构造成根据均衡(EQ)设定值将通过一对信号线接收的数据信号提升,所述时钟恢复电路被构造成恢复所述数据信号的时钟,所述源驱动器IC被构造成与当所述时钟恢复电路处于锁定状态时输出的内部时钟的时序一致地对所述数据信号进行取样;时序控制器,其通过所述一对信号线连接到所述源驱动器1C,所述时序控制器被构造成将所述数据信号传输到所述源驱动器1C。
[0018]所述源驱动器IC还包括均衡器控制电路,所述均衡器控制电路被构造成当所述时钟恢复电路处于未锁定状态并且所述EQ设定值改变时将所述均衡器初始化。
【附图说明】
[0019]附图被包括以提供对本发明的进一步理解,并入且构成本说明书的一部分,附图示出本发明的实施方式并且与描述一起用于说明本发明的原理。在附图中:
[0020]图1和图2示出根据本发明的示例性实施方式的显示装置;
[0021]图3是示出根据本发明的实施方式的用于时序控制器和源驱动器集成电路(IC)之间的信号传输的嵌入式面板接口(EPI)协议的示例的波形图;
[0022]图4示出根据本发明的实施方式的时钟训练模式信号、控制数据和像素数据的比特流的示例;
[0023]图5详细示出根据本发明的实施方式的源驱动器IC ;
[0024]图6是示出根据本发明的实施方式的通过延迟锁相环(DLL)恢复的多相位的内部时钟示例的波形图;
[0025]图7是示出根据本发明的实施方式的其中因均衡器的提升而产生毛刺波形的示例的波形图;
[0026]图8示出根据本发明的实施方式的其中当频率变化时延迟锁相环保持未锁定状态的示例;
[0027
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1