显示装置及其驱动方法_4

文档序号:8431742阅读:来源:国知局
刺波形的输入信号中的时钟边缘时间,锁定内部时钟的相位和频率。DLL可将锁定信号LOCK变成高逻辑电平。
[0071]图11是示出根据本发明的实施方式的用于驱动显示装置的方法的流程图。
[0072]如图11中所示,在步骤SI中,在第一阶段Phase-1的时段期间,时序控制器TCON将时钟训练模式信号CT传输到源驱动器IC SIC#1至SIC#4。在步骤S2中,当锁定状态(=高逻辑电平)通过锁定线12被输入到DLL时,时序控制器TCON执行第二阶段Phase-1I的信号的传输。在步骤S3中,在第二阶段Phase-1I的时段期间,时序控制器TCON将控制数据CTR传输到源驱动器IC SIC#1至SIC#4。
[0073]在步骤S4至S6中,图12中的示出的均衡器控制电路感测EQ设定值并且当EQ设定值改变并且DLL处于未锁定状态时将EQ设定值初始化。
[0074]在步骤S7和S8中,当DLL处于锁定状态(=高逻辑电平)时,时序控制器TCON继控制数据CTR之后将输入图像的像素数据RGB传输到源驱动器IC SIC#1至SIC#4。
[0075]图12是均衡器控制电路的电路图。
[0076]如图12中所示,在源驱动器IC SIC#1至SIC#4中的每个中,均衡器控制电路连接在均衡器10和数据取样和解串器11之间。当EQ设定值改变并且DLL处于未锁定状态时,均衡器控制电路将均衡器10初始化。
[0077]源驱动器IC SIC#1至SIC#4中的每个的均衡器控制电路包括第一锁存器21和第二锁存器25、第一比较器22和第二比较器23、与门24和EQ选择器26。
[0078]第一锁存器21存储在初始驱动阶段中取样的初始EQ设定值,在初始驱动阶段中,DLL稳定于锁定状态并且开始产生内部时钟。第一比较器22比较初始EQ设定值与当前EQ设定值,并且当当前EQ设定值不同于初始EQ设定值时产生高逻辑电平的输出。第二比较器23比较参考值ref与锁定信号LOCK,并且当锁定信号LOCK小于参考值ref时产生高逻辑电平的输出。
[0079]与门24对第一比较器22和第二比较器23的输出执行与运算并且输出与运算的结果。因此,与门24检测DLL未锁定并且EQ设定值改变的时间。
[0080]当与门24的输出是高逻辑电平时,第二锁存器25存储来自第一锁存器21的EQ设定值。当与门24的输出是高逻辑电平时,EQ选择器26将第二锁存器25的输出作为EQ设定值供应到均衡器10。另一方面,当与门24的输出是低逻辑电平时,EQ选择器26将当前EQ设定值供应到均衡器10。
[0081]DLL和PLL被用作源驱动器IC SIC#1至SICM中的每个的时钟恢复电路,用于将输入信号的相位与输出信号的相位同步。因此,当甚至使用PLL以及DLL作为时钟恢复电路的源驱动器IC误认EQ设定值时,本发明的实施方式也通过上述方法将EQ设定值初始化并且可防止源驱动器IC出现故障。
[0082]如上所述,本发明的实施方式在源驱动器IC的时钟恢复电路处于未锁定状态并且EQ设定值改变时将均衡器初始化,从而防止产生毛刺波形。结果,本发明的实施方式可防止由于源驱动器IC接收到的信号被提升而使源驱动器IC出现故障。
[0083]尽管已经参照实施方式的多个示例性实施方式描述了实施方式,但应该理解,本领域的技术人员可设想到将落入本公开的原理的范围内的众多其它修改形式和实施方式。更特别地,在本公开、附图和随附权利要求书的范围内,对主题组合布置的组件部件和/或布置可以进行各种变化和修改。除了组件部件和/或布置的变化和修改之外,本领域的技术人员还将清楚替代用途。
【主权项】
1.一种显示装置,该显示装置包括: 源驱动器集成电路(IC),其包括均衡器和时钟恢复电路,所述均衡器被构造成根据均衡(EQ)设定值将通过一对信号线接收的数据信号提升,所述时钟恢复电路被构造成恢复所述数据信号的时钟,源驱动器IC被构造成与当所述时钟恢复电路处于锁定状态时输出的内部时钟的时序一致地对所述数据信号进行取样; 时序控制器,其通过信号线对连接到所述源驱动器1C,所述时序控制器被构造成将所述数据信号传输到所述源驱动器1C, 其中,所述源驱动器IC还包括均衡器控制电路,所述均衡器控制电路被构造成当所述时钟恢复电路处于未锁定状态并且EQ设定值改变时将所述均衡器初始化。
2.根据权利要求1所述的显示装置,其中,所述时钟恢复电路包括延迟锁相环。
3.根据权利要求1所述的显示装置,其中,所述均衡器控制电路包括: 第一锁存器,其被构造成存储在所述源驱动器IC的初始驱动过程中取样的初始EQ设定值; 第一比较器,其被构造成比较所述初始EQ设定值与当前EQ设定值,并且检测所述当前EQ设定值何时不同于所述初始EQ设定值; 第二比较器,其被构造成检测所述时钟恢复电路的未锁定状态; 与门,其被构造成响应于所述第一比较器和所述第二比较器的输出,检测何时所述EQ设定值改变并且所述时钟恢复电路处于未锁定状态; 第二锁存器,其被构造成响应于所述与门的输出,当所述EQ设定值改变并且所述时钟恢复电路处于未锁定状态时存储所述初始EQ设定值; EQ选择器,其被构造成响应于所述与门的输出,当所述EQ设定值改变并且所述时钟恢复电路处于未锁定状态时将所述初始EQ设定值供应到所述均衡器。
4.根据权利要求1所述的显示装置,其中,所述时序控制器通过信号线对连接到N个源驱动器1C,其中,N是大于或等于2的正整数。
5.一种驱动显示装置的方法,所述显示装置包括通过一对信号线将数据信号传输到源驱动器集成电路(IC)的时序控制器,所述方法包括: 在均衡器中,根据均衡(EQ)设定值将通过信号线对接收的所述数据信号提升; 当恢复所述数据信号的时钟的时钟恢复电路处于未锁定状态并且EQ设定值改变时,将所述均衡器初始化。
6.根据权利要求5所述的方法,其中,将所述均衡器初始化包括: 比较初始EQ设定值与当前EQ设定值并且检测所述当前EQ设定值何时不同于所述初始EQ设定值; 检测所述时钟恢复电路的未锁定状态; 检测何时所述EQ设定值改变并且所述时钟恢复电路处于未锁定状态; 当所述EQ设定值改变并且所述时钟恢复电路处于未锁定状态时将所述初始EQ设定值供应到所述均衡器。
【专利摘要】显示装置及其驱动方法。一种显示装置包括:源驱动器集成电路(IC),其包括均衡器和时钟恢复电路,所述均衡器根据均衡(EQ)设定值将通过一对信号线接收的数据信号提升,所述时钟恢复电路恢复所述数据信号的时钟;时序控制器,其通过所述一对信号线连接到所述源驱动器IC并且将所述数据信号传输到所述源驱动器IC。所述源驱动器IC与在所述时钟恢复电路处于锁定状态时输出的内部时钟的时序一致地对所述数据信号进行取样。所述源驱动器IC还包括均衡器控制电路,所述均衡器控制电路用于当所述时钟恢复电路处于未锁定状态并且所述EQ设定值改变时将所述均衡器初始化。
【IPC分类】G09G3-36
【公开号】CN104751811
【申请号】CN201410705815
【发明人】朴大圭
【申请人】乐金显示有限公司
【公开日】2015年7月1日
【申请日】2014年11月27日
【公告号】US20150187315
当前第4页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1